0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

摩爾學堂

文章:47 被閱讀:11.3w 粉絲數:8 關注數:0 點贊數:7

廣告

芯片設計進階之SOC電源管理系統(tǒng)介紹

隨著SOC越來越復雜,包含的IP越來越多,單個SOC上實現了CPU, 射頻模塊,相機模塊,DDR控制....
的頭像 摩爾學堂 發(fā)表于 11-16 09:24 ?1262次閱讀
芯片設計進階之SOC電源管理系統(tǒng)介紹

CMOS逆變器的功耗介紹

CMOS 反相器的發(fā)展為集成電路提供了基本功能,是技術史上的一個轉折點。該邏輯電路突出了 CMOS ....
的頭像 摩爾學堂 發(fā)表于 11-15 09:47 ?370次閱讀
CMOS逆變器的功耗介紹

DAC和ADC對量子計算機升級的重要性解析?

量子計算機要充分發(fā)揮潛力,需要數百萬量子比特,而不是目前的數百量子比特。然而,通往量子計算機規(guī)模化的....
的頭像 摩爾學堂 發(fā)表于 11-14 09:20 ?354次閱讀
DAC和ADC對量子計算機升級的重要性解析?

高速ADC設計中采樣時鐘影響的考量

? 在使用高速模數轉換器 (ADC) 進行設計時,需要考慮很多因素,其中 ADC 采樣時鐘的影響對于....
的頭像 摩爾學堂 發(fā)表于 11-13 09:49 ?802次閱讀
高速ADC設計中采樣時鐘影響的考量

什么是LDO?淺析低壓差穩(wěn)壓器 (LDO) 中的噪聲及電源抑制比

在本文中,我們將介紹低壓差 (LDO) 穩(wěn)壓器中噪聲和電源抑制比 (PSRR) 的影響。讓我們簡單討....
的頭像 摩爾學堂 發(fā)表于 03-15 17:12 ?3920次閱讀
什么是LDO?淺析低壓差穩(wěn)壓器 (LDO) 中的噪聲及電源抑制比

一篇看懂LDO的工作原理及其設計LDO應注意的問題

LDO是Low Dropout Regulator的縮寫,意思是低壓差線性穩(wěn)壓器,LDO是用來做什么....
的頭像 摩爾學堂 發(fā)表于 03-08 15:48 ?15890次閱讀
一篇看懂LDO的工作原理及其設計LDO應注意的問題

設計雙邊射頻放大器以實現最大增益的方法

本文介紹了設計雙邊射頻放大器以實現最大增益的方法。在單邊設計方法中,可以使用單邊品質因數(U)來評估....
的頭像 摩爾學堂 發(fā)表于 12-07 10:21 ?1412次閱讀
設計雙邊射頻放大器以實現最大增益的方法

設計單向射頻放大器時增益分析的重要性

本文介紹了在設計單向射頻放大器時增益分析的重要性。首先,在低頻放大器的分析相對簡單,因為不需要考慮信....
的頭像 摩爾學堂 發(fā)表于 12-05 10:02 ?1280次閱讀

一文詳解MOSFET的非理想特性

MOSFET的非理想特性對模擬集成電路設計具有重要影響。文章介紹了非理想特性的多個方面,包括電容、體....
的頭像 摩爾學堂 發(fā)表于 11-16 16:15 ?2096次閱讀
一文詳解MOSFET的非理想特性

MOSFET的結構和工作原理

本文介紹了MOSFET的物理實現和操作理論。MOSFET由NMOS和PMOS構成,有截止區(qū)、線性區(qū)和....
的頭像 摩爾學堂 發(fā)表于 11-15 09:30 ?9513次閱讀
MOSFET的結構和工作原理

如何利用相位噪聲分析程序和傳遞函數來降低鎖相環(huán)的輸出相位噪聲?

本文是關于相位噪聲建模、仿真和傳播在鎖相環(huán)中的應用的第三部分。文章介紹了相位噪聲的理論和測量方法,并....
的頭像 摩爾學堂 發(fā)表于 10-27 11:42 ?1948次閱讀
如何利用相位噪聲分析程序和傳遞函數來降低鎖相環(huán)的輸出相位噪聲?

關于相位鎖定環(huán)(PLL)頻率合成器的設計和分析

本篇文章是關于相位鎖定環(huán)(PLL)頻率合成器的設計和分析,重點討論了相位噪聲和頻率噪聲的測量、建模和....
的頭像 摩爾學堂 發(fā)表于 10-26 15:30 ?1940次閱讀
關于相位鎖定環(huán)(PLL)頻率合成器的設計和分析

為什么我們需要SERDES?SERDES的優(yōu)點有哪些?

盡管設計和驗證很復雜,SERDES 已成為 SoC 模塊不可或缺的一部分。隨著 SERDES IP ....
的頭像 摩爾學堂 發(fā)表于 10-23 14:44 ?1683次閱讀
為什么我們需要SERDES?SERDES的優(yōu)點有哪些?

為什么要進行正弦直方圖測試?正弦直方圖方法測試模數轉換器

使用正弦直方圖測試方法可以確定模擬數字轉換器(ADC)的參數,并優(yōu)于線性斜坡直方圖測試方法。
的頭像 摩爾學堂 發(fā)表于 10-22 15:58 ?2306次閱讀
為什么要進行正弦直方圖測試?正弦直方圖方法測試模數轉換器

SerDes:串行和并行通信有何區(qū)別?

SerDes(Serialization/Deserialization)是一種在數字通信系統(tǒng)中提供....
的頭像 摩爾學堂 發(fā)表于 10-20 15:31 ?1811次閱讀
SerDes:串行和并行通信有何區(qū)別?

開關穩(wěn)壓器的電流模式控制詳解

電壓模式控制通過將輸出電壓反饋到誤差放大器來控制輸出電壓,而CMC則通過采樣電感電流來控制輸出電壓。
的頭像 摩爾學堂 發(fā)表于 10-19 10:58 ?1596次閱讀
開關穩(wěn)壓器的電流模式控制詳解

深入理解SerDes系列之三

抖動是指信號的跳邊時刻偏離其理想(ideal)或者預定(expected)時刻的現象。噪聲,非理想的....
的頭像 摩爾學堂 發(fā)表于 10-18 15:52 ?849次閱讀
深入理解SerDes系列之三

直方圖測試模數轉換器(ADC)介紹

直方圖測試是確定模數轉換器(ADC)靜態(tài)參數的最流行方法之一。
的頭像 摩爾學堂 發(fā)表于 10-17 15:58 ?2620次閱讀
直方圖測試模數轉換器(ADC)介紹

SerDes是怎么設計的?(二)

接收端均衡器的目標和發(fā)送均衡器是一致的。對于低速(<5Gbps)SerDes,通常采用連續(xù)時間域,線性均衡器實現如尖峰放大器(peaking amplifier), 均衡器對高頻分量的增益大于對低頻分量的增益。圖2.8為一個線性均衡器的頻域特性。通常工廠會對均衡特性封裝為數種級別,可以動態(tài)設置,以適應不同的信道特性,如High/Med/Low等。
的頭像 摩爾學堂 發(fā)表于 10-16 16:18 ?1253次閱讀
SerDes是怎么設計的?(二)

SerDes是怎么設計的?(一)

FPGA發(fā)展到今天,SerDes(Serializer-Deserializer)基本上是器件的標配....
的頭像 摩爾學堂 發(fā)表于 10-16 14:50 ?1590次閱讀
SerDes是怎么設計的?(一)

用模擬芯片取代數字芯片?

IBM 研究團隊創(chuàng)建的設計可以在每個芯片上編碼 3500 萬個相變存儲設備;換句話說,模型具有多達 ....
的頭像 摩爾學堂 發(fā)表于 08-28 15:38 ?1001次閱讀

伺服環(huán)路ADC測試的基礎知識介紹

伺服環(huán)路測試可以確定模數轉換器 (ADC) 傳遞函數。本文將介紹伺服環(huán)路 ADC 測試的基礎知識,并....
的頭像 摩爾學堂 發(fā)表于 08-21 15:33 ?1495次閱讀
伺服環(huán)路ADC測試的基礎知識介紹

GPT-4已經會自己設計芯片了嗎?

? GPT-4已經會自己設計芯片了!芯片設計行業(yè)的一個老大難問題HDL,已經被GPT-4順利解決。并....
的頭像 摩爾學堂 發(fā)表于 06-20 11:51 ?1011次閱讀
GPT-4已經會自己設計芯片了嗎?

振蕩器頻率對系統(tǒng)性能參數的影響

繼續(xù)深入研究一個可以產生負電源電壓的簡單SPICE電路,我們將考慮振蕩器頻率對系統(tǒng)性能參數的影響。 ....
的頭像 摩爾學堂 發(fā)表于 06-19 09:32 ?1459次閱讀
振蕩器頻率對系統(tǒng)性能參數的影響

LTspice負壓電荷泵的振蕩器頻率分析

繼續(xù)深入研究一個可以產生負電源電壓的簡單SPICE電路,我們將考慮振蕩器頻率對系統(tǒng)性能參數的影響。
的頭像 摩爾學堂 發(fā)表于 06-19 09:31 ?1901次閱讀
LTspice負壓電荷泵的振蕩器頻率分析

如何使用Y因子方法測量噪聲系數(NF)

了解如何使用 Y 因子方法測量噪聲系數 (NF)。我們將深入研究如何使用它來查找噪聲因子、如何校準噪....
的頭像 摩爾學堂 發(fā)表于 06-12 10:07 ?3406次閱讀
如何使用Y因子方法測量噪聲系數(NF)

如何使用Y因子方法來查找噪聲因子呢?

NF 指標使我們能夠表征 RF 組件和系統(tǒng)的噪聲性能。
的頭像 摩爾學堂 發(fā)表于 06-12 10:07 ?1305次閱讀
如何使用Y因子方法來查找噪聲因子呢?

芯片設計流程概要

芯片設計過程是一項復雜的多步驟工作,涉及從初始系統(tǒng)規(guī)格到制造的各個階段。
的頭像 摩爾學堂 發(fā)表于 06-05 10:03 ?1806次閱讀
芯片設計流程概要

抗混疊濾波器:將采樣理論應用于ADC設計

本文研究了奈奎斯特-香農采樣定理的一個重要方面,并解釋了它與模數轉換中抗混疊濾波器需求的聯系。
的頭像 摩爾學堂 發(fā)表于 05-19 15:17 ?3843次閱讀
抗混疊濾波器:將采樣理論應用于ADC設計

頻域中的奈奎斯特-香農定理

在上一篇介紹奈奎斯特-香農定理的文章中,我們看到當以每個周期不提供至少兩個樣本的頻率對波形進行采樣時....
的頭像 摩爾學堂 發(fā)表于 05-18 11:02 ?1603次閱讀
頻域中的奈奎斯特-香農定理