文章
-
OrCAD X:實(shí)現(xiàn) ECAD 與 MCAD 無縫協(xié)作2024-08-30 12:19
Cadence和領(lǐng)先的MCAD供應(yīng)商攜手實(shí)現(xiàn)協(xié)作、兼容性和集成在如今瞬息萬變的設(shè)計格局中,ECAD和MCAD團(tuán)隊(duì)的協(xié)作尤為重要,因?yàn)檫@可以確保在整個PCB設(shè)計過程中,設(shè)計數(shù)據(jù)無縫集成并保持一致。碎片化的方法會導(dǎo)致嚴(yán)重的設(shè)計瓶頸、溝通障礙,以及版本控制問題,使設(shè)計人員無法在規(guī)定期限內(nèi)完成設(shè)計。為了避免因信息更新不及時而導(dǎo)致的上述不一致問題和不必要的返工,Cad -
汽車行業(yè)迎來新的飛躍:芯粒成為創(chuàng)新動力2024-08-10 08:13
汽車行業(yè)如今正處于技術(shù)飛躍的關(guān)鍵轉(zhuǎn)折點(diǎn),這次轉(zhuǎn)變甚至要比從馬車到汽車的轉(zhuǎn)變更具革命性。這場變革迫在眉睫,它的轉(zhuǎn)變方向不是電動汽車,也不是自動駕駛汽車,而是尖端電子技術(shù)的集成,這將重新定義汽車設(shè)計和性能的本質(zhì)。這次轉(zhuǎn)變的核心是一系列趨勢,所有這些趨勢都指向汽車行業(yè)風(fēng)向的重大調(diào)整——汽車電子行業(yè)正在快速發(fā)展,不斷突破現(xiàn)代汽車的能力極限。不斷縮短的開發(fā)周期和全新的 -
CadenceLIVE China 2024丨PCB、封裝設(shè)計及系統(tǒng)級仿真專題揭曉2024-08-10 08:12
CadenceLIVEChina2024中國用戶大會,作為目前中國EDA行業(yè)覆蓋技術(shù)領(lǐng)域全面、規(guī)模巨大的先進(jìn)技術(shù)交流平臺,迎來其輝煌的第二十屆盛會。此次大會定于8月27日在上海浦東嘉里大酒店盛大啟幕,本次是在中國舉辦的第二十屆大會,眾多亮點(diǎn)值得關(guān)注,現(xiàn)場參會注冊現(xiàn)已開放,誠邀您前來參會。您可以掃描下方二維碼或點(diǎn)擊“閱讀原文”進(jìn)行注冊大會專題和亮點(diǎn)將陸續(xù)揭曉, -
Allegro X 23.11 版本更新 I PCB 設(shè)計:梯形布線的分析性能提升2024-08-10 08:12
基于AllegroX23.11版本更新,我們將通過實(shí)例講解、視頻演示讓您深入了解AllegroXSystemCapture、AllegroXPCBDesigner、AllegroXPulse產(chǎn)品的新功能及用法,助力您提升設(shè)計質(zhì)量和設(shè)計效率。點(diǎn)擊文末閱讀原文,收藏版本更新亮點(diǎn)詳解匯總頁面,持續(xù)關(guān)注版本更新!AllegroXPCBDesigner系統(tǒng)級PCB設(shè)計 -
如何利用低功耗設(shè)計技術(shù)實(shí)現(xiàn)超大規(guī)模集成電路(VLSI)的電源完整性?2024-08-03 08:13
本文要點(diǎn)超大規(guī)模集成電路(Verylargescaleintegration,VLSI)是一種主流的集成電路(IC)設(shè)計模式。芯片尺寸微型化有助于降低單個晶體管的功耗,但同時也提高了功率密度。先進(jìn)封裝的低功耗設(shè)計趨勢勢頭未減,而更新的技術(shù)有助于在不犧牲計算性能的情況下降低器件的功耗。如今的集成電路(IC)與二十多年前的集成電路有著天壤之別。新一代的芯片面積更 -
Allegro X 23.11 版本更新 I PCB 設(shè)計:與器件關(guān)聯(lián)的動態(tài)禁布區(qū)2024-08-03 08:12
基于AllegroX23.11版本更新,我們將通過實(shí)例講解、視頻演示讓您深入了解AllegroXSystemCapture、AllegroXPCBDesigner、AllegroXPulse產(chǎn)品的新功能及用法,助力您提升設(shè)計質(zhì)量和設(shè)計效率。點(diǎn)擊文末閱讀原文,收藏版本更新亮點(diǎn)詳解匯總頁面,持續(xù)關(guān)注版本更新!AllegroXPCBDesigner系統(tǒng)級PCB設(shè)計 -
Allegro X 23.11 版本更新 I PCB 設(shè)計:圖紙打印和時序調(diào)整2024-07-27 08:12
基于AllegroX23.11版本更新,我們將通過實(shí)例講解、視頻演示讓您深入了解AllegroXSystemCapture、AllegroXPCBDesigner、AllegroXPulse產(chǎn)品的新功能及用法,助力您提升設(shè)計質(zhì)量和設(shè)計效率。點(diǎn)擊文末閱讀原文,收藏版本更新亮點(diǎn)詳解匯總頁面,持續(xù)關(guān)注版本更新!AllegroXPCBDesigner系統(tǒng)級PCB設(shè)計 -
同軸電纜中差分信號的設(shè)計要點(diǎn)2024-07-20 08:13
-
Allegro X 23.11 版本更新 I PCB 設(shè)計:3DX 新特性2024-07-20 08:12
基于最新的AllegroX23.11版本更新,我們將通過實(shí)例講解、視頻演示讓您深入了解AllegroXSystemCapture、AllegroXPCBDesigner、AllegroXPulse產(chǎn)品的新功能及用法,助力您提升設(shè)計質(zhì)量和設(shè)計效率。點(diǎn)擊閱讀原文,收藏版本更新亮點(diǎn)詳解匯總頁面,持續(xù)關(guān)注版本更新!AllegroXPCBDesigner系統(tǒng)級PCB設(shè) -
PDN 元件對阻抗的影響2024-07-13 08:13
在數(shù)字系統(tǒng)中,PCB的電源分配網(wǎng)絡(luò)(powerdeliverynetwork,即PDN)需要在較寬的頻率范圍內(nèi)具有較低的阻抗值,以確保在數(shù)字器件運(yùn)行時,電壓波動能保持在較低水平。決定PDN阻抗的因素有很多,不單單是數(shù)字處理器中用于穩(wěn)定功率輸出的電容器。在工作頻率達(dá)到GHz級別的先進(jìn)系統(tǒng)中,PDN阻抗不僅受到電容器的影響,還有很多因素會決定PDN阻抗,即便在非