企業(yè)號介紹

全部
  • 全部
  • 產(chǎn)品
  • 方案
  • 文章
  • 資料
  • 企業(yè)

深圳(耀創(chuàng))電子科技有限公司

耀創(chuàng)電子至今積累有20多年的EDA工程服務(wù)經(jīng)驗,已經(jīng)在中國為數(shù)百家客戶提供了EDA產(chǎn)品以及解決方案

289 內(nèi)容數(shù) 53w+ 瀏覽量 43 粉絲

深圳(耀創(chuàng))電子科技有限公司文章

  • 基于PSpice System Option接口的直流電機控制系統(tǒng)設(shè)計2024-04-29 08:12

    概述基于仿真速度和結(jié)果精度之間的權(quán)衡,在設(shè)計的第一階段使用高精度模型不是一種有效的方法。高精度模型會使仿真速度變的非常慢,建議在設(shè)計過程中的每個階段使用合適的模型??赡軙l(fā)現(xiàn),合適的模型會更容易優(yōu)化系統(tǒng)參數(shù)。本文將用實例的方式演示以分段建模的方式優(yōu)化直流電機控制系統(tǒng)。直流電機控制系統(tǒng)下面是直流電機控制系統(tǒng)的示意圖:圖1直流電機控制系統(tǒng)該圖由定子或勵磁繞組組成
  • 利用基于 AI 的優(yōu)化技術(shù)讓高速信號問題迎刃而解2024-04-20 08:12

    系統(tǒng)設(shè)計領(lǐng)域充滿變數(shù),確保信號完好無損地到達目的地還只是冰山一角。隨著封裝密度不斷提高、PCB線路不斷細化以及頻率不斷飆升,這些錯綜復(fù)雜的問題也在不斷演變,需要綜合運用電氣、機械、電磁和熱動力學(xué)方面的專業(yè)知識。為了應(yīng)對日益增長的復(fù)雜性和細微差別,系統(tǒng)需要達到最佳性能。而要實現(xiàn)這一目標(biāo),設(shè)計人員在發(fā)揮聰明才智的同時,還要借助機器的計算能力。遺憾的是,不同學(xué)科猶
  • 采用 Celsius PowerDC 仿真分析8層高速核心板的IR Drop和過孔電流2024-04-20 08:12

    介紹當(dāng)前數(shù)字系統(tǒng)的核心供電電壓越來越低,而總的工作電流和布線密度則越來越大,從而導(dǎo)致直流問題日益突出。為了設(shè)計一個穩(wěn)定可靠的電源系統(tǒng),PI仿真中的IRDrop直流壓降仿真已被視作高速電路設(shè)計過程中不可或缺的環(huán)節(jié)之一。IRDrop指的是電源和地網(wǎng)絡(luò)上電壓的下降或者升高的一種現(xiàn)象,是指電路在直流工作時由直流電阻造成的電壓降。當(dāng)前芯片的制作工藝已突破到納米級別,同
  • 生成式 AI 進入模型驅(qū)動時代2024-04-13 08:12

    隨著ChatGPT和大型語言模型(LLM)呈現(xiàn)爆炸式增長,生成式人工智能(GenerativeAI)成為近來的一大熱詞。由此引發(fā)了一場爭論:哪種AI模型使用的訓(xùn)練參數(shù)最多?與此同時,更多人意識到,需要針對特定的應(yīng)用對模型進行更廣泛的訓(xùn)練。因此,只要說到“生成式AI”這個詞,我們很自然地就會聯(lián)想到要使用經(jīng)過訓(xùn)練的模型。但是,生成式AI的起源和含義可以追溯到業(yè)界
  • 一文解讀PSpice中的收斂性問題及其相關(guān)因素2024-04-13 08:12

    前言:耀創(chuàng)科技U-Creative|CadenceChannelPartner在幫助客戶解答PSpice軟件使用問題超過15年,客戶經(jīng)常會提到仿真收斂性問題,因此,通過發(fā)表此文詳解PSpice中的收斂性問題及其與之相關(guān)因素,希望對各位有所幫助,文章如有未詳盡表述清楚的地方,請指正。在PSpice中進行電路仿真時,常會遇到仿真不收斂的問題(簡稱收斂性問題)。當(dāng)
    晶體管 電壓 電路仿真 1994瀏覽量
  • Cadence 總裁:緊握 AI 這把鑰匙,敲開未來取勝之門2024-04-05 08:11

    3月20日,SEMICON/FPDChina2024開幕主題演講在上海浦東嘉里大酒店隆重舉行。本次開幕主題演講匯集了眾多全球行業(yè)領(lǐng)袖,演講嘉賓們向現(xiàn)場觀眾分享了全球產(chǎn)業(yè)格局和技術(shù)市場趨勢等方面的最新觀點。其中,Cadence總裁兼首席執(zhí)行官AnirudhDevgan博士以“如何在人工智能驅(qū)動時代取得成功”為主題,向與會者闡述了AI對企業(yè)目前產(chǎn)品矩陣不斷完善的
    AI Cadence 人工智能 494瀏覽量
  • 如何使用Allegro PCB Editor進行拼版加工數(shù)據(jù)輸出2024-04-05 08:11

    在整個PCB設(shè)計結(jié)束后,電路板需要在SMT貼片流水線上安裝元器件。每個SMT加工工廠會根據(jù)流水線的加工要求,對電路板的合適尺寸做出規(guī)定。如果電路板尺寸過小或過大,流水線上固定電路板的工裝將無法固定。那么,如果電路板本身尺寸小于工廠規(guī)定的尺寸怎么辦?這就需要對電路板進行拼板,將多個電路板拼成一整塊。拼板對于高速貼片機和波峰焊都能顯著提高效率。拼板主要是為了主要
    allegro pcb PCB smt貼片 2394瀏覽量
  • Celsius Studio:銜接熱管理與電氣設(shè)計2024-03-30 08:11

    隨著先進節(jié)點和異構(gòu)集成(如3D-IC)的普及,應(yīng)對當(dāng)今電子設(shè)計中的熱管理問題變得更具挑戰(zhàn)性。由于功耗增加且面積縮小,需要進行完整的熱分析來預(yù)測性能。此外,因為熱管理問題要從全局入手,所以大型設(shè)計需要采用大容量解決方案,避免將設(shè)計分割成一個個更小的部分。設(shè)計人員需要借助一個統(tǒng)一的平臺,在設(shè)計的早期階段評估熱解決方案的有效性,避免重新設(shè)計。要想在實現(xiàn)階段之前及早
  • Allegro PCB Editor實現(xiàn)混合拼版設(shè)計2024-03-30 08:11

    在整個PCB設(shè)計結(jié)束后,電路板需要在SMT貼片流水線上安裝元器件。每個SMT加工工廠會根據(jù)流水線的加工要求,對電路板的合適尺寸做出規(guī)定。如果電路板尺寸過小或過大,流水線上固定電路板的工裝將無法固定。那么,如果電路板本身尺寸小于工廠規(guī)定的尺寸怎么辦?這就需要對電路板進行拼板,將多個電路板拼成一整塊。拼板對于高速貼片機和波峰焊都能顯著提高效率。拼板主要是為了主要
    allegro Editor pcb PCB 2749瀏覽量
  • Celsius 和 AWR 助力賓夕法尼亞大學(xué) F1 電動賽車隊勇奪第一2024-03-23 08:11

    賓夕法尼亞大學(xué)電動賽車隊是賓夕法尼亞大學(xué)的電動方程式大賽SAE車隊。他們每年都會設(shè)計和制造一輛F1賽車式的電動汽車,與全美各地的其他車隊一較高下。今年,他們的重點是驗證和確保賽車的電路全部優(yōu)化到最佳狀態(tài)。為此,他們使用了Cadence的Celsius和AWR技術(shù)。在設(shè)計電池時,最重要的一點就是電池發(fā)熱問題。這是一個非常重要的限制因素,因為電池溫度越高,電阻也
    Cadence 電動汽車 326瀏覽量