0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

3D DRAM,Chiplet芯片微縮化的“續(xù)命良藥”

旺材芯片 ? 來源:ASPENCORE ? 2023-05-05 11:07 ? 次閱讀

在邊緣計算領(lǐng)域里,對DRAM帶寬的要求遠高于容量,此時采用Chiplet方式集成3D DRAM存儲方案,就可以同時提供高帶寬和低功耗。

今年2月,在正式加入UCIe(Universal Chiplet Interconnect Express)產(chǎn)業(yè)聯(lián)盟之后,華邦電子隨即宣布其創(chuàng)新產(chǎn)品CUBE: 3D TSV DRAM和3DCaaS(3D CUBE as a Service)一站式服務(wù)平臺,將成為公司向客戶提供優(yōu)質(zhì)定制化內(nèi)存的首選解決方案。

芯片微縮化的“續(xù)命良藥”

CUBE是Customized/Compact Ultra Bandwidth Elements,即“半定制化緊湊型超高帶寬DRAM”的簡稱。華邦電子次世代內(nèi)存產(chǎn)品營銷企劃經(jīng)理曾一峻在向《電子工程專輯》說明CUBE核心價值時表示,新能源汽車、5G、可穿戴設(shè)備等領(lǐng)域的不斷發(fā)展,對芯片性能的需求越來越高,但如果采用諸如“直接在5nm SoC裸片上堆疊7nm SRAM裸片”的做法,會因為帶入太多TSV工藝架構(gòu)而導(dǎo)致芯片成本暴漲。

于是,采用先進封裝技術(shù)的Chiplet成為了芯片微縮化進程的“續(xù)命良藥”。“這也是華邦解決方案的思路”,按照曾一峻的解釋,在邊緣計算領(lǐng)域,華邦將SoC裸片置上,DRAM裸片置下,省去了SoC中的TSV工藝(圖中虛線部分所示),從而大幅降低了SoC裸片的尺寸與成本。與此同時,3D DRAM TSV工藝又可以將SoC信號引至外部,使它們成為同一顆芯片,進一步縮減了封裝尺寸。

6c7e0fe6-eac2-11ed-90ce-dac502259ad0.jpg

另一方面,考慮到現(xiàn)在的AI芯片都有著很高的算力需求,SoC裸片置上也可以帶來更好的散熱效果。因此,華邦方面認為,按照這樣的方式進行CUBE 3D DRAM 裸片堆疊可以帶來高帶寬、低功耗和優(yōu)秀的散熱表現(xiàn),這也是華邦CUBE解決方案主要面向低功耗、高帶寬、中低容量內(nèi)存需求應(yīng)用的主要原因。

眾所周知,DRAM裸片中都會包含電容,華邦CUBE芯片也不例外。目前,先進制程SoC芯片的核心電壓約為0.75V-1V,運行過程中電源產(chǎn)生的波動會影響功耗和信號穩(wěn)定性。但CUBE芯片所采用的硅電容(Si-Cap)卻可以有效降低電源波動帶來的影響。

下圖是華邦當前硅電容規(guī)格和制程的進展??梢钥吹剑M管電容縮小到了原來的一半,但是運行的經(jīng)時擊穿電壓(TDDB)卻被提高了1倍至1.5V(這也是目前大部分先進制程芯片的核心電壓),擊穿電壓也是目前先進制程所需的5V,因此1500nF/(mm2)是完全符合目前先進制程芯片的電容需求。而根據(jù)規(guī)劃,下半年還會有更優(yōu)規(guī)格的硅電容產(chǎn)品面世。

6c8d7828-eac2-11ed-90ce-dac502259ad0.jpg

再來關(guān)注一下華邦DRAM堆疊和中介層(Interposer)架構(gòu)的演進。如圖所示,由于中介層也是華邦提供,因此客戶可以得到一個包括DRAM、中介層、硅電容在內(nèi)的整體解決方案,這也是華邦加入UCIe后做出的貢獻之一。

6c9a18bc-eac2-11ed-90ce-dac502259ad0.jpg

另一個值得關(guān)注的優(yōu)勢來自功耗的降低。由于SoC裸片和DRAM裸片堆疊的時候,相比于傳統(tǒng)的引線鍵合(Wire Bonding),微鍵合(Micro Bonding)工藝可以將1000微米的線長縮短至40微米,僅有傳統(tǒng)長度的2.5%,在未來的混合鍵合(Hybrid Bonding)封裝工藝下,線長甚至可以縮短至1微米。這意味著在芯片內(nèi)部,信號所經(jīng)過的傳輸距離更短,功耗自然也得到相應(yīng)的降低。此外,當采用混合鍵合工藝時,兩顆堆疊的芯片其實可以被看作同一顆芯片,因此內(nèi)部傳輸信號和SIP表現(xiàn)會更優(yōu)秀。

6cacd272-eac2-11ed-90ce-dac502259ad0.jpg

與CUBE同時出現(xiàn)的還包括3D CaaS平臺,也就是 CUBE as a Service。這意味著對于客戶來說,華邦不僅僅提供3D TSV DRAM KGD內(nèi)存芯片和針對多芯片設(shè)備優(yōu)化的2.5D/3D后段工藝(采用CoW/WoW),還可獲取由華邦的平臺合作伙伴提供的技術(shù)咨詢服務(wù),是一套完整且全面的CUBE產(chǎn)品支持,并享受Silicon-Cap、interposer等技術(shù)的附加服務(wù)。

6cbc574c-eac2-11ed-90ce-dac502259ad0.jpg

CUBE應(yīng)用架構(gòu)

ChatGPT的面世帶動了AI應(yīng)用領(lǐng)域的再次火熱,而CUBE就可以應(yīng)用到AI-ISP架構(gòu)中。

6ccefd3e-eac2-11ed-90ce-dac502259ad0.png

上圖中的灰色部分代表AI-ISP中的神經(jīng)網(wǎng)絡(luò)處理器(NPU),如果AI-ISP要實現(xiàn)大算力,就需要很大的帶寬,或者是SPRAM加持。但目前來看,在AI-ISP上使用SPRAM成本高昂,轉(zhuǎn)而使用LPDDR4則需要4-8顆,如果用到傳輸速度為4266Mhz的高速LPDDR4,還需要依賴7nm或12nm的先進制程工藝。

相比之下,CUBE解決方案就可以允許客戶使用成熟制程(28nm/22nm)獲得類似的高速帶寬。簡單而言,CUBE芯片可以通過多個I/O(256或者512個)結(jié)合28nm SoC提供500MHz運行頻率,以及最高256GB/s帶寬。據(jù)透露,華邦在未來可能會和客戶共同探討64GB/s帶寬的合作可能性,如果成功,I/O數(shù)量和裸片尺寸都將進一步縮小。

在下面的應(yīng)用場景中,CPU高速運算需求對制程的要求從16nm、7nm、5nm到3nm,越來越高。但不難發(fā)現(xiàn),盡管制程工藝越來越先進,圖中紅色部分所代表的SRAM占比并沒有同比例縮小,因此當需要實現(xiàn)AI運算或者高速運算的情況下,就需要將L3緩存SRAM容量加大,即便采用堆疊方式達到幾百MB,也會導(dǎo)致高昂的成本。

6ce55868-eac2-11ed-90ce-dac502259ad0.png

華邦的做法是將L3緩存縮小,轉(zhuǎn)而使用L4緩存的CUBE解決方案。這并不意味著CUBE解決方案的時鐘傳播延遲(Latency)等同于SRAM,而是可以作為L4緩存。原因在于CUBE可以進行定制化的設(shè)計,使得時鐘傳播延遲比一般的DRAM還要短。同時,考慮到AI模型在某些情況下需要外置一定容量的內(nèi)存,例如在某些邊緣計算場景下會需要8-12GB LPDDR4/LPDDR5,因此在需要的情況下,也可以外掛高容量工作內(nèi)存(Working Memory)。

“在邊緣計算領(lǐng)域里,對DRAM帶寬的要求遠高于容量,此時采用Chiplet方式集成類似CUBE的存儲方案,就可以同時提供高帶寬和低功耗。”但曾一峻也同時強調(diào)稱,畢竟Chiplet芯片需要兼容多個接口協(xié)議才能避免造成信號偏差,因此,如何進一步縮小3D DRAM的裸片尺寸,如何更好的實現(xiàn)不同芯粒間的互聯(lián)互通,是繞不開的挑戰(zhàn)。

華邦DRAM技術(shù)路線圖

相對于市場上三大頭部內(nèi)存廠商而言,華邦主要專注于利基型內(nèi)存,產(chǎn)品容量一般最大為8GB,其特點是不需要非常先進的制程,并以KGD為主,便于與SoC進行合封。

在KGD 1.0(SiP)中,DRAM Die厚度約為100-150微米,裸片至裸片(Die to Die)的I/O路徑為1000微米,目前這種性能的KGD信號完整性/電源完整性(SI/PI)是主流的,也是夠用的。華邦方面曾經(jīng)對LPDDR4的電源效率進行過估算,其小于35pJ/Byte,帶寬方面X32 LPDDR4x每I/O為17GB/s。

6d00537a-eac2-11ed-90ce-dac502259ad0.jpg

當進化到KGD 2.0(3D堆疊)后,得益于TSV的深寬比能力,DRAM Die厚度可以達到50微米的深度,未來,通過Hybrid Bonding工藝還可以實現(xiàn)1微米的距離。同時,信號完整性/電源完整性(SI/PI)性能更好,功耗更低,可以達到甚至低于LPDDR4的四分之一(為8pJ/Byte),而帶寬可以實現(xiàn)16-256GB/s。

目前,華邦擁有兩座12寸晶圓廠,一座是位于臺中的Fab 6工廠,另一座是在高雄新建的第二座工廠,其產(chǎn)能為1萬片/月左右,后續(xù)將逐漸提升至1.4萬片-2萬片/月。

從制程工藝角度來看,高雄工廠投產(chǎn)后,華邦會將一些先進制程的DRAM產(chǎn)能轉(zhuǎn)移至高雄廠,臺中廠的中小容量DRAM制程會維持在65nm、46nm、38nm和25nm,且無意再向更小制程演進,而是專注于成熟制程產(chǎn)品。高雄廠已經(jīng)量產(chǎn)的包括25nm 2GB和4GB兩種產(chǎn)品,20nm產(chǎn)品預(yù)計在今年年中進入量產(chǎn)階段,并繼續(xù)向19nm制程演進。

6d14c53a-eac2-11ed-90ce-dac502259ad0.jpg

華邦電子大陸區(qū)產(chǎn)品營銷處處長朱迪再次強調(diào)了華邦對于DDR3的生產(chǎn)和支持。盡管他認為像三星這樣的大廠逐漸舍棄DDR3和中小容量DDR4是一個大概率的事件,但從實際使用情況來看,4Gb DDR3產(chǎn)品將有望繼續(xù)被廣泛采用至少到2027-2028年,尤其在工業(yè)和汽車領(lǐng)域需要長期支持。而且,相同容量相同速度下,DDR3較DDR4更具成本效益(相同制程下,與DDR3相比,Die尺寸DDR4增加10%,LPDDR4增加18%),DDR4將會持續(xù)向更高容量發(fā)展,并隨著PC和服務(wù)器市場的需求遷移至DDR5。

根據(jù)規(guī)劃,DDR3仍將保持1Gb、2Gb、4Gb和8Gb四種容量,并計劃在2025年演進至16nm;DDR4方面,當20nm制程就緒之后,高雄廠會在2024年初量產(chǎn)DDR4 DRAM芯片。

“利基型存儲市場大約只占整個存儲市場的10%,它的供需相對而言是比較平衡和穩(wěn)定的。在當前終端客戶、代理商、以及原廠庫存都比較低的情況下,確實有可能會出現(xiàn)缺貨的情況,但對具體時間節(jié)點做出判斷為時尚早,需要做進一步的觀察?!敝斓险f。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    50889

    瀏覽量

    424243
  • 可穿戴設(shè)備
    +關(guān)注

    關(guān)注

    55

    文章

    3816

    瀏覽量

    167102
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    433

    瀏覽量

    12603

原文標題:3D DRAM,Chiplet芯片微縮化的“續(xù)命良藥”

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    2.5D/3D封裝技術(shù)升級,拉高AI芯片性能天花板

    2.5D/3D封裝和Chiplet等得到了廣泛應(yīng)用。 ? 根據(jù)研究機構(gòu)的調(diào)研,到2028年,2.5D3D封裝將成為僅次于晶圓級封裝的第二大
    的頭像 發(fā)表于 07-11 01:12 ?6587次閱讀

    3D堆疊像素探測器芯片技術(shù)詳解(72頁PPT)

    3D堆疊像素探測器芯片技術(shù)詳解
    的頭像 發(fā)表于 11-01 11:08 ?2799次閱讀
    <b class='flag-5'>3D</b>堆疊像素探測器<b class='flag-5'>芯片</b>技術(shù)詳解(72頁PPT)

    3D掃描技術(shù)醫(yī)療領(lǐng)域創(chuàng)新實踐,積木易搭3D掃描儀Mole助力定制個性手臂康復(fù)輔具

    1、“3D掃描+3D打印”技術(shù)為矯形修復(fù)、醫(yī)療輔助器具定制等領(lǐng)域帶來突破性創(chuàng)新 近年來,隨著AI、大數(shù)據(jù)、3D掃描、3D打印、云計算、物聯(lián)網(wǎng)等數(shù)字
    的頭像 發(fā)表于 10-31 11:25 ?239次閱讀
    <b class='flag-5'>3D</b>掃描技術(shù)醫(yī)療領(lǐng)域創(chuàng)新實踐,積木易搭<b class='flag-5'>3D</b>掃描儀Mole助力定制個性<b class='flag-5'>化</b>手臂康復(fù)輔具

    3D DRAM內(nèi)嵌AI芯片,AI計算性能暴增

    當前高帶寬內(nèi)存(HBM)中的DRAM芯片,通過在3D DRAM中實現(xiàn)AI處理來解決數(shù)據(jù)總線問題。 ? 通常來說,當前的 AI芯片架構(gòu)將數(shù)據(jù)存
    的頭像 發(fā)表于 08-16 00:08 ?3239次閱讀
    <b class='flag-5'>3D</b> <b class='flag-5'>DRAM</b>內(nèi)嵌AI<b class='flag-5'>芯片</b>,AI計算性能暴增

    SK海力士5層堆疊3D DRAM制造良率已達56.1%

    在全球半導(dǎo)體技術(shù)的激烈競爭中,SK海力士再次展示了其卓越的研發(fā)實力與創(chuàng)新能力。近日,在美國夏威夷舉行的VLSI 2024峰會上,SK海力士宣布了其在3D DRAM技術(shù)領(lǐng)域的最新研究成果,其中5層堆疊的3D
    的頭像 發(fā)表于 06-27 10:50 ?648次閱讀

    SK海力士五層堆疊的3D DRAM生產(chǎn)良率達到56.1%

    )提交了一份關(guān)于3D DRAM(三維動態(tài)隨機存取存儲器)的詳細研究論文。該論文不僅揭示了SK海力士在3D DRAM領(lǐng)域取得的顯著進展,更向世界展示了其在這一未來存儲技術(shù)上的堅定決心與卓
    的頭像 發(fā)表于 06-24 15:35 ?780次閱讀

    三星已成功開發(fā)16層3D DRAM芯片

    在近日舉行的IEEE IMW 2024活動上,三星DRAM部門的執(zhí)行副總裁Siwoo Lee宣布了一個重要里程碑:三星已與其他公司合作,成功研發(fā)出16層3D DRAM技術(shù)。同時,他透露,競爭對手美光也已將其
    的頭像 發(fā)表于 05-29 14:44 ?808次閱讀

    三星電子研發(fā)16層3D DRAM芯片及垂直堆疊單元晶體管

    在今年的IEEE IMW 2024活動中,三星DRAM業(yè)務(wù)的資深副總裁Lee指出,已有多家科技巨頭如三星成功制造出16層3D DRAM,其中美光更是發(fā)展至8層水平。
    的頭像 發(fā)表于 05-22 15:02 ?897次閱讀

    3D DRAM進入量產(chǎn)倒計時,3D DRAM開發(fā)路線圖

    目前,各大內(nèi)存芯片廠商,以及全球知名半導(dǎo)體科研機構(gòu)都在進行3D DRAM的研發(fā)工作,并且取得了不錯的進展,距離成熟產(chǎn)品量產(chǎn)不遠了。
    發(fā)表于 04-17 11:09 ?801次閱讀
    <b class='flag-5'>3D</b> <b class='flag-5'>DRAM</b>進入量產(chǎn)倒計時,<b class='flag-5'>3D</b> <b class='flag-5'>DRAM</b>開發(fā)路線圖

    三星電子:2025年步入3D DRAM時代

    據(jù)分析師預(yù)測,DRAM行業(yè)將于2030年前縮減工藝至10nm以下,然而當前的設(shè)計已無法在此基礎(chǔ)上進行延伸,故而業(yè)內(nèi)開始尋求如3D DRAM等新型存儲器解決方案。
    的頭像 發(fā)表于 04-03 15:48 ?471次閱讀

    三星2025年后將首家進入3D DRAM內(nèi)存時代

    在Memcon 2024上,三星披露了兩款全新的3D DRAM內(nèi)存技術(shù)——垂直通道晶體管和堆棧DRAM。垂直通道晶體管通過降低器件面積占用,實現(xiàn)性能提升;
    的頭像 發(fā)表于 04-01 15:43 ?599次閱讀

    三星電子在硅谷設(shè)立下一代3D DRAM研發(fā)實驗室

    近日,三星電子宣布在硅谷設(shè)立下一代3D DRAM研發(fā)實驗室,以加強其在存儲技術(shù)領(lǐng)域的領(lǐng)先地位。該實驗室的成立將專注于開發(fā)具有更高性能和更低功耗的3D DRAM,以滿足不斷增長的數(shù)據(jù)存儲
    的頭像 發(fā)表于 01-31 11:42 ?798次閱讀

    三星在硅谷建立3D DRAM研發(fā)實驗室

    三星電子,全球領(lǐng)先的存儲芯片制造商,近日宣布在美國設(shè)立新的研究實驗室,專注于開發(fā)新一代3D DRAM技術(shù)。這個實驗室將隸屬于總部位于美國硅谷的Device Solutions America (DSA),負責三星在美國的半導(dǎo)體生
    的頭像 發(fā)表于 01-30 10:48 ?754次閱讀

    三星電子在硅谷設(shè)立新實驗室,開發(fā)下一代3D DRAM芯片

    三星電子近日宣布,已在美國硅谷開設(shè)一個新的研發(fā)(R&D)實驗室,專注于下一代3D DRAM芯片的開發(fā)。這一新實驗室將由三星的Device Solutions America(DSA)運
    的頭像 發(fā)表于 01-29 11:29 ?897次閱讀

    三星電子新設(shè)內(nèi)存研發(fā)機構(gòu),專攻下一代3D DRAM技術(shù)研發(fā)

    原有的DRAM采用2D結(jié)構(gòu),即大量元件密集排布在同一平面。然而,為了提升性能,儲存行業(yè)正致力于開發(fā)高密度的3D DRAM。這項技術(shù)包括水平堆積和垂直堆積兩種方式,均能有效地增加存儲空間
    的頭像 發(fā)表于 01-29 09:31 ?602次閱讀