Cadence設(shè)計(jì)系統(tǒng)公司,日前宣布推出28納米的可靠數(shù)字端到端流程,推動(dòng)千兆門/千兆赫系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì),在性能與上市時(shí)間方面都有著明顯的優(yōu)勢(shì)。在Cadence的硅實(shí)現(xiàn)方法的驅(qū)動(dòng)下,在統(tǒng)一化設(shè)計(jì)、實(shí)現(xiàn)與驗(yàn)證流程中,通過(guò)技術(shù)集成和對(duì)核心架構(gòu)與算法大幅改進(jìn),基于Encounter的全新流程提供了更快、更具決定性的途徑實(shí)現(xiàn)千兆門/千兆赫硅片。通過(guò)與Cadence的模擬/混合信號(hào)與硅/封裝協(xié)同設(shè)計(jì)領(lǐng)域的無(wú)縫綜合,新的數(shù)字28納米流程讓設(shè)計(jì)師能夠全局考慮整個(gè)芯片流程,在高性能、低功耗、混合信號(hào)甚至面向移動(dòng)與多媒體SoC的3D-IC設(shè)計(jì)關(guān)鍵成功因素方面實(shí)現(xiàn)重大突破。
即將上市的這種新流程支持Cadence的硅實(shí)現(xiàn)方法,專注于獨(dú)一無(wú)二且普遍深入的設(shè)計(jì)意圖、提取與從RTL到GDSII,然后到封裝。硅實(shí)現(xiàn)是EDA360構(gòu)想的一個(gè)關(guān)鍵組成部分。
“28納米工藝技術(shù)對(duì)設(shè)計(jì)人員來(lái)說(shuō)既是重大的機(jī)遇也是嚴(yán)峻的挑戰(zhàn),在功率、性能以及尺寸方面都具有優(yōu)勢(shì),但是也面臨工藝變化和新制造效應(yīng)的挑戰(zhàn),”創(chuàng)意電子公司設(shè)計(jì)與開發(fā)部門主管AlbertLi說(shuō),“我們采用了Cadence的數(shù)字端對(duì)端流程用于我們首個(gè)28納米設(shè)計(jì),因?yàn)镃adence公司的提供的千兆門級(jí)/千兆赫設(shè)計(jì)能力和先進(jìn)工藝節(jié)點(diǎn)技術(shù)正是我們公司為客戶提供服務(wù)所需要的。使用Cadence的數(shù)字端對(duì)端流程,我們公司不僅能夠處理28納米設(shè)計(jì)的復(fù)雜布局布線、多變性以及制造要求,還能夠在合理的設(shè)計(jì)周期時(shí)間內(nèi)應(yīng)對(duì)100+百萬(wàn)門級(jí)的設(shè)計(jì)。最終可以提高我們公司的生產(chǎn)力并能幫助我們更好地預(yù)測(cè)服務(wù)的交付進(jìn)度。”
這種新流程使高級(jí)工藝節(jié)點(diǎn)不用再為復(fù)雜性而妥協(xié),可以優(yōu)化28納米的復(fù)雜設(shè)計(jì),為高級(jí)SoC開發(fā)提供一個(gè)途徑,使其能實(shí)現(xiàn)在更小工藝尺寸下的成本優(yōu)勢(shì)。流程功能的關(guān)鍵是統(tǒng)一基于意圖、提取和聚合的數(shù)字設(shè)計(jì)、實(shí)現(xiàn)與驗(yàn)證。
提升統(tǒng)一意圖的功能包括:
?完整、可靠的28納米設(shè)計(jì)規(guī)則意圖(電學(xué)、物理、DFM)和早期的提前權(quán)衡分析,通過(guò)智能導(dǎo)孔與引腳密度優(yōu)化,提供運(yùn)行時(shí)間方面的兩倍提升。
?早期時(shí)鐘拓?fù)湟鈭D捕捉和規(guī)劃使用物理信息智能優(yōu)化時(shí)鐘門控,并在設(shè)計(jì)的合成過(guò)程中平衡時(shí)鐘樹。提高提取的功能包括:
?突破性的數(shù)據(jù)提取技術(shù)能夠讓整個(gè)邏輯模塊被簡(jiǎn)單而精確地建模,并在邏輯與物理方面進(jìn)行優(yōu)化,提高千兆門級(jí)的可升級(jí)性與設(shè)計(jì)效率。
?支持分層低功耗和基于OpenAccess混合信號(hào)的快速/細(xì)節(jié)提取,以保證IP和高級(jí)SoC快速集成。更快的設(shè)計(jì)收斂通過(guò)如下功能實(shí)現(xiàn):
?注重物理考量的pre-maskECO使困難的功能性ECO操作自動(dòng)化,使設(shè)計(jì)收斂速度大大加快,并顯著地縮短了設(shè)計(jì)周期。
?突破性的設(shè)計(jì)內(nèi)高級(jí)分析架構(gòu),提供超快、一步式信號(hào)完整性與設(shè)計(jì)流程中的時(shí)序分析收斂,實(shí)現(xiàn)高效設(shè)計(jì)收斂。
?精確的全混合信號(hào)靜態(tài)時(shí)序分析與時(shí)序驅(qū)動(dòng)式優(yōu)化,減少模擬與數(shù)字設(shè)計(jì)團(tuán)隊(duì)之間的反復(fù)工作。
?全新、帶有統(tǒng)一意圖、提取和收斂、全面集成的3D-IC/功能,跨越數(shù)字、全定制與封裝設(shè)計(jì),如今可實(shí)現(xiàn)優(yōu)化的性能、尺寸、成本與功率。
“28納米設(shè)計(jì)的復(fù)雜性以及對(duì)復(fù)雜千兆門/千兆赫設(shè)計(jì)的支持需要,都要求一種綜合的端到端流程,”SiliconRealization產(chǎn)品市場(chǎng)部高級(jí)經(jīng)理DavidDesharnais說(shuō)?!拔覀儶?dú)一無(wú)二的硅實(shí)現(xiàn)方法讓我們的客戶推進(jìn)其SoC設(shè)計(jì)到新的層次,從而為新一代的多媒體、通信與計(jì)算應(yīng)用提供功能最強(qiáng)的芯片。今天我們公布的28納米全面數(shù)字硅實(shí)現(xiàn)流程是朝著EDA360構(gòu)想的實(shí)現(xiàn)又邁出了一大步。”
Cadence推出28納米的可靠數(shù)字端到端流程
相關(guān)推薦
高通將推出28納米工藝Krait系芯片
高通執(zhí)行副總裁史蒂芬·莫林科夫(Steven Mollenkopf)終于證實(shí),公司旗下首款采用28納米制造工藝的產(chǎn)品將于今年年底到來(lái)!其實(shí)早前業(yè)內(nèi)就已經(jīng)有消息放出,暗示高通將于今年晚些時(shí)候才發(fā)
2011-07-23 09:14:133258
Cadence首個(gè)DDR4 Design IP解決方案在28納米級(jí)芯片上得到驗(yàn)證
Cadence宣布業(yè)內(nèi)首個(gè)DDR4 Design IP解決方案在28納米級(jí)芯片上得到驗(yàn)證
2012-09-10 09:53:241403
以28納米為基礎(chǔ),賽靈思(Xilinx)20納米繼續(xù)超越
賽靈思的20納米產(chǎn)品以備受市場(chǎng)肯定的28納米制程突破性技術(shù)為基礎(chǔ),提供超越一個(gè)技術(shù)世代的系統(tǒng)效能、功耗和可編程系統(tǒng)整合度,繼續(xù)超越下一代!
2012-12-03 09:48:01876
臺(tái)積電認(rèn)可Cadence Tempus時(shí)序簽收工具用于20納米設(shè)計(jì)
全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ:CDNS) 今天宣布,臺(tái)積電(TSMC)在20納米制程對(duì)全新的Cadence? Tempus?時(shí)序簽收解決方案提供了認(rèn)證。該認(rèn)證
2013-05-24 11:31:171345
Cadence設(shè)計(jì)工具通過(guò)臺(tái)積電16nm FinFET制程認(rèn)證
Cadence系統(tǒng)芯片開發(fā)工具已經(jīng)通過(guò)臺(tái)積電(TSMC) 16納米 FinFET制程的設(shè)計(jì)參考手冊(cè)第0.1版與 SPICE 模型工具認(rèn)證,客戶現(xiàn)在可以享用Cadence益華電腦流程為先進(jìn)制程所提供的速度、功耗與面積優(yōu)勢(shì)。
2013-06-06 09:26:451236
傳華力微挖角聯(lián)電28納米研發(fā)團(tuán)隊(duì) 望破瓶頸
繼臺(tái)灣半導(dǎo)體高層人士高啟全、蔣尚義、孫世偉等陸續(xù)加入大陸企業(yè)之后,近期傳出上海華力微電子挖角聯(lián)電一組高達(dá) 50 人的 28 納米研發(fā)團(tuán)隊(duì),希望解決在 28 納米制程中的瓶頸問(wèn)題,加速為聯(lián)發(fā)科代工芯片的量產(chǎn)進(jìn)程。
2017-02-07 10:31:31729
Cadence仿真流程
Cadence仿真流程Cadence仿真流程[/hide][此貼子已經(jīng)被作者于2009-8-16 13:47:51編輯過(guò)]
2009-08-16 13:47:03
Cadence發(fā)布推動(dòng)SiP IC設(shè)計(jì)主流化的EDA產(chǎn)品
?!? Cadence推出的RFSiP套件為無(wú)線通信應(yīng)用的RFSiPs設(shè)計(jì)提供了自動(dòng)化和加速設(shè)計(jì)流程的最新產(chǎn)品和技術(shù)。它同時(shí)提供了基于802.11b/g無(wú)線局域網(wǎng)設(shè)計(jì)的成熟的SiP實(shí)施方法,能夠低風(fēng)險(xiǎn)地實(shí)現(xiàn)
2008-06-27 10:24:12
數(shù)字IC的設(shè)計(jì)流程有哪些
數(shù)字IC是什么意思?數(shù)字IC前端設(shè)計(jì)流程有哪些?數(shù)字IC后端設(shè)計(jì)流程有哪些?
2021-10-20 06:24:49
端到端網(wǎng)絡(luò)流有哪些應(yīng)用實(shí)例?
什么是端到端網(wǎng)絡(luò)流?端到端網(wǎng)絡(luò)流有哪些應(yīng)用實(shí)例?
2021-06-07 06:30:41
納米防水防潮技術(shù)的作業(yè)流程
、東南亞產(chǎn)品,衣鞋等。注意:1.網(wǎng)上很多自己噴上去的,還很好賣,這些附著力很差的,可以說(shuō)是一次性的,上面有灰塵、水分。鞋子有納米防水鍍膜始需要可靠性測(cè)試的。某國(guó)際品牌已經(jīng)在做測(cè)試2.街頭的那個(gè)納米防水技術(shù),還現(xiàn)場(chǎng)演示。實(shí)踐是檢驗(yàn)真理的唯一標(biāo)準(zhǔn)。忽悠老板姓。
2018-10-09 09:54:28
AD-FMCOMMS端到端通信研究
有沒(méi)有人使用官網(wǎng)的例程,有人知道接收端所做的PN monitors、數(shù)據(jù)格式轉(zhuǎn)換和dcfilter作用是什么嗎?
2018-12-19 09:31:00
AD5272數(shù)字電位器W端輸出電壓在5不變化
5V 單電源供電,RESET直接5V拉高,AD5272 寄存器讀寫正常,游標(biāo)可變化(WA端電阻可根據(jù)配置值變化),但是W端輸出電壓始終維持在5V不變化。用萬(wàn)用表無(wú)法測(cè)試W端到地的阻抗值(表上數(shù)字閃爍測(cè)不出具體值)。注:我們用的是ADI的DEMO板。
2018-08-31 09:35:45
ARM端和DSP端的程序分別各自燒到ARM端和DSP端,兩者數(shù)據(jù)交互在公共的緩存區(qū)?
大家好,剛接觸到DSP+ARM,請(qǐng)教個(gè)問(wèn)題:ARM端和DSP端的程序應(yīng)該是分別獨(dú)立的兩個(gè)程序文件,也分別獨(dú)立編譯成各自的.out,分別各自燒到ARM端和DSP端,兩者數(shù)據(jù)交互在公共的緩存區(qū)?是不是
2020-08-12 13:18:30
GPS軌道記錄PC端
GPS軌道記錄PC端GPS軌跡記錄PC端.rar 2014-8-28 17:42 上傳 點(diǎn)擊文件名下載附件 65.97 KB, 下載次數(shù): 74
2018-07-19 04:48:55
ad9361射頻端收發(fā)直連回環(huán)那基帶數(shù)字接收端能收到基帶發(fā)送的IQ信號(hào)嗎?
ad9361射頻端收發(fā)直連回環(huán),基帶數(shù)字接收端能收到基帶發(fā)送的IQ信號(hào)嗎?我基帶發(fā)送端IQ是正交的1MHz正余弦波,通過(guò)ad9361發(fā)送到射頻發(fā)送端,通過(guò)SMA直接回環(huán)到射頻接收端,最后到基帶接收端
2018-09-05 11:27:51
stm32 u***和安卓手機(jī)端的通訊流程是怎樣的
stm32 u***和安卓手機(jī)端的通訊流程前段時(shí)間公司開發(fā)了一個(gè)安卓外設(shè),主要是用某寶淘來(lái)的demo 在stm32F103的u***功能來(lái)和安卓設(shè)備的u***來(lái)通訊敘述之前先來(lái)一個(gè)整體的框圖吧:需要
2022-02-22 08:24:38
光耦兩端的數(shù)字地與模擬地如何接?
采樣,當(dāng)然,模擬地和單片機(jī)數(shù)字地之間是通過(guò)0歐姆電阻連接。因?yàn)槲⑷跣盘?hào)只有幾mV,也就是說(shuō),模擬地稍微遇到一點(diǎn)干擾,就會(huì)嚴(yán)重影響到信號(hào)采樣和輸出。如果一起光耦兩端地模擬地和數(shù)字地之間不連接任何器件,儀器
2023-09-20 06:48:36
基于cadence的問(wèn)題
本人現(xiàn)在大學(xué)3年級(jí),做課程設(shè)計(jì),老師居然給了我們一個(gè)研究生課題,我真是***了。該題目為基于cadence的雙端輸入單端輸出的運(yùn)算放大電路現(xiàn)在比較急了,還有幾天就要交了,自己的電路圖一直有問(wèn)題,希望大神們幫幫忙,不勝感激
2016-07-05 10:25:40
如何使用CCC數(shù)字鑰匙R(shí)3汽車錨的BLE端?
我們用 kw45b41zevk 板敲響了數(shù)字鑰匙汽車錨演示代碼。我不知道如何使用 CCC 數(shù)字鑰匙 R3 汽車錨的 BLE 端。請(qǐng)給我一些演示文件。
2023-06-08 07:04:28
如何使用Socket實(shí)現(xiàn)UDP客戶端?
本教程介紹了如何利用socket 編程來(lái)實(shí)現(xiàn)一個(gè) UDP 客戶端,與服務(wù)器進(jìn)行通信。與開發(fā) TCP 客戶端一樣,我們先將 socket 編程的流程列出來(lái),然后給出具體的實(shí)例。
2021-03-30 07:39:10
展訊將主打TD與WCDMA 將推出28納米LTE芯片
展訊計(jì)劃在2012年推出WCDMA智能手機(jī)芯片,并將主打TD+WCDMA雙模芯片。而在LTE產(chǎn)品規(guī)劃方面,他表示展訊將可能在不久之后推出基于28納米技術(shù)的TD-LTE芯片。擬推28nm TD-LTE
2011-10-27 11:50:07
求一種端到端的定制IC模擬與驗(yàn)證解決方案
求一種端到端的定制IC模擬與驗(yàn)證解決方案如何對(duì)存儲(chǔ)器和混合信號(hào)設(shè)計(jì)進(jìn)行仿真?
2021-06-22 07:58:50
點(diǎn)到點(diǎn)和端到端通訊
點(diǎn)到點(diǎn)通信點(diǎn)到點(diǎn)是物理拓?fù)?,是網(wǎng)絡(luò)層的,如光纖,就必須是點(diǎn)到點(diǎn)連接,DDN專線也是,即兩頭各一個(gè)機(jī)器中間不能有機(jī)器。端到端通信端到端是網(wǎng)絡(luò)連接,是傳輸層的。網(wǎng)絡(luò)要通信,必須建立連接,不管有多遠(yuǎn),4G
2019-01-18 18:06:07
電子行業(yè)人士帶你入行之納米制程小白篇
能耗。簡(jiǎn)單的說(shuō),這也符合未來(lái)輕薄化的趨勢(shì)。納米制程是什么納米制程是指芯片中的線能縮小到的尺寸,舉個(gè)例子,長(zhǎng)得跟下圖一樣的傳統(tǒng)電晶體,L代表著我們期望縮小的閘極長(zhǎng)度,從Drain 端到 Source 端
2016-12-16 18:20:11
電子行業(yè)人士帶你入行之納米制程小白篇
能耗。簡(jiǎn)單的說(shuō),這也符合未來(lái)輕薄化的趨勢(shì)。納米制程是什么納米制程是指芯片中的線能縮小到的尺寸,舉個(gè)例子,長(zhǎng)得跟下圖一樣的傳統(tǒng)電晶體,L代表著我們期望縮小的閘極長(zhǎng)度,從Drain 端到 Source 端
2016-06-29 14:49:15
紅外信號(hào)發(fā)射端與接收端的關(guān)系是什么?
紅外信號(hào)發(fā)射端的原理是什么?紅外信號(hào)發(fā)射端與接收端的關(guān)系是什么?如何實(shí)現(xiàn)智能照明端的設(shè)計(jì)?
2022-01-18 07:18:13
英特爾將在2014年推出14納米處理器芯片
的競(jìng)爭(zhēng)對(duì)手仍然很難應(yīng)用20納米以下的技術(shù)?! 】紤]到英特爾是第一個(gè)大批量生產(chǎn)32納米芯片的公司,這個(gè)消息并不讓人感到意外。而且,作為另一個(gè)行業(yè)第一,英特爾最近宣布它已開始使用22納米技術(shù)批量生產(chǎn)代號(hào)為Ivy
2011-12-05 10:49:55
蜂窩/PCS電話優(yōu)選的端到端設(shè)計(jì)指南 第二版
蜂窩/PCS電話優(yōu)選的端到端設(shè)計(jì)指南 第二版為你的W-CDMA電話設(shè)計(jì)提供端到端方案 [hide]蜂窩_PCS電話設(shè)計(jì)指南第二版.rar[/hide]
2009-12-07 10:48:50
語(yǔ)音端到端加密方案
本帖最后由 藍(lán)是昵稱 于 2019-11-7 14:21 編輯
提供完整的全數(shù)字語(yǔ)音端到端加密方案:包括硬件、軟件功能:通過(guò)通信終端的耳機(jī)接口、藍(lán)牙接口實(shí)現(xiàn)全數(shù)字語(yǔ)音加密通信,可在現(xiàn)有終端
2019-11-07 14:08:17
請(qǐng)問(wèn)使用AD8605軌到軌放大器時(shí)同相輸入端和光電探測(cè)器正端可以接地嗎?
請(qǐng)問(wèn)軌到軌放大器同相輸入端和光電探測(cè)器正端可以接地嗎?還是要接一個(gè)偏置。
2019-02-14 13:59:52
請(qǐng)問(wèn)軌到軌放大器同相輸入端和光電探測(cè)器正端可以接地嗎?
請(qǐng)問(wèn)軌到軌放大器同相輸入端和光電探測(cè)器正端可以接地嗎?還是要接一個(gè)偏置。
2023-11-17 09:24:10
阿里展示“云到端”整體方案
阿里展示“云到端”整體方案,今日,Qualcomm 宣布已經(jīng)完成在 Qualcomm MDM9206 全球多模 LTE IoT 調(diào)制解調(diào)器上運(yùn)行阿里云 Link物聯(lián)網(wǎng)套件。此項(xiàng)進(jìn)展有助于展示通過(guò)在
2021-07-27 06:30:49
Cadence仿真流程
Cadence 仿真流程:第一章 在Allegro 中準(zhǔn)備好進(jìn)行SI 仿真的PCB 板圖1)在Cadence 中進(jìn)行SI 分析可以通過(guò)幾種方
2008-07-12 08:56:050
cadence 視頻教程 (第28課)
cadence 視頻教程 (第28課):adence SPB 15.7 視頻教程,手把手教你學(xué)習(xí)cadence軟件使用方法。本套視頻教程是于博士信號(hào)完整性研究網(wǎng)于爭(zhēng)博士主講。從一個(gè)工程師的角度出發(fā)講解軟件的操
2009-09-16 19:02:120
Cadence生物指紋安全解決方案為UPEK整合芯片設(shè)計(jì)流程
2009年3月4日,Cadence設(shè)計(jì)系統(tǒng)公司今天宣布生物指紋安全解決方案領(lǐng)先廠商UPEK®, Inc.已經(jīng)整合其設(shè)計(jì)流程,并選擇Cadence®作為其全芯片數(shù)字、模擬與混合信號(hào)設(shè)計(jì)的
2009-03-05 12:14:18519
Cadence推出首個(gè)TLM驅(qū)動(dòng)式設(shè)計(jì)與驗(yàn)證解決方案提升基于
Cadence推出首個(gè)TLM驅(qū)動(dòng)式設(shè)計(jì)與驗(yàn)證解決方案提升基于RTL流程的開發(fā)效率
Cadence設(shè)計(jì)系統(tǒng)公司推出首個(gè)TLM驅(qū)動(dòng)式協(xié)同設(shè)計(jì)與驗(yàn)證解決方案和方法學(xué),使SoC設(shè)計(jì)師們可以盡
2009-08-11 09:12:18499
中芯國(guó)際采用Cadence DFM解決方案用于65和45納米
中芯國(guó)際采用Cadence DFM解決方案用于65和45納米 IP/庫(kù)開發(fā)和全芯片生產(chǎn)
Cadence 模型化的 Litho Physical 和 Litho Electrical
2009-10-19 17:48:11461
中芯國(guó)際(SMIC)和Cadence 共同推出用于65納米的
中芯國(guó)際(SMIC)和Cadence 共同推出用于65納米的低功耗解決方案Reference Flow 4.0
完全集成的能效型流程令快速、輕松地設(shè)計(jì)低功耗尖端器件成為可能
2009-10-31 07:48:011228
中芯國(guó)際(SMIC)和Cadence共同推出用于65納米的低
中芯國(guó)際(SMIC)和Cadence共同推出用于65納米的低功耗解決方案Reference Flow 4.0
全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司今天宣布推出一款全面的低功耗設(shè)計(jì)流程,面向
2009-11-04 17:05:17589
微捷碼推出28納米及28納米以下IP特征表征新標(biāo)準(zhǔn)
微捷碼推出28納米及28納米以下IP特征表征新標(biāo)準(zhǔn)
微捷碼(Magma®)設(shè)計(jì)自動(dòng)化有限公司(納斯達(dá)克代碼:LAVA)日前宣布推出業(yè)界標(biāo)準(zhǔn)SiliconSmart產(chǎn)品線新產(chǎn)品——
2009-12-18 09:51:50907
高通攜手TSMC,繼續(xù)28納米工藝上合作
高通攜手TSMC,繼續(xù)28納米工藝上合作
高通公司(Qualcomm Incorporated)與其專業(yè)集成電路制造服務(wù)伙伴-TSMC前不久日共同宣布,雙方正在28納米工藝技術(shù)進(jìn)行密切合作。此
2010-01-13 08:59:23910
臺(tái)積電與聯(lián)電大客戶賽靈思合作28納米產(chǎn)品
臺(tái)積電與聯(lián)電大客戶賽靈思合作28納米產(chǎn)品
外電引用分析師資訊指出,聯(lián)電大客戶賽靈思(Xilinx)3月可能宣布與臺(tái)積電展開28納米制程合作;臺(tái)積電28納米已確定取得富
2010-01-19 15:59:551058
高通首款基于28納米工藝的Snapdragon芯片組MSM8
近期,高通公司宣布將推出首款基于28納米工藝的Snapdragon芯片組MSM8960并宣布此芯片組將于2011財(cái)年開始出樣?;?b class="flag-6" style="color: red">28納米工藝的該芯片組采用新的CPU內(nèi)核為特征,主要針對(duì)高端
2010-11-24 09:19:571471
微捷碼32/28納米低功耗工藝層次化參考流程
微捷碼(Magma®)設(shè)計(jì)自動(dòng)化有限公司日前宣布,一款經(jīng)過(guò)驗(yàn)證的支持Common Platform™聯(lián)盟32/28納米低功耗工藝技術(shù)的層次化RTL-to-GDSII參考流程正式面市。
2011-01-26 09:44:09894
三星使用Cadence統(tǒng)一數(shù)字流程實(shí)現(xiàn)20nm芯片流片
三星電子有限公司使用Cadence統(tǒng)一數(shù)字流程,從RTL到GDSII,成功實(shí)現(xiàn)了20納米測(cè)試芯片的流片
2011-07-27 08:47:49967
Giantec采用Cadence技術(shù)統(tǒng)一數(shù)字流程生產(chǎn)其混合信號(hào)芯片
全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS),宣布Giantec Semiconductor Corp.已采用Cadence? Virtuoso?統(tǒng)一定制/模擬(IC6.1)以及Encounter?統(tǒng)一數(shù)字流程生產(chǎn)其混合信號(hào)芯片。
2011-09-27 11:06:261483
Cadence提供新一代Encounter RTL-to-GDSII流程
全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司日前宣布推出最新版Cadence Encounter RTL-to-GDSII流程.
2012-03-10 09:44:06763
蘋果合作伙伴臺(tái)積電TSMC加速量產(chǎn)28納米芯片
臺(tái)積電TSMC已經(jīng)準(zhǔn)備量產(chǎn)28納米工藝的ARM處理器了。TSMC在2011年第四季度開始從28納米芯片獲得營(yíng)收,目前28納米工藝芯片占有公司總營(yíng)收的額5%。在今年晚些時(shí)候,TSMC將加速28納米芯片的生
2012-04-18 10:22:37830
臺(tái)積電28納米產(chǎn)能季增3倍
晶圓代工龍頭臺(tái)積電力拚28納米擴(kuò)產(chǎn),隨著良率拉升到8成以上,及中科12寸廠Fab15新產(chǎn)能大量開出,本季已安裝產(chǎn)能(installed capacity)較上季大增3倍,為第4季營(yíng)運(yùn)淡季不淡埋下伏筆。
2012-08-20 08:38:03587
TSMC 20納米的設(shè)計(jì)架構(gòu)選擇Cadence解決方案
全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司日前宣布TSMC已選擇Cadence解決方案作為其20納米的設(shè)計(jì)架構(gòu)。Cadence解決方案包括Virtuoso定制/模擬以及Encounter RTL-to-Signoff平臺(tái)。
2012-10-22 16:48:03909
Cadence采用FinFET技術(shù)流片14納米芯片
該14納米產(chǎn)品體系與芯片是ARM、Cadence與IBM之間在14納米及以上高級(jí)工藝節(jié)點(diǎn)上開發(fā)系統(tǒng)級(jí)芯片(SoC)多年努力的重要里程碑。使用FinFET技術(shù)以14納米標(biāo)準(zhǔn)設(shè)計(jì)的SoC能夠大幅降低功耗。 這
2012-11-16 14:35:551270
借力Cadence,Avago 28nm網(wǎng)絡(luò)芯片設(shè)計(jì)性能提升57%
Cadence設(shè)計(jì)系統(tǒng)公司日前宣布Avago Technologies在大型28納米網(wǎng)絡(luò)芯片設(shè)計(jì)中使用其EDI系統(tǒng),大幅度加快設(shè)計(jì)進(jìn)度,提高了工程效率。Avago實(shí)現(xiàn)1GHz的性能,比之前所用軟件設(shè)計(jì)的芯片提高57%。
2013-02-04 09:17:001150
Cadence和GLOBALFOUNDRIES合作改進(jìn)20及14納米節(jié)點(diǎn)DFM簽收
全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ:CDNS)近日宣布,GLOBALFOUNDRIES已攜手Cadence?,為其20和14納米制程提供模式分類數(shù)據(jù)
2013-05-13 10:20:02770
Cadence解決方案助力創(chuàng)意電子20納米SoC測(cè)試芯片成功流片
全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ:CDNS) 今天宣布,設(shè)計(jì)服務(wù)公司創(chuàng)意電子(GUC)使用Cadence? Encounter?數(shù)字實(shí)現(xiàn)系統(tǒng)(EDI)和Cadence
2013-07-09 15:53:24769
聯(lián)華電子28nm節(jié)點(diǎn)采用Cadence物理和電學(xué)制造性設(shè)計(jì)簽收解決方案
全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ:CDNS)今天宣布,歷經(jīng)廣泛的基準(zhǔn)測(cè)試后,半導(dǎo)體制造商聯(lián)華電子(NYSE:UMC;TWSE:2303)(UMC)已采用Cadence? “設(shè)計(jì)內(nèi)”和“簽收”可制造性設(shè)計(jì)(DFM)流程對(duì)28納米設(shè)計(jì)進(jìn)行物理簽收和電學(xué)變量?jī)?yōu)化。
2013-07-18 12:02:09905
華力微電子與Cadence共同宣布交付55納米平臺(tái)的參考設(shè)計(jì)流程
全球電子創(chuàng)新設(shè)計(jì)Cadence公司與上海華力微電子,15日共同宣布了華力微電子基于Cadence Encounter數(shù)字技術(shù)交付55納米平臺(tái)的參考設(shè)計(jì)流程。華力微電子首次在其已建立55納米工藝上實(shí)現(xiàn)了從RTL到GDSII的完整流程。
2013-08-16 11:08:111383
華力微電子基于Cadence Encounter開發(fā)55納米平臺(tái)的參考設(shè)計(jì)流程
全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ:CDNS)與上海華力微電子有限公司,今天共同宣布華力微電子基于Cadence ? Encounter? 數(shù)字技術(shù)交付出55納米平臺(tái)的參考設(shè)計(jì)流程。
2013-08-16 12:02:401445
中芯國(guó)際采用Cadence數(shù)字流程 提升40納米芯片設(shè)計(jì)能力
中芯國(guó)際新款40納米 Reference Flow5.1結(jié)合了最先進(jìn)的Cadence CCOpt和GigaOpt工藝以及Tempus 時(shí)序簽收解決方案, 新款RTL-to-GDSII數(shù)字流程支持Cadence的分層低功耗流程和最新版本的通用功率格式(CPF).
2013-09-05 10:45:031839
中芯國(guó)際采用Cadence數(shù)字流程 新增高級(jí)功能,以節(jié)省面積、降低功耗和提高性能
? 數(shù)字工具流程,應(yīng)用于其新款SMIC Reference Flow 5.1,一款為低功耗設(shè)計(jì)的完整的RTL-GDSII 數(shù)字流程。Cadence流程結(jié)合了先進(jìn)功能,以幫助客戶為40納米芯片設(shè)計(jì)提高功率、性能和面積。
2013-09-05 16:50:41748
Cadence宣布推出基于臺(tái)積電16納米FinFET制程DDR4 PHY IP
全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS)今天宣布,立即推出基于臺(tái)積電16納米FinFET制程的DDR4 PHY IP(知識(shí)產(chǎn)權(quán))。
2014-05-21 09:44:541769
Cadence為臺(tái)積電16納米FinFET+制程推出IP組合
美國(guó)加州圣何塞(2014年9月26日)-全球知名的電子設(shè)計(jì)創(chuàng)新領(lǐng)導(dǎo)者Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS)今日宣布為臺(tái)積電16納米FinFET+ 制程推出一系列IP組合。
2014-10-08 19:19:22919
Cadence工具獲臺(tái)積電7納米早期設(shè)計(jì)及10納米芯片生產(chǎn)認(rèn)證
2016年3月22日,中國(guó)上?!请娮樱绹?guó) Cadence 公司,NASDAQ: CDNS)今日宣布,用于10納米 FinFET工藝的數(shù)字、定制/模擬和簽核工具通過(guò)臺(tái)積電(TSMC)V1.0設(shè)計(jì)參考手冊(cè)(DRM)及SPICE認(rèn)證。
2016-03-22 13:54:541026
聯(lián)華電子認(rèn)證Cadence Virtuoso LDE Analyzer適用于其28HPCU制程
, LDE) Analyzer 分析方案通過(guò)聯(lián)華電子認(rèn)證,支援其28納米HPCU(High Performance Compact,高效能精簡(jiǎn)型)制程技術(shù)。
2016-04-15 10:09:071939
Cadence 與 SMIC 聯(lián)合發(fā)布低功耗 28納米數(shù)字設(shè)計(jì)參考流程
“我們與 Cadence 密切合作開發(fā)參考流程,幫助我們的客戶加快其差異化的低功耗、高性能芯片的設(shè)計(jì),”中芯國(guó)際設(shè)計(jì)服務(wù)中心資深副總裁湯天申博士表示,“Cadence創(chuàng)新的數(shù)字實(shí)現(xiàn)工具與中芯國(guó)際28納米工藝的緊密結(jié)合,能夠幫助設(shè)計(jì)團(tuán)隊(duì)將28納米設(shè)計(jì)達(dá)到更低的功耗以及更快的量產(chǎn)化?!?/div>
2016-06-08 16:09:562242
Cadence 數(shù)字全流程解決方案通過(guò)三星5LPE工藝認(rèn)證
采用極紫外(EUV)光刻技術(shù)的Cadence 數(shù)字全流程解決方案已通過(guò)Samsung Foundry 5nm早期低功耗版(5LPE)工藝認(rèn)證。
2019-07-11 16:36:473436
Cadence PCB封裝制作流程
區(qū)別于altium的一庫(kù)走天下,cadence的PCB套件流程中,PCB封裝的制作需要單獨(dú)制作pad,然后繪制封裝。這兩步的工具分別為Padstack和PCB Editor
2019-11-02 09:32:559632
Cadence推出革命性新產(chǎn)品Cerebrus:完全基于機(jī)器學(xué)習(xí),提供一流生產(chǎn)力和結(jié)果質(zhì)量,拓展數(shù)字設(shè)計(jì)領(lǐng)導(dǎo)地位
隨著 Cerebrus 加入到Cadence廣泛的數(shù)字產(chǎn)品系列中,Cadence現(xiàn)在可以提供業(yè)界最先進(jìn)的基于機(jī)器學(xué)習(xí)的數(shù)字全流程,從綜合到實(shí)現(xiàn)和簽核。
2021-07-23 16:37:232028
Cadence宣布推出Cadence Safety Solution安全方案
Cadence Safety Solution 包括新的 Midas Safety Platform,為模擬和數(shù)字流程提供基于 FMEDA 功能安全設(shè)計(jì)和驗(yàn)證的統(tǒng)一方案 該安全流程方案為汽車、工業(yè)
2021-10-26 14:24:344050
Cadence? 數(shù)字全流程獲(GF) 12LP/12LP+工藝平臺(tái)認(rèn)證
楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)今日宣布,Cadence? 數(shù)字全流程獲得了 GlobalFoundries (GF) 12LP/12LP+ 工藝平臺(tái)認(rèn)證,以推動(dòng)移動(dòng)和消費(fèi)市場(chǎng)的航空航天、超大規(guī)模計(jì)算、人工智能、移動(dòng)和消費(fèi)電子應(yīng)用的設(shè)計(jì)。
2022-05-24 16:33:231202
Cadence數(shù)字和定制 / 模擬設(shè)計(jì)流程獲得N4P工藝認(rèn)證
楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)今日宣布,其數(shù)字和定制 / 模擬設(shè)計(jì)流程已獲得 TSMC N3E 和 N4P 工藝認(rèn)證,支持最新的設(shè)計(jì)規(guī)則手冊(cè)(DRM)。
2022-06-17 17:33:054800
Cadence數(shù)字和定制/模擬設(shè)計(jì)流程獲得臺(tái)積電最新N4P和N3E工藝認(rèn)證
中國(guó)上海,2022 年 10 月 27 日 —— 楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)今日宣布,Cadence 數(shù)字和定制/模擬設(shè)計(jì)流程已獲得臺(tái)積電最新 N4P 和 N3E
2022-10-27 11:01:37940
Cadence定制設(shè)計(jì)遷移流程加快臺(tái)積電N3E和N2工藝技術(shù)的采用速度
楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)近日宣布推出基于 Cadence Virtuoso Design Platform 的節(jié)點(diǎn)到節(jié)點(diǎn)設(shè)計(jì)遷移流程,能兼容所有的臺(tái)積電先進(jìn)節(jié)點(diǎn)
2023-05-06 15:02:15801
Cadence數(shù)字和定制/模擬設(shè)計(jì)流程獲得TSMC最新N3E和N2工藝技術(shù)認(rèn)證
楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)近日宣布,Cadence 數(shù)字和定制/模擬設(shè)計(jì)流程已通過(guò) TSMC N3E 和 N2 先進(jìn)工藝的設(shè)計(jì)規(guī)則手冊(cè)(DRM)認(rèn)證。兩家公司還發(fā)
2023-05-09 10:09:23708
Cadence 數(shù)字和定制/模擬設(shè)計(jì)流程獲得 Samsung Foundry SF2 和 SF3 工藝技術(shù)認(rèn)證
已經(jīng)過(guò) SF2 和 SF3 流程認(rèn)證 ●? Cadence 數(shù)字全流程針對(duì)先進(jìn)節(jié)點(diǎn)實(shí)現(xiàn)了最佳 PPA 結(jié)果 ● Cadence 定制/模擬工具,包括基于 AI 的 Virtuoso Studio
2023-07-05 10:10:01322
Cadence數(shù)字和定制/模擬流程通過(guò)Samsung Foundry的SF2、SF3工藝技術(shù)認(rèn)證
已經(jīng)過(guò) SF2 和 SF3 流程認(rèn)證 ●?Cadence 數(shù)字全流程針對(duì)先進(jìn)節(jié)點(diǎn)實(shí)現(xiàn)了最佳 PPA 結(jié)果 ●Cadence 定制/模擬工具,包括基于 AI 的 Virtuoso Studio,已針對(duì)
2023-07-05 10:12:14381
Cadence 推出經(jīng)過(guò)認(rèn)證的創(chuàng)新背面實(shí)現(xiàn)流程,以支持 Samsung Foundry SF2 技術(shù)
內(nèi)容提要 ●? 完整的背面布線解決方案,助力面向移動(dòng)、汽車、人工智能和超大規(guī)模應(yīng)用的下一代高性能芯片設(shè)計(jì) ●? Cadence SF2 數(shù)字全流程包括用于 nTSV 優(yōu)化的先進(jìn)技術(shù) ● 背面實(shí)現(xiàn)流程
2023-07-10 10:45:04272
Cadence 數(shù)字、定制/模擬設(shè)計(jì)流程通過(guò)認(rèn)證,Design IP 現(xiàn)已支持 Intel 16 FinFET 制程
的 Cadence 流程,以十足把握交付各類 HPC 及消費(fèi)電子應(yīng)用 中國(guó)上海,2023 年 7 月 14 日——楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)近日宣布其數(shù)字和定制/模擬
2023-07-14 12:50:02381
Cadence 與 Arm 合作,成功利用 Cadence AI 驅(qū)動(dòng)流程加速 Neoverse V2 數(shù)據(jù)中心設(shè)計(jì)
內(nèi)容提要 ● Cadence 優(yōu)化了其 AI 驅(qū)動(dòng)的 RTL-to-GDS 數(shù)字流程,并為 Arm Neoverse V2 平臺(tái)提供了相應(yīng)的 5nm 和 3nm 快速應(yīng)用工具包(RAK),助力設(shè)計(jì)人
2023-09-05 12:10:013159
Cadence 數(shù)字和定制/模擬設(shè)計(jì)流程獲 TSMC 最新 N2 工藝認(rèn)證
內(nèi)容提要 Cadence 數(shù)字全流程涵蓋關(guān)鍵的新技術(shù),包括一款高精度且支持大規(guī)模擴(kuò)展的寄生參數(shù) 3D 場(chǎng)求解器 Cadence Cerebrus 由 AI 驅(qū)動(dòng),支持 N2 制程,可大幅提高客戶
2023-10-10 16:05:04270
Imagination在OnCloud平臺(tái)上使用AI驅(qū)動(dòng)的Cadence Cerebrus優(yōu)化PPA結(jié)果
“基于人工智能的cadence cerebrus和更廣泛的cadence數(shù)字進(jìn)程是為復(fù)雜的下一代設(shè)計(jì)而設(shè)計(jì)的,例如5納米低功耗gpu的imagination?!?/div>
2023-10-20 10:04:07261
Cadence推出全新數(shù)字孿生平臺(tái)Millennium Platform
楷登電子(Cadence Design Systems)今日宣布推出全新的Cadence? Millennium? Enterprise Multiphysics Platform,這是一款面向
2024-02-03 11:31:11553
評(píng)論
查看更多