Cadence宣布業(yè)內(nèi)首個(gè)DDR4 Design IP解決方案在28納米級(jí)芯片上得到驗(yàn)證
2012-09-10 09:53:241403 賽靈思的20納米產(chǎn)品以備受市場(chǎng)肯定的28納米制程突破性技術(shù)為基礎(chǔ),提供超越一個(gè)技術(shù)世代的系統(tǒng)效能、功耗和可編程系統(tǒng)整合度,繼續(xù)超越下一代!
2012-12-03 09:48:01876 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS),近日推出新版本Incisive Enterprise Simulator,該版本將復(fù)雜SoC的低功耗驗(yàn)證效率提高了30
2013-05-14 10:31:401832 Cadence系統(tǒng)芯片開發(fā)工具已經(jīng)通過臺(tái)積電(TSMC) 16納米 FinFET制程的設(shè)計(jì)參考手冊(cè)第0.1版與 SPICE 模型工具認(rèn)證,客戶現(xiàn)在可以享用Cadence益華電腦流程為先進(jìn)制程所提供的速度、功耗與面積優(yōu)勢(shì)。
2013-06-06 09:26:451236 艾邁斯歐司朗與創(chuàng)邁思聯(lián)合發(fā)布演示方案,實(shí)現(xiàn)OLED屏下超高安全級(jí)別人臉認(rèn)證 ? ?????? 發(fā)布完整的智能手機(jī)集成解決方案聯(lián)合演示,包括OLED屏下方案; ?????? 解決方案包括結(jié)合了隱蔽
2022-06-28 11:46:04797 Cadence功耗分析首先需生成power grid library
2023-09-06 09:47:50859 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS)今天宣布,全球領(lǐng)先的晶圓廠之一中國中芯國際[0.40 2.56%]集成電路制造有限公司(SMIC)推出一款采用Cadence Encounter數(shù)字技術(shù)和SMIC
2012-04-11 09:44:30825 Cadence設(shè)計(jì)系統(tǒng)公司發(fā)布了Cadence Allegro系統(tǒng)互連設(shè)計(jì)平臺(tái)針對(duì)印刷電路板(PCB)設(shè)計(jì)進(jìn)行的全新產(chǎn)品和技術(shù)增強(qiáng)。改進(jìn)后的平臺(tái)為約束驅(qū)動(dòng)設(shè)計(jì)提供了重要的新功能,向IC、封裝和板
2018-11-23 17:02:55
。” Cadence推出的RFSiP套件為無線通信應(yīng)用的RFSiPs設(shè)計(jì)提供了自動(dòng)化和加速設(shè)計(jì)流程的最新產(chǎn)品和技術(shù)。它同時(shí)提供了基于802.11b/g無線局域網(wǎng)設(shè)計(jì)的成熟的SiP實(shí)施方法,能夠低風(fēng)險(xiǎn)地實(shí)現(xiàn)
2008-06-27 10:24:12
Cadence仿真流程Cadence仿真流程[/hide][此貼子已經(jīng)被作者于2009-8-16 13:47:51編輯過]
2009-08-16 13:47:03
授權(quán)使用正確的低功耗分析和最優(yōu)化引擎,這些功能要求集成在整個(gè)設(shè)計(jì)流程中。此外,在65納米芯片設(shè)計(jì)中,約有50%的設(shè)計(jì)工作是混合信號(hào)設(shè)計(jì)。傳統(tǒng)的模擬設(shè)計(jì)流程與數(shù)字工作處于完全隔離的狀態(tài),如何把模擬和數(shù)字
2019-05-20 05:00:10
數(shù)據(jù)透?jìng)魇沁x擇低功耗WiFi模塊還是低功耗藍(lán)牙模塊好?
2021-01-04 06:55:35
物聯(lián)網(wǎng)的興起帶動(dòng)越來越多的公司選用無線互聯(lián)產(chǎn)品,在無線互聯(lián)中低功耗藍(lán)牙(BLE)是不可缺少的用來支持相互連接的產(chǎn)品之一,因?yàn)?b class="flag-6" style="color: red">低功耗藍(lán)牙無需網(wǎng)關(guān)就可以直接與智能終端通信,有比較好的人機(jī)交互體驗(yàn),特別是藍(lán)牙MESH發(fā)布,可以讓更多結(jié)點(diǎn)在同一個(gè)網(wǎng)絡(luò)互通。 許多工程師不清楚如何選型;有什么技巧嗎?
2021-03-06 08:22:49
本帖最后由 eehome 于 2013-1-5 10:02 編輯
數(shù)字語音解碼器的低功耗設(shè)計(jì)方案
2012-08-20 12:50:40
程序使用定時(shí)喚醒采樣方式,每隔一段時(shí)間喚醒,進(jìn)行AD采樣。問題在于,如果不使用內(nèi)部2.5V基準(zhǔn)電壓,進(jìn)入低功耗時(shí)候,電流在20uA左右;使用內(nèi)部2.5V基準(zhǔn)電壓,進(jìn)入低功耗前關(guān)閉(ADC12CTL0
2018-06-21 14:54:10
` Nordic發(fā)布了nRF8002低功耗藍(lán)牙單芯片解決方案,成本更低,功耗更低,更簡(jiǎn)單應(yīng)用于無線藍(lán)牙智能標(biāo)簽和配件(如手鏈,墜子,鑰匙扣,小玩具和臂章等)。 要配置μBlue? nRF8002
2012-03-26 14:20:38
Port Pins,它說“有時(shí)在數(shù)字輸入時(shí)將數(shù)字輸入配置為模擬輸入是適當(dāng)?shù)暮涂赡艿谋仨氝M(jìn)入低功耗狀態(tài)?!拔也惶斫膺@一點(diǎn),關(guān)于數(shù)字輸入必須如何進(jìn)入低功耗狀態(tài)?!闭?qǐng)你闡述一下這一點(diǎn)好嗎?如果有一些例子的話會(huì)很有幫助的。謝謝!
2020-04-30 09:25:33
,通過發(fā)行所謂的“虛擬資產(chǎn)”、“數(shù)字資產(chǎn)”、“虛擬貨幣”等方式吸收資金,已經(jīng)侵害到公眾的合法權(quán)益了。五部委聯(lián)合發(fā)布風(fēng)險(xiǎn)提示,讓無數(shù)人拍手叫好!有網(wǎng)友甚至吐出心聲:確實(shí)該整頓了,這些打著“給大眾迅速賺大錢
2018-08-29 13:36:47
今天更新一篇數(shù)字IC低功耗設(shè)計(jì)方法總結(jié),內(nèi)容參考的是郭煒老師的書:《SoC設(shè)計(jì)方法與實(shí)現(xiàn)(第3版)》,希望能給大家?guī)韼椭鷡
2021-07-29 06:38:58
芯片設(shè)計(jì)解決方案供應(yīng)公司微捷碼(Magma)設(shè)計(jì)自動(dòng)化有限公司近日宣布,已和專為消費(fèi)性應(yīng)用提供超低功耗65納米FPGA(現(xiàn)場(chǎng)可編程門陣列)技術(shù)的先驅(qū)者SiliconBlue科技公司正式簽定技術(shù)合作
2019-07-26 07:29:40
現(xiàn)在電子產(chǎn)品一般都有要求低功耗,不同的MCU,進(jìn)入低功耗的處理流程可能不一樣,但是大致的流程還是一樣?,F(xiàn)對(duì)MCU進(jìn)入低功耗的處理流程大致如下:(1)關(guān)閉MCU之外的外設(shè)電源,例如:RS485、CAN
2021-11-01 08:10:03
一半,而性能提高兩倍。通過選擇一個(gè)高性能低功耗的工藝技術(shù),一個(gè)覆蓋所有產(chǎn)品系列的、統(tǒng)一的、可擴(kuò)展的架構(gòu),以及創(chuàng)新的工具,賽靈思將最大限度地發(fā)揮 28 納米技術(shù)的價(jià)值, 為客戶提供具備 ASIC 級(jí)功能
2019-08-09 07:27:00
為什么需要低功耗設(shè)計(jì)?如何實(shí)現(xiàn)數(shù)字IC低功耗的設(shè)計(jì)?
2021-11-01 06:37:46
單位。中科院計(jì)算技術(shù)研究所:負(fù)責(zé)設(shè)計(jì)驗(yàn)證及測(cè)試綜合 SIG,與中科鑒芯(北京)科技有限責(zé)任公司聯(lián)合發(fā)布故障仿真器 v1.0;中科院微電子研究所:負(fù)責(zé)器件模型與參數(shù)提取 SIG、工藝模型及 PDK SIG
2022-06-24 15:17:14
2月19日,在新華社新媒體中心與搜狗公司戰(zhàn)略合作簽約儀式上,搜狗公司與新華社新媒體中心聯(lián)合發(fā)布了全球首個(gè)站立式AI合成主播,新的AI合成主播將從過去的“坐著播新聞”升級(jí)成結(jié)合肢體動(dòng)作的“站立
2019-02-25 09:28:26
本資料是關(guān)于如何采用低功耗28nm降低系統(tǒng)總成本
2012-07-31 21:25:06
Cadence 仿真流程:第一章 在Allegro 中準(zhǔn)備好進(jìn)行SI 仿真的PCB 板圖1)在Cadence 中進(jìn)行SI 分析可以通過幾種方
2008-07-12 08:56:050
低功耗數(shù)字VLSI設(shè)計(jì):概覽:
2009-07-25 16:44:420 cadence 視頻教程 (第28課):adence SPB 15.7 視頻教程,手把手教你學(xué)習(xí)cadence軟件使用方法。本套視頻教程是于博士信號(hào)完整性研究網(wǎng)于爭(zhēng)博士主講。從一個(gè)工程師的角度出發(fā)講解軟件的操
2009-09-16 19:02:120 Tensilica 日前宣布與Cadence 合作,根據(jù)Tensilica 的330HiFi 音頻處理器和388VDO 視頻引擎,為其多媒體子系統(tǒng)建立一個(gè)通用功耗格式(CPF)的低功耗參考設(shè)計(jì)流程。Cadence 和Tensilica公司的工
2009-12-04 13:54:3932 安富利與賽普拉斯聯(lián)合發(fā)布Spartan-3A FPGA評(píng)估套件升級(jí)版
安富利公司旗下之安富利電子元件部 (Avnet Electronics Marketing) 美洲業(yè)務(wù)區(qū)與賽普拉斯半導(dǎo)體公
2008-09-25 07:55:47687 2009年3月4日,Cadence設(shè)計(jì)系統(tǒng)公司今天宣布生物指紋安全解決方案領(lǐng)先廠商UPEK®, Inc.已經(jīng)整合其設(shè)計(jì)流程,并選擇Cadence®作為其全芯片數(shù)字、模擬與混合信號(hào)設(shè)計(jì)的
2009-03-05 12:14:18519
低功耗數(shù)字電壓表
2009-04-10 10:15:58585 中芯國際采用Cadence DFM解決方案用于65和45納米 IP/庫開發(fā)和全芯片生產(chǎn)
Cadence 模型化的 Litho Physical 和 Litho Electrical
2009-10-19 17:48:11461 中芯國際(SMIC)和Cadence 共同推出用于65納米的低功耗解決方案Reference Flow 4.0
完全集成的能效型流程令快速、輕松地設(shè)計(jì)低功耗尖端器件成為可能
2009-10-31 07:48:011228 中芯國際(SMIC)和Cadence共同推出用于65納米的低功耗解決方案Reference Flow 4.0
全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司今天宣布推出一款全面的低功耗設(shè)計(jì)流程,面向
2009-11-04 17:05:17589 SIG發(fā)布新版低功耗藍(lán)牙規(guī)范
藍(lán)牙技術(shù)聯(lián)盟(Bluetooth Special Interest Group,SIG)日前推出采用低功耗版本藍(lán)牙核心規(guī)范4.0版本的升級(jí)版藍(lán)牙低功耗無線技術(shù),將為具備低成本、
2009-12-30 08:52:371153 臺(tái)積電與聯(lián)電大客戶賽靈思合作28納米產(chǎn)品
外電引用分析師資訊指出,聯(lián)電大客戶賽靈思(Xilinx)3月可能宣布與臺(tái)積電展開28納米制程合作;臺(tái)積電28納米已確定取得富
2010-01-19 15:59:551058 統(tǒng)一工藝和架構(gòu),賽靈思28納米FPGA成就高性能和低功耗的完美融合
賽靈思公司(Xilinx)近日宣布,為推進(jìn)可編程勢(shì)在必行之必然趨勢(shì),正對(duì)系統(tǒng)工程師在全球發(fā)布賽靈思
2010-03-02 08:48:51576 根據(jù)貫穿整個(gè)IC實(shí)現(xiàn)流程的集成化低功耗設(shè)計(jì)技術(shù)策略
降低功耗是現(xiàn)代芯片設(shè)計(jì)最具挑戰(zhàn)性需求之一。采用單點(diǎn)工具流程時(shí),往往只有到了設(shè)計(jì)流程后期階段才會(huì)去考慮降
2010-04-21 10:54:28651 微捷碼(Magma®)設(shè)計(jì)自動(dòng)化有限公司日前宣布,一款經(jīng)過驗(yàn)證的支持Common Platform™聯(lián)盟32/28納米低功耗工藝技術(shù)的層次化RTL-to-GDSII參考流程正式面市。
2011-01-26 09:44:09894 本文基于IEEEl801標(biāo)準(zhǔn)Uni-fied Power Format(UPF),采用Synopsys和Mentor Graphics的EDA工具實(shí)現(xiàn)了包括可測(cè)性設(shè)計(jì)在內(nèi)的“從RTL到GDSII”的完整低功耗流程設(shè)計(jì)。本論文第1部分描述了低功耗技術(shù)和術(shù)語
2011-03-11 11:33:551621 即將上市的這種新流程支持Cadence的硅實(shí)現(xiàn)方法,專注于獨(dú)一無二且普遍深入的設(shè)計(jì)意圖、提取與從RTL到GDSII,然后到封裝。硅實(shí)現(xiàn)是EDA360構(gòu)想的一個(gè)關(guān)鍵組成部分。
2011-06-28 09:44:23455 三星電子有限公司使用Cadence統(tǒng)一數(shù)字流程,從RTL到GDSII,成功實(shí)現(xiàn)了20納米測(cè)試芯片的流片
2011-07-27 08:47:49967 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS),宣布Giantec Semiconductor Corp.已采用Cadence? Virtuoso?統(tǒng)一定制/模擬(IC6.1)以及Encounter?統(tǒng)一數(shù)字流程生產(chǎn)其混合信號(hào)芯片。
2011-09-27 11:06:261483 本白皮書介紹了有關(guān)賽靈思 28 nm 7 系列 FPGA 功耗的幾個(gè)方面,其中包括臺(tái)積電 28nm高介電層金屬閘 (HKMG) 高性能低功耗(28nm HPL 或 28 HPL)工藝的選擇。 本白皮書還介紹了 28 HPL 工藝提供
2012-03-07 14:43:4441 Cadence 設(shè)計(jì)系統(tǒng)公司日前宣布,汽車零部件生產(chǎn)商Denso公司在改用了Cadence定制/模擬與數(shù)字流程之后,在低功耗混合信號(hào)IC設(shè)計(jì)方面實(shí)現(xiàn)了質(zhì)量與效率的大幅提升。將Cadence Encounter RTL-to-G
2012-09-04 09:31:59811 該14納米產(chǎn)品體系與芯片是ARM、Cadence與IBM之間在14納米及以上高級(jí)工藝節(jié)點(diǎn)上開發(fā)系統(tǒng)級(jí)芯片(SoC)多年努力的重要里程碑。使用FinFET技術(shù)以14納米標(biāo)準(zhǔn)設(shè)計(jì)的SoC能夠大幅降低功耗。 這
2012-11-16 14:35:551270 Cadence設(shè)計(jì)系統(tǒng)公司日前宣布Avago Technologies在大型28納米網(wǎng)絡(luò)芯片設(shè)計(jì)中使用其EDI系統(tǒng),大幅度加快設(shè)計(jì)進(jìn)度,提高了工程效率。Avago實(shí)現(xiàn)1GHz的性能,比之前所用軟件設(shè)計(jì)的芯片提高57%。
2013-02-04 09:17:001150 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ:CDNS)今天宣布,歷經(jīng)廣泛的基準(zhǔn)測(cè)試后,半導(dǎo)體制造商聯(lián)華電子(NYSE:UMC;TWSE:2303)(UMC)已采用Cadence? “設(shè)計(jì)內(nèi)”和“簽收”可制造性設(shè)計(jì)(DFM)流程對(duì)28納米設(shè)計(jì)進(jìn)行物理簽收和電學(xué)變量?jī)?yōu)化。
2013-07-18 12:02:09905 日前,聯(lián)華電子與SuVolta公司宣布聯(lián)合開發(fā)28納米工藝技術(shù),該工藝將SuVolta的SuVolta的Deeply Depleted Channel晶體管技術(shù)集成到聯(lián)華電子的28納米High-K/Metal Gate高效能移動(dòng)工藝。
2013-07-25 10:10:521049 全球電子創(chuàng)新設(shè)計(jì)Cadence公司與上海華力微電子,15日共同宣布了華力微電子基于Cadence Encounter數(shù)字技術(shù)交付55納米平臺(tái)的參考設(shè)計(jì)流程。華力微電子首次在其已建立55納米工藝上實(shí)現(xiàn)了從RTL到GDSII的完整流程。
2013-08-16 11:08:111383 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ:CDNS)與上海華力微電子有限公司,今天共同宣布華力微電子基于Cadence ? Encounter? 數(shù)字技術(shù)交付出55納米平臺(tái)的參考設(shè)計(jì)流程。
2013-08-16 12:02:401445 中芯國際新款40納米 Reference Flow5.1結(jié)合了最先進(jìn)的Cadence CCOpt和GigaOpt工藝以及Tempus 時(shí)序簽收解決方案, 新款RTL-to-GDSII數(shù)字流程支持Cadence的分層低功耗流程和最新版本的通用功率格式(CPF).
2013-09-05 10:45:031839 ? 數(shù)字工具流程,應(yīng)用于其新款SMIC Reference Flow 5.1,一款為低功耗設(shè)計(jì)的完整的RTL-GDSII 數(shù)字流程。Cadence流程結(jié)合了先進(jìn)功能,以幫助客戶為40納米芯片設(shè)計(jì)提高功率、性能和面積。
2013-09-05 16:50:41748 9月24日——全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS)今天宣布,Silicon Labs采用完整的Cadence? 混合信號(hào)低功耗設(shè)計(jì)流程,使其最新款節(jié)能型
2013-09-25 09:59:51913 美國加州圣何塞,2014年9月30日 ─ 全球知名的電子設(shè)計(jì)創(chuàng)新領(lǐng)導(dǎo)者Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS)今日宣布其豐富的IP組合與數(shù)字和定制/模擬設(shè)計(jì)工具可支持臺(tái)積電全新的超低功耗(ULP)技術(shù)平臺(tái)。
2014-10-08 19:24:35906 詳細(xì)介紹Cadence的仿真流程
有需要的朋友下來看看
2015-12-08 14:49:110 2016年3月22日,中國上?!请娮樱绹?Cadence 公司,NASDAQ: CDNS)今日宣布,用于10納米 FinFET工藝的數(shù)字、定制/模擬和簽核工具通過臺(tái)積電(TSMC)V1.0設(shè)計(jì)參考手冊(cè)(DRM)及SPICE認(rèn)證。
2016-03-22 13:54:541026 繼廣州車展正式宣布YunOS for Car品牌升級(jí)為YunOS Auto后,此次泰國發(fā)布會(huì)上,YunOS TV也正式升級(jí)亮相。12月8日,YunOS攜手Cybo在泰國曼谷召開聯(lián)合發(fā)布會(huì)。此次與Cybo的合作,意味著YunOS正式進(jìn)軍海外。
2016-12-09 09:37:11845 基于CCopt引擎的SMIC40nm低功耗工藝CortexA9的時(shí)鐘樹實(shí)現(xiàn),該文基于 SMIC 40nm 低功耗工藝的 ARM Cortex A9 物理設(shè)計(jì)的實(shí)際情況,詳細(xì)闡述了如何使用 cadence 最新的時(shí)鐘同步優(yōu)化技術(shù),又稱為 CCopt 技術(shù)來實(shí)現(xiàn)統(tǒng)一的時(shí)鐘樹綜合和物理優(yōu)化。
2017-09-28 09:08:517 臺(tái)積電業(yè)務(wù)開發(fā)副總經(jīng)理金平中指出,臺(tái)積電的超低功耗平臺(tái)包括55納米超低功耗技術(shù)、40納米超低功耗技術(shù)、22納米超低功耗/超低漏電技術(shù)等,都已經(jīng)被各種穿戴式產(chǎn)品和物聯(lián)網(wǎng)應(yīng)用采用,同時(shí),臺(tái)積電也把超低功耗
2017-12-11 15:03:291409 浪潮與科大訊飛IPF2018聯(lián)合發(fā)布超強(qiáng)AI系統(tǒng)AI Booster 4月26日,在2018浪潮云數(shù)據(jù)中心合作伙伴大會(huì)(IPF2018)上,浪潮與科大訊飛聯(lián)合發(fā)布了面向于語音識(shí)別、翻譯等AI
2018-05-06 05:03:004967 雙方聯(lián)合推出基于華潤上華110納米嵌入式閃存技術(shù)平臺(tái)的低功耗物聯(lián)網(wǎng)完整解決方案。
2018-08-15 08:52:503822 Cadence Low-Power Solution是用于低功耗芯片的邏輯設(shè)計(jì)、驗(yàn)證和實(shí)現(xiàn)的完全集成的、標(biāo)準(zhǔn)化的流程,將領(lǐng)先的設(shè)計(jì)、驗(yàn)證和實(shí)現(xiàn)技術(shù)與Si2Common Power Format
2018-11-13 11:30:031357 近日,華虹集團(tuán)旗下中國領(lǐng)先的12英寸晶圓代工企業(yè)上海華力與全球IC設(shè)計(jì)領(lǐng)導(dǎo)廠商---聯(lián)發(fā)科技股份有限公司(以下簡(jiǎn)稱“聯(lián)發(fā)科技”)共同宣布,在兩家公司的互相信任及持續(xù)努力下,近日雙方合作成果之一---基于上海華力28納米低功耗工藝平臺(tái)的一顆無線通訊數(shù)據(jù)處理芯片成功進(jìn)入量產(chǎn)階段。
2018-12-12 15:15:012029 12月11日,華虹集團(tuán)旗下中國領(lǐng)先的12英寸晶圓代工企業(yè)上海華力與全球IC設(shè)計(jì)領(lǐng)導(dǎo)廠商---聯(lián)發(fā)科技股份有限公司(以下簡(jiǎn)稱“聯(lián)發(fā)科技”)共同宣布,在兩家公司的互相信任及持續(xù)努力下,近日雙方合作成果之一---基于上海華力28納米低功耗工藝平臺(tái)的一顆無線通訊數(shù)據(jù)處理芯片成功進(jìn)入量產(chǎn)階段。
2018-12-14 15:47:303159 華虹集團(tuán)旗下中國領(lǐng)先的12英寸晶圓代工企業(yè)上海華力與全球IC設(shè)計(jì)領(lǐng)導(dǎo)廠商---聯(lián)發(fā)科技股份有限公司(以下簡(jiǎn)稱“聯(lián)發(fā)科技”)共同宣布,在兩家公司的互相信任及持續(xù)努力下,近日雙方合作成果之一---基于上海華力28納米低功耗工藝平臺(tái)的一顆無線通訊數(shù)據(jù)處理芯片成功進(jìn)入量產(chǎn)階段。
2019-01-01 15:13:003780 華虹集團(tuán)旗下上海華力與聯(lián)發(fā)科技股份有限公司共同宣布,在兩家公司的互相信任及持續(xù)努力下,近日雙方合作成果之一——基于上海華力28納米低功耗工藝平臺(tái)的一顆無線通訊數(shù)據(jù)處理芯片成功進(jìn)入量產(chǎn)階段。
2019-01-07 14:15:453224 中國移動(dòng)、中國電信、中國聯(lián)通三家運(yùn)營商聯(lián)合發(fā)布了《開放參考設(shè)計(jì)理念、進(jìn)展及未來演進(jìn)策略》白皮書
2019-06-27 17:14:113991 采用極紫外(EUV)光刻技術(shù)的Cadence 數(shù)字全流程解決方案已通過Samsung Foundry 5nm早期低功耗版(5LPE)工藝認(rèn)證。
2019-07-11 16:36:473436 在HUAWEI CONNECT2019期間,華為與北京中安星云軟件技術(shù)有限公司(以下簡(jiǎn)稱“中安星云”)聯(lián)合發(fā)布了融慧智簡(jiǎn)大數(shù)據(jù)安全解決方案,依托協(xié)議解析和大數(shù)據(jù)技術(shù)為用戶提供動(dòng)態(tài)可視的安全防護(hù)能力。
2019-10-12 17:09:47567 和知名服務(wù)商、企業(yè)代表共聚一堂,共同探討“未來智造發(fā)展的新模式、新平臺(tái)、新生態(tài)”和企業(yè)數(shù)字化轉(zhuǎn)型實(shí)踐。 在現(xiàn)場(chǎng)和直播平臺(tái)數(shù)萬觀眾的見證下,會(huì)長單位杭州優(yōu)海信息系統(tǒng)有限公司與浙江藍(lán)卓工業(yè)互聯(lián)網(wǎng)信息技術(shù)有限公司聯(lián)合發(fā)布了基于supOS的
2021-01-14 13:49:011533 世界移動(dòng)通信大會(huì)(MWC展)在上海盛大開幕。大會(huì)同期,廣和通聯(lián)合宏電在內(nèi)的眾多生態(tài)合作伙伴,隆重啟動(dòng)“5G智造營·生態(tài)原力發(fā)布會(huì)”,發(fā)布會(huì)上, 宏電攜手廣和通聯(lián)合發(fā)布搭載廣和通5G模組FM650
2021-03-10 14:11:101052 就在普京與拜登舉行會(huì)晤之際中俄聯(lián)合發(fā)布國際月球科研站路線圖;而且今天是神舟載人飛船發(fā)射成功的大好日子,我國空間站的建設(shè)加速推進(jìn)正大邁步的走向世界前列。 中俄聯(lián)合發(fā)布國際月球科研站路線圖的時(shí)間是在全球
2021-06-17 12:04:4011394 安富利旗下全球電子元器件產(chǎn)品與解決方案分銷商e絡(luò)盟通過其在線互動(dòng)社區(qū)與英飛凌聯(lián)合發(fā)起低功耗物聯(lián)網(wǎng)設(shè)計(jì)挑戰(zhàn)賽。
2021-07-19 14:54:531582 現(xiàn)在電子產(chǎn)品一般都有要求低功耗,不同的MCU,進(jìn)入低功耗的處理流程可能不一樣,但是大致的流程還是一樣。現(xiàn)對(duì)MCU進(jìn)入低功耗的處理流程大致如下:(1)關(guān)閉MCU之外的外設(shè)電源,例如:RS485、CAN
2021-10-25 11:36:0218 展銳賦能螞蟻鏈和廣和通聯(lián)合發(fā)布螞蟻鏈?zhǔn)着鸁o線通信可信上鏈模組。
2021-11-19 20:29:521278 近日,全球能源管理和自動(dòng)化領(lǐng)域的數(shù)字化轉(zhuǎn)型專家施耐德電氣攜手CNBC Catalyst,聯(lián)合發(fā)布了名為《開啟可持續(xù)未來:數(shù)字解決方案成為可持續(xù)轉(zhuǎn)型關(guān)鍵》的報(bào)告(以下簡(jiǎn)稱報(bào)告)。
2022-03-21 17:09:081394 楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布,其數(shù)字和定制 / 模擬設(shè)計(jì)流程已獲得 TSMC N3E 和 N4P 工藝認(rèn)證,支持最新的設(shè)計(jì)規(guī)則手冊(cè)(DRM)。
2022-06-17 17:33:054800 8月28日,由華為云、軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(下稱“軟通動(dòng)力”)等多家合作伙伴聯(lián)合發(fā)起的首屆828 B2B企業(yè)節(jié)正式啟動(dòng)。作為此次盛事的聯(lián)合發(fā)起方,軟通動(dòng)力出席啟動(dòng)儀式并將全程參與
2022-08-30 11:25:47747 會(huì)上,云天勵(lì)飛與華為聯(lián)合發(fā)布基于昇騰AI的“AICE賦能行業(yè)解決方案”,以AI賦能城市千行百業(yè),共筑產(chǎn)業(yè)生態(tài),共創(chuàng)數(shù)智未來。
2022-09-05 11:03:41647 電子發(fā)燒友網(wǎng)站提供《低功耗數(shù)字溫度計(jì)參考設(shè)計(jì).zip》資料免費(fèi)下載
2022-09-06 10:44:372 楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布,Cadence 數(shù)字和定制/模擬設(shè)計(jì)流程已通過 TSMC N3E 和 N2 先進(jìn)工藝的設(shè)計(jì)規(guī)則手冊(cè)(DRM)認(rèn)證。兩家公司還發(fā)布
2023-05-09 10:09:23708 研究院黨委書記、副院長宋靈恩,羅蘭貝格全球合伙人兼大中華區(qū)副總裁李冰聯(lián)合發(fā)布《工業(yè)數(shù)字化/智能化2030白皮書》。 白皮書憧憬了“IMAGINE”的未來工業(yè),分析了十六大工業(yè)行業(yè)的數(shù)字化進(jìn)展和二十個(gè)共性的高價(jià)值工業(yè)數(shù)字化場(chǎng)景,洞悉了工業(yè)裝
2023-06-01 03:10:02363 中芯國際是中國大陸最大的半導(dǎo)體制造企業(yè)之一,主要業(yè)務(wù)是為其他半導(dǎo)體公司生產(chǎn)晶片。暫時(shí)中斷28納米芯片的生產(chǎn)擴(kuò)大,將致力于提高12納米節(jié)點(diǎn)的生產(chǎn)能力。smic的決定是出于經(jīng)濟(jì)上的原因。
2023-06-01 10:50:211485 已經(jīng)過 SF2 和 SF3 流程認(rèn)證 ●? Cadence 數(shù)字全流程針對(duì)先進(jìn)節(jié)點(diǎn)實(shí)現(xiàn)了最佳 PPA 結(jié)果 ● Cadence 定制/模擬工具,包括基于 AI 的 Virtuoso Studio
2023-07-05 10:10:01322 已經(jīng)過 SF2 和 SF3 流程認(rèn)證 ●?Cadence 數(shù)字全流程針對(duì)先進(jìn)節(jié)點(diǎn)實(shí)現(xiàn)了最佳 PPA 結(jié)果 ●Cadence 定制/模擬工具,包括基于 AI 的 Virtuoso Studio,已針對(duì)
2023-07-05 10:12:14381 的 Cadence 流程,以十足把握交付各類 HPC 及消費(fèi)電子應(yīng)用 中國上海,2023 年 7 月 14 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布其數(shù)字和定制/模擬
2023-07-14 12:50:02381 9月20日-22日,以“加速行業(yè)智能化”為主題的華為全聯(lián)接大會(huì)2023在上海召開。作為本屆大會(huì)唯一最高級(jí)別(鉆石級(jí))的合作伙伴,軟通動(dòng)力受邀參會(huì),并出席行業(yè)輔助運(yùn)營聯(lián)合發(fā)布儀式, 與華為及伙伴聯(lián)合發(fā)布
2023-09-24 21:55:01650 內(nèi)容提要 Cadence 數(shù)字全流程涵蓋關(guān)鍵的新技術(shù),包括一款高精度且支持大規(guī)模擴(kuò)展的寄生參數(shù) 3D 場(chǎng)求解器 Cadence Cerebrus 由 AI 驅(qū)動(dòng),支持 N2 制程,可大幅提高客戶
2023-10-10 16:05:04270 內(nèi)容提要 1 通過利用 Cadence AI 驅(qū)動(dòng)云端數(shù)字全流程,Imagination 成功將其最新 5nm 節(jié)點(diǎn)的漏電功耗降低 20%,將總功耗降低 6%,同時(shí)改善了面積和性能
2023-10-18 15:50:01160 “基于人工智能的cadence cerebrus和更廣泛的cadence數(shù)字進(jìn)程是為復(fù)雜的下一代設(shè)計(jì)而設(shè)計(jì)的,例如5納米低功耗gpu的imagination。”
2023-10-20 10:04:07261 清華、阿里安全、Real_AI聯(lián)合發(fā)布最新AI安全評(píng)估平臺(tái)
2023-01-13 09:07:311 Cadence近日宣布,其數(shù)字和定制/模擬流程在Intel的18A工藝技術(shù)上成功通過認(rèn)證。這一里程碑式的成就意味著Cadence的設(shè)計(jì)IP將全面支持Intel的代工廠在這一關(guān)鍵節(jié)點(diǎn)上的工作,并提
2024-02-27 14:02:18160
評(píng)論
查看更多