0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence定制設(shè)計(jì)遷移流程加快臺積電N3E和N2工藝技術(shù)的采用速度

Cadence楷登 ? 來源:Cadence楷登 ? 2023-05-06 15:02 ? 次閱讀

內(nèi)容提要:

Cadence Virtuoso Design Platform 助力 IC 設(shè)計(jì)自動遷移到臺積電的最新工藝技術(shù)

新的生成式設(shè)計(jì)技術(shù)可將設(shè)計(jì)遷移時(shí)間縮短 2.5 倍

相應(yīng)的 PDK 支持節(jié)點(diǎn)到節(jié)點(diǎn)設(shè)計(jì)和版圖的輕松遷移

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布推出基于 Cadence Virtuoso Design Platform 的節(jié)點(diǎn)到節(jié)點(diǎn)設(shè)計(jì)遷移流程,能兼容所有的臺積電先進(jìn)節(jié)點(diǎn),包括最新的 N3E 和 N2 工藝技術(shù)。這一新的生成式設(shè)計(jì)遷移流程由 Cadence 和臺積電共同開發(fā),旨在實(shí)現(xiàn)定制和模擬 IC 設(shè)計(jì)在臺積電工藝技術(shù)之間的自動遷移。與人工遷移相比,已使用該流程的客戶成功地將遷移時(shí)間縮短了 2.5 倍。

Virtuoso Design Platform 可自動將原理圖單元、參數(shù)、引腳和連線從一個(gè)臺積電工藝節(jié)點(diǎn)遷移到另一個(gè)工藝節(jié)點(diǎn)。之后,Virtuoso ADE Product Suite仿真和電路優(yōu)化環(huán)境對新原理圖進(jìn)行調(diào)整和優(yōu)化,確保設(shè)計(jì)達(dá)到所有要求的規(guī)格和測量結(jié)果。

得益于采用模板的 Virtuoso Layout Suite 生成式設(shè)計(jì)技術(shù)、Virtuoso Design Platform 的臺積電模擬映射和布線技術(shù),Cadence 和臺積電的客戶可以自動識別和提取現(xiàn)有版圖中的器件組,并將其應(yīng)用于新版圖中的相似組。

“隨著應(yīng)用需求的增長,許多客戶希望將傳統(tǒng)的集成電路設(shè)計(jì)遷移到我們更先進(jìn)的節(jié)點(diǎn),例如 N3E 和 N2,以充分利用臺積電最新技術(shù)的更高性能和更低功耗,”臺積電設(shè)計(jì)基礎(chǔ)設(shè)施管理部負(fù)責(zé)人 Dan Kochpatcharin表示,“我們與 Cadence 持續(xù)合作,對 PDK 和方法進(jìn)行改進(jìn),簡化和加快了設(shè)計(jì)遷移過程,最終縮短上市時(shí)間。”

“通過與臺積電的最新合作,雙方的共同客戶可以受益于我們的先進(jìn)技術(shù),使定制/模擬設(shè)計(jì)遷移變得更簡單、更省時(shí),”Cadence 公司高級副總裁兼定制 IC、IC 封裝、PCB 和系統(tǒng)分析事業(yè)部總經(jīng)理 Tom Beckley說道,“Virtuoso Design Platform 的節(jié)點(diǎn)到節(jié)點(diǎn)生成式設(shè)計(jì)遷移技術(shù)可以將復(fù)雜的集成電路設(shè)計(jì)在節(jié)點(diǎn)之間的遷移用時(shí)縮短數(shù)周,這在競爭激烈的芯片設(shè)計(jì)市場中至關(guān)重要?!?/p>

Cadence Virtuoso Design Platform 支持 Cadence 智能系統(tǒng)設(shè)計(jì)(Intelligent System Design)戰(zhàn)略,助力實(shí)現(xiàn)系統(tǒng)級芯片(SoC)的卓越設(shè)計(jì)。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5637

    瀏覽量

    166513
  • IC設(shè)計(jì)
    +關(guān)注

    關(guān)注

    38

    文章

    1296

    瀏覽量

    103957
  • Cadence
    +關(guān)注

    關(guān)注

    65

    文章

    921

    瀏覽量

    142144

原文標(biāo)題:Cadence 定制設(shè)計(jì)遷移流程加快臺積電 N3E 和 N2 工藝技術(shù)的采用速度

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    2納米制程技術(shù)細(xì)節(jié)公布:性能功耗雙提升

    在近日于舊金山舉行的IEEE國際電子器件會議(IEDM)上,全球領(lǐng)先的晶圓代工企業(yè)揭曉了其備受期待的2納米(N2)制程
    的頭像 發(fā)表于 12-19 10:28 ?155次閱讀

    2納米制程技術(shù)細(xì)節(jié)公布

    近日,在舊金山舉辦的IEEE國際電子器件會議(IEDM)上,全球領(lǐng)先的晶圓代工企業(yè)揭示了其備受期待的2納米(N2)制程
    的頭像 發(fā)表于 12-18 10:35 ?254次閱讀

    分享 2nm 工藝深入細(xì)節(jié):功耗降低 35% 或性能提升15%!

    下),同時(shí)其晶體管密度是上一代3nm制程的1.15倍。這些顯著優(yōu)勢主要得益于的全柵極(Gate-All-Around, GAA)納米片晶體管、
    的頭像 發(fā)表于 12-16 09:57 ?177次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>分享 <b class='flag-5'>2</b>nm <b class='flag-5'>工藝</b>深入細(xì)節(jié):功耗降低 35% 或性能提升15%!

    谷歌Tensor G系列芯片代工轉(zhuǎn)向

    近日,谷歌Tensor G4將成為該公司最后一款由三星代工的手機(jī)芯片。從明年的Tensor G5開始,谷歌將選擇作為其新的代工伙伴,并采用
    的頭像 發(fā)表于 10-24 09:58 ?367次閱讀

    2nm制程近況佳,N3X、N2P以及A16節(jié)點(diǎn)已在規(guī)劃中

    聯(lián)合首席運(yùn)營官張曉強(qiáng)進(jìn)一步指出,2nm制程的研發(fā)正處于“非常順利”的狀態(tài):納米片的“轉(zhuǎn)換效果”已達(dá)預(yù)定目標(biāo)中的90%,良率亦超過80%。
    的頭像 發(fā)表于 05-24 16:38 ?834次閱讀

    3nm工藝節(jié)點(diǎn)步入正軌,N3P預(yù)計(jì)2024年下半年量產(chǎn)

    N3P上,公司利用之前的N3E工藝節(jié)點(diǎn)進(jìn)行優(yōu)化升級,以提升整體能效及晶體管密度。據(jù)介紹,N3E工藝節(jié)點(diǎn)的良率已達(dá)到與5納米成熟
    的頭像 發(fā)表于 05-17 14:56 ?892次閱讀

    N3P工藝新品投產(chǎn),性能提質(zhì)、成本減負(fù)

    N3E工藝的批量生產(chǎn)預(yù)期如期進(jìn)行,其缺陷密度與2020年量產(chǎn)的N5工藝相當(dāng)。
    的頭像 發(fā)表于 05-17 09:17 ?989次閱讀

    新思科技物理驗(yàn)證解決方案已獲得公司N3P和N2工藝技術(shù)認(rèn)證

    由Synopsys.ai EDA套件賦能可投產(chǎn)的數(shù)字和模擬設(shè)計(jì)流程能夠針對臺公司N3/N3P和N2工藝
    的頭像 發(fā)表于 05-14 10:36 ?461次閱讀
    新思科技物理驗(yàn)證解決方案已獲得<b class='flag-5'>臺</b><b class='flag-5'>積</b>公司<b class='flag-5'>N3</b>P和<b class='flag-5'>N2</b><b class='flag-5'>工藝技術(shù)</b>認(rèn)證

    新思科技面向公司先進(jìn)工藝加速下一代芯片創(chuàng)新

    套件賦能可投產(chǎn)的數(shù)字和模擬設(shè)計(jì)流程能夠針對臺公司N3/N3P和N2工藝,助力實(shí)現(xiàn)芯片設(shè)計(jì)成功,
    發(fā)表于 05-11 11:03 ?438次閱讀
    新思科技面向<b class='flag-5'>臺</b><b class='flag-5'>積</b>公司先進(jìn)<b class='flag-5'>工藝</b>加速下一代芯片創(chuàng)新

    蘋果M4芯片將采用N3E工藝,分三款

    據(jù)悉,蘋果將于當(dāng)?shù)貢r(shí)間今晚十時(shí)舉行的“放飛吧”特別活動上發(fā)布全新iPad Pro產(chǎn)品,預(yù)計(jì)搭載M4處理器,且有傳言稱其將采用N3E制程
    的頭像 發(fā)表于 05-07 15:40 ?763次閱讀

    2023年報(bào):先進(jìn)制程與先進(jìn)封裝業(yè)務(wù)成績

    據(jù)悉,近期發(fā)布的2023年報(bào)詳述其先進(jìn)制程與先進(jìn)封裝業(yè)務(wù)進(jìn)展,包括N2、N3N4、
    的頭像 發(fā)表于 04-25 15:54 ?691次閱讀

    2納米進(jìn)展超預(yù)期,首季業(yè)績或優(yōu)于預(yù)期

    據(jù)悉,3 納米工藝將在2023年下半年以N3B為主,單月產(chǎn)能由之前的約6萬片提高至8萬片
    的頭像 發(fā)表于 02-20 09:46 ?598次閱讀

    蘋果將成為首個(gè)采用其最新2nm工藝的客戶

    2nm工藝采用的革新性GAA(Gate-All-Around)
    的頭像 發(fā)表于 01-26 15:51 ?630次閱讀

    蘋果將在今年年中推出全新的M3 Ultra芯片

    在規(guī)劃其3nm工藝技術(shù)時(shí),推出了五種不同的節(jié)點(diǎn),包括N3B、
    的頭像 發(fā)表于 01-08 18:04 ?1180次閱讀

    3nm工藝預(yù)計(jì)2024年產(chǎn)量達(dá)80%

    據(jù)悉,2024年的第二代3nm工藝(稱為N3E)有望得到更廣泛運(yùn)用。此前只有蘋果有能力訂購
    的頭像 發(fā)表于 01-03 14:15 ?876次閱讀