0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技物理驗(yàn)證解決方案已獲得臺(tái)積公司N3P和N2工藝技術(shù)認(rèn)證

新思科技 ? 來(lái)源:新思科技 ? 2024-05-14 10:36 ? 次閱讀

由Synopsys.ai EDA套件賦能可投產(chǎn)的數(shù)字和模擬設(shè)計(jì)流程能夠針對(duì)臺(tái)積公司N3/N3P和N2工藝,助力實(shí)現(xiàn)芯片設(shè)計(jì)成功,并加速模擬設(shè)計(jì)遷移。

新思科技物理驗(yàn)證解決方案已獲得臺(tái)積公司N3P和N2工藝技術(shù)認(rèn)證,可加速全芯片物理簽核。

新思科技3DIC Compiler和光子集成電路(PIC)解決方案與臺(tái)積公司COUPE技術(shù)強(qiáng)強(qiáng)結(jié)合,在硅光子技術(shù)領(lǐng)域開(kāi)展合作,能夠進(jìn)一步提高人工智能(AI)和多裸晶(Multi-Die)設(shè)計(jì)的系統(tǒng)性能。

新思科技針對(duì)臺(tái)積公司N2/N2P工藝開(kāi)發(fā)了廣泛的基礎(chǔ)和接口IP產(chǎn)品組合,以及針對(duì)臺(tái)積公司N3P工藝經(jīng)過(guò)硅驗(yàn)證的IP,可縮短設(shè)計(jì)時(shí)間并降低集成風(fēng)險(xiǎn)。

f116e3e2-1116-11ef-a297-92fbcf53809c.png

新思科技(Synopsys)近日宣布,攜手臺(tái)積公司在先進(jìn)工藝節(jié)點(diǎn)設(shè)計(jì)開(kāi)展廣泛的EDA和IP合作,這些合作成果已應(yīng)用于一系列人工智能(AI)、高性能計(jì)算(HPC)和移動(dòng)設(shè)計(jì)中。其中雙方的最新合作是共同優(yōu)化的光子集成電路(PIC)流程,使硅光子技術(shù)應(yīng)用賦能更高功率、性能和晶體管密度的需求。值得一提的是,業(yè)界高度認(rèn)可新思科技的數(shù)字和模擬設(shè)計(jì)流程,這些流程可用于臺(tái)積公司N3/N3P和N2工藝技術(shù)的生產(chǎn)。目前,兩家公司正在共同開(kāi)發(fā)包括新思科技DSO.ai在內(nèi)的下一代AI驅(qū)動(dòng)型芯片設(shè)計(jì)流程,以優(yōu)化設(shè)計(jì)并提高芯片設(shè)計(jì)生產(chǎn)力。新思科技還針對(duì)臺(tái)積公司N2/N2P工藝開(kāi)發(fā)了廣泛的基礎(chǔ)和接口IP產(chǎn)品組合。此外,新思科技、是德科技(Keysight)與Ansys共同推出了全新的集成射頻RF)設(shè)計(jì)遷移流程,以實(shí)現(xiàn)從臺(tái)積公司N16工藝節(jié)點(diǎn)至N6RF+工藝節(jié)點(diǎn)的遷移。

我們與新思科技等開(kāi)放創(chuàng)新平臺(tái)(OIP)生態(tài)系統(tǒng)合作伙伴緊密合作,賦能合作伙伴更好地應(yīng)對(duì)從埃米級(jí)器件到復(fù)雜的多裸晶芯片系統(tǒng)等一系列高性能計(jì)算設(shè)計(jì)領(lǐng)域中極具挑戰(zhàn)的芯片設(shè)計(jì)需求,始終屹立于創(chuàng)新的最前沿。臺(tái)積公司與新思科技將繼續(xù)攜手助力開(kāi)發(fā)者基于臺(tái)積公司的先進(jìn)工藝節(jié)點(diǎn)實(shí)現(xiàn)下一代差異化設(shè)計(jì),并加快成果轉(zhuǎn)化速度。

Dan Kochpatcharin

設(shè)計(jì)基礎(chǔ)設(shè)施管理部負(fù)責(zé)人

臺(tái)積公司

新思科技在可投產(chǎn)的EDA流程和支持3Dblox標(biāo)準(zhǔn)的3DIC Compiler光子集成方面取得的先進(jìn)成果,結(jié)合我們廣泛的IP產(chǎn)品組合,讓我們與臺(tái)積公司能夠幫助開(kāi)發(fā)者基于臺(tái)積公司先進(jìn)工藝加速下一代芯片設(shè)計(jì)創(chuàng)新。我們與臺(tái)積公司數(shù)十年的緊密合作建立了深厚的信任,持續(xù)為業(yè)界提供了至關(guān)重要的EDA和IP解決方案,幫助合作伙伴實(shí)現(xiàn)跨工藝節(jié)點(diǎn)的快速設(shè)計(jì)遷移,從而大幅提高結(jié)果質(zhì)量和生產(chǎn)力。

Sanjay Bali

EDA事業(yè)部戰(zhàn)略與產(chǎn)品管理副總裁

新思科技

針對(duì)先進(jìn)工藝節(jié)點(diǎn)的經(jīng)認(rèn)證數(shù)字和模擬設(shè)計(jì)流程

新思科技針對(duì)臺(tái)積公司N3P和N2工藝的可投產(chǎn)數(shù)字和模擬設(shè)計(jì)流程,已被應(yīng)用于一系列AI、HPC和移動(dòng)設(shè)計(jì)領(lǐng)域。該AI驅(qū)動(dòng)的模擬設(shè)計(jì)遷移流程可實(shí)現(xiàn)工藝節(jié)點(diǎn)間的快速遷移,在新思科技已有的針對(duì)臺(tái)積公司N4P至N3E和N3E至N2工藝節(jié)點(diǎn)遷移的設(shè)計(jì)流程基礎(chǔ)上,新增了用于從臺(tái)積公司N5至N3E工藝節(jié)點(diǎn)的遷移流程。

此外,可互操作工藝設(shè)計(jì)套件(iPDK)和新思科技IC Validator物理驗(yàn)證運(yùn)行集已可供開(kāi)發(fā)者使用,幫助芯片開(kāi)發(fā)團(tuán)隊(duì)高效地將設(shè)計(jì)遷移至臺(tái)積公司的先進(jìn)工藝技術(shù)。新思科技IC Validator支持全芯片物理簽核,以應(yīng)對(duì)日益復(fù)雜的物理驗(yàn)證規(guī)則。新思科技IC Validator現(xiàn)已通過(guò)臺(tái)積公司N2和N3P工藝技術(shù)認(rèn)證。

借助光子集成電路加速多裸晶設(shè)計(jì)的數(shù)據(jù)傳輸

AI訓(xùn)練所需的海量數(shù)據(jù)處理要求低時(shí)延、高能效和高帶寬的互連,這也推動(dòng)了采用硅光子技術(shù)的光學(xué)收發(fā)器和近/共封裝光學(xué)器件的應(yīng)用。新思科技和臺(tái)積公司正在面向臺(tái)積公司的緊湊型通用光子引擎(COUPE)技術(shù)開(kāi)發(fā)端到端多裸晶電子和光子流程解決方案,以提升系統(tǒng)性能和功能。該流程包括利用新思科技OptoCompiler進(jìn)行光子集成電路設(shè)計(jì),以及利用新思科技3DIC Compiler和Ansys多物理場(chǎng)分析技術(shù)進(jìn)行電子集成電路(EIC)的集成。

利用針對(duì)N2和N2P工藝的廣泛IP組合加快產(chǎn)品上市速度

目前,新思科技正在針對(duì)臺(tái)積公司的N2和N2P工藝技術(shù)開(kāi)發(fā)廣泛的基礎(chǔ)和接口IP組合,以助力復(fù)雜的AI、HPC和移動(dòng)SoC應(yīng)用加速實(shí)現(xiàn)流片成功?;贜2和N2P工藝節(jié)點(diǎn)的高質(zhì)量PHY IP,包括UCIe、HBM4/3e、3DIO、PCIe 7.x/6.x、MIPI C/D-PHY和M-PHY、USB、DDR5 MR-DIMM和LPDDR6/5x,開(kāi)發(fā)者能夠受益于臺(tái)積公司先進(jìn)工藝節(jié)點(diǎn)上的PPA改進(jìn)。

此外,新思科技還針對(duì)臺(tái)積公司N3P工藝技術(shù)提供經(jīng)過(guò)硅驗(yàn)證的基礎(chǔ)和接口IP組合,包括224G以太網(wǎng)、UCIe、MIPI C/D-PHY和M-PHY、USB/DisplayPort和eUSB2、LPDDR5x、DDR5和PCIe 6.x,以及正在開(kāi)發(fā)中的DDR5 MR-DIMM。新思科技針對(duì)臺(tái)積公司先進(jìn)工藝節(jié)點(diǎn)的IP已被數(shù)十家業(yè)內(nèi)領(lǐng)先公司采用,以加快其開(kāi)發(fā)進(jìn)度。

f184bf02-1116-11ef-a297-92fbcf53809c.png



審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5420

    文章

    11975

    瀏覽量

    367438
  • 芯片設(shè)計(jì)
    +關(guān)注

    關(guān)注

    15

    文章

    1072

    瀏覽量

    55503
  • 人工智能
    +關(guān)注

    關(guān)注

    1804

    文章

    48798

    瀏覽量

    247104
  • 新思科技
    +關(guān)注

    關(guān)注

    5

    文章

    856

    瀏覽量

    51281
  • DDR5
    +關(guān)注

    關(guān)注

    1

    文章

    443

    瀏覽量

    24746

原文標(biāo)題:新思科技面向臺(tái)積公司先進(jìn)工藝加速下一代芯片創(chuàng)新

文章出處:【微信號(hào):Synopsys_CN,微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 0人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    思科技攜手臺(tái)公司開(kāi)啟埃米級(jí)設(shè)計(jì)時(shí)代

    思科技近日宣布持續(xù)深化與臺(tái)公司的合作,為臺(tái)公司
    的頭像 發(fā)表于 05-27 17:00 ?475次閱讀

    Cadence攜手臺(tái)公司,推出經(jīng)過(guò)其A16和N2P工藝技術(shù)認(rèn)證的設(shè)計(jì)解決方案,推動(dòng) AI 和 3D-IC芯片設(shè)計(jì)發(fā)展

    :CDNS)近日宣布進(jìn)一步深化與臺(tái)公司的長(zhǎng)期合作,利用經(jīng)過(guò)認(rèn)證的設(shè)計(jì)流程、經(jīng)過(guò)硅驗(yàn)證的 IP 和持續(xù)的
    的頭像 發(fā)表于 05-23 16:40 ?686次閱讀

    西門子與臺(tái)電合作推動(dòng)半導(dǎo)體設(shè)計(jì)與集成創(chuàng)新 包括臺(tái)N3P N3C A14技術(shù)

    西門子和臺(tái)電在現(xiàn)有 N3P 設(shè)計(jì)解決方案的基礎(chǔ)上,進(jìn)一步推進(jìn)針對(duì)臺(tái)N3C
    發(fā)表于 05-07 11:37 ?201次閱讀

    AMD實(shí)現(xiàn)首個(gè)基于臺(tái)N2制程的硅片里程碑

    基于臺(tái)電先進(jìn)2nm(N2)制程技術(shù)的高性能計(jì)算產(chǎn)品。這彰顯了AMD與臺(tái)
    的頭像 發(fā)表于 05-06 14:46 ?178次閱讀
    AMD實(shí)現(xiàn)首個(gè)基于<b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b>電<b class='flag-5'>N2</b>制程的硅片里程碑

    英特爾18A與臺(tái)N2工藝各有千秋

    TechInsights分析,臺(tái)N2工藝在晶體管密度方面表現(xiàn)突出,其高密度(HD)標(biāo)準(zhǔn)單元的晶體管密度高達(dá)313MTr/mm2,遠(yuǎn)超英特爾Intel 18A的238MTr/mm2和
    的頭像 發(fā)表于 02-17 13:52 ?449次閱讀

    蘋果M5芯片量產(chǎn),采用臺(tái)N3P制程工藝

    工藝——N3P。與前代工藝相比,N3P在性能上實(shí)現(xiàn)了約5%的提升,同時(shí)在功耗方面降低了5%至10%。這一顯著的進(jìn)步意味著,搭載M5芯片的設(shè)備將能夠提供更強(qiáng)大的處理能力,同時(shí)擁有更出色的
    的頭像 發(fā)表于 02-06 14:17 ?625次閱讀

    高通明年驍龍8 Elite 2芯片全數(shù)交由臺(tái)電代工

    芯片代工伙伴。上一次高通選擇三星代工,還要追溯到2021年的驍龍8第一代芯片,當(dāng)時(shí)采用的是三星的4納米制程。 據(jù)悉,臺(tái)電將為高通生產(chǎn)驍龍8 Elite 2芯片,采用的是升級(jí)到第三代的3
    的頭像 發(fā)表于 12-30 11:31 ?1001次閱讀

    臺(tái)2nm工藝將量產(chǎn),蘋果iPhone成首批受益者

    。然而,最新的供應(yīng)鏈消息卻透露了一個(gè)不同的方向。據(jù)悉,A19系列芯片將采用臺(tái)電的第三代3nm工藝(N3P)進(jìn)行制造,并將由即將發(fā)布的iPh
    的頭像 發(fā)表于 12-26 11:22 ?662次閱讀

    臺(tái)2納米制程技術(shù)細(xì)節(jié)公布:性能功耗雙提升

    在近日于舊金山舉行的IEEE國(guó)際電子器件會(huì)議(IEDM)上,全球領(lǐng)先的晶圓代工企業(yè)臺(tái)電揭曉了其備受期待的2納米(N2)制程技術(shù)的詳細(xì)規(guī)格。
    的頭像 發(fā)表于 12-19 10:28 ?707次閱讀

    臺(tái)2nm制成細(xì)節(jié)公布:性能提升15%,功耗降低35%

    12月17日消息,在于舊金山舉行的 IEEE 國(guó)際電子器件會(huì)議 (IEDM) 上,全球晶圓代工巨頭臺(tái)電公布了其備受矚目的2納米(N2)制程技術(shù)
    的頭像 發(fā)表于 12-18 16:15 ?570次閱讀

    臺(tái)2納米制程技術(shù)細(xì)節(jié)公布

    近日,在舊金山舉辦的IEEE國(guó)際電子器件會(huì)議(IEDM)上,全球領(lǐng)先的晶圓代工企業(yè)臺(tái)電揭示了其備受期待的2納米(N2)制程技術(shù)的詳盡信息。
    的頭像 發(fā)表于 12-18 10:35 ?714次閱讀

    臺(tái)電分享 2nm 工藝深入細(xì)節(jié):功耗降低 35% 或性能提升15%!

    下),同時(shí)其晶體管密度是上一代3nm制程的1.15倍。這些顯著優(yōu)勢(shì)主要得益于臺(tái)電的全柵極(Gate-All-Around, GAA)納米片晶體管、N2 NanoFlex設(shè)計(jì)
    的頭像 發(fā)表于 12-16 09:57 ?744次閱讀
    <b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b>電分享 <b class='flag-5'>2</b>nm <b class='flag-5'>工藝</b>深入細(xì)節(jié):功耗降低 35% 或性能提升15%!

    N2臺(tái)安變頻器的應(yīng)用及參數(shù)設(shè)置

    詳細(xì)介紹N2臺(tái)安變頻器的應(yīng)用及參數(shù)設(shè)置
    發(fā)表于 11-16 13:44 ?0次下載

    思科技再獲臺(tái)公司多項(xiàng)OIP年度合作伙伴大獎(jiǎng)

    半導(dǎo)體技術(shù)領(lǐng)域的發(fā)展速度十分驚人,新思科技與臺(tái)公司(TSMC)始終處于行業(yè)領(lǐng)先地位,不斷突破技術(shù)
    的頭像 發(fā)表于 10-31 14:28 ?582次閱讀

    谷歌Tensor G系列芯片代工轉(zhuǎn)向臺(tái)

    的是,Tensor G5的競(jìng)爭(zhēng)對(duì)手,如高通發(fā)布的驍龍8至尊版和聯(lián)發(fā)科發(fā)布的天璣9400等芯片,這意味著,當(dāng)Tensor G5在明年亮相時(shí),它在先進(jìn)制程方面將落后競(jìng)爭(zhēng)對(duì)手一年。 此外,報(bào)道還指出,谷歌Tensor G6系列芯片將使用臺(tái)電的
    的頭像 發(fā)表于 10-24 09:58 ?767次閱讀

    電子發(fā)燒友

    中國(guó)電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會(huì)員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動(dòng)獲取豐厚的禮品