完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
電子發(fā)燒友網(wǎng)技術(shù)文庫(kù)為您提供最新技術(shù)文章,最實(shí)用的電子技術(shù)文章,是您了解電子技術(shù)動(dòng)態(tài)的最佳平臺(tái)。
芯片產(chǎn)業(yè)是一個(gè)分工很細(xì)的產(chǎn)業(yè)。設(shè)計(jì)公司做完邏輯和物理設(shè)計(jì),將最終設(shè)計(jì)結(jié)果交給芯片生產(chǎn)廠。...
隨著移動(dòng)設(shè)備的興起和芯片工藝的提升,功耗成為近年來(lái)芯片設(shè)計(jì)越來(lái)越關(guān)注的話(huà)題。對(duì)功耗關(guān)注度的提升大致可以從兩方面進(jìn)行分析,用戶(hù)角度和芯片設(shè)計(jì)者角度。...
隨著工藝節(jié)點(diǎn)的不斷發(fā)展(現(xiàn)在普遍是28nm,22nm,16nm,14nm,甚至有的都在做7nm),芯片的性能需求越來(lái)越高,規(guī)模也越來(lái)越大...
在早期的IC設(shè)計(jì)中,關(guān)注的參數(shù)主要是性能(timing)和面積(area)。EDA工具在滿(mǎn)足性能要求的情況下,最小化面積。...
IC設(shè)計(jì)指的是集成電路設(shè)計(jì)(Integrated Circuit Design),它是指將電子元器件、電路和功能集成到單個(gè)芯片中的過(guò)程。IC設(shè)計(jì)涉及到將電路功能進(jìn)行邏輯設(shè)計(jì)、布局布線(xiàn)、驗(yàn)證仿真等多個(gè)階段,以及與層次化方式相結(jié)合的物理設(shè)計(jì)、封裝設(shè)計(jì)、測(cè)試設(shè)計(jì)等相關(guān)工作。...
芯片設(shè)計(jì)被譽(yù)為人類(lèi)歷史上最細(xì)微也是最宏大的工程,芯片研發(fā)工作者需要把上千億顆晶體管集成在面積最小至指甲大小的芯片上。...
IC設(shè)計(jì)流程從設(shè)計(jì)到驗(yàn)證是一個(gè)復(fù)雜而精細(xì)的過(guò)程,需要多個(gè)設(shè)計(jì)工具和驗(yàn)證手段的支持。不同的設(shè)計(jì)流程可能會(huì)有所差異,具體的設(shè)計(jì)流程也會(huì)根據(jù)項(xiàng)目需求和技術(shù)發(fā)展的變化而有所調(diào)整。...
眾所周知,評(píng)估一顆芯片的好壞,PPA(performance,power,area)是最重要的指標(biāo)之一。...
pipeline流水線(xiàn)設(shè)計(jì)是一種典型的面積換性能的設(shè)計(jì)。一方面通過(guò)對(duì)長(zhǎng)功能路徑的合理劃分,在同一時(shí)間內(nèi)同時(shí)并行多個(gè)該功能請(qǐng)求,大大提高了某個(gè)功能的吞吐率...
在數(shù)字電路中,跨時(shí)鐘域處理是個(gè)很龐大的問(wèn)題,因此將會(huì)作為一個(gè)專(zhuān)題來(lái)陸續(xù)分享。今天先來(lái)從處理單bit跨時(shí)鐘域信號(hào)同步問(wèn)題來(lái)入手。...
以門(mén)級(jí)網(wǎng)表(Netlist)生成為分界線(xiàn),之前稱(chēng)為前端,之后稱(chēng)為后端。...
EDA(Electronic Design Automation,電子設(shè)計(jì)自動(dòng)化)綜合是指在集成電路設(shè)計(jì)過(guò)程中將高級(jí)描述語(yǔ)言(HDL)代碼轉(zhuǎn)換為邏輯網(wǎng)表的過(guò)程。...
在光刻膠工藝過(guò)程中,涂層曝光、顯影后,曝光部分被溶解,未曝光部分留下來(lái),該涂層材料為正性光刻膠。...
提高驗(yàn)證生產(chǎn)力的關(guān)鍵之一就是在合適的**抽象層次**思考問(wèn)題和完成驗(yàn)證工作,為此UVM提供了 **事務(wù)級(jí)別(transaction level)** 的通信接口 **(Transaction-Level Modeling,TLM)** 。...
UVM提供了實(shí)現(xiàn) **覆蓋驅(qū)動(dòng)驗(yàn)證(coverage-driven verification ,CDV)** 的框架。 CDV結(jié)合了自動(dòng)測(cè)試向量生成,自檢查和覆蓋率收集,顯著地縮短了用于驗(yàn)證設(shè)計(jì)時(shí)間。...
低功耗芯片設(shè)計(jì)是本世紀(jì)以來(lái)最重要的新興設(shè)計(jì)方法。可以說(shuō)沒(méi)有低功耗設(shè)計(jì),就沒(méi)有今天的智能手機(jī),移動(dòng)設(shè)備,物聯(lián)網(wǎng),及高性能計(jì)算等產(chǎn)業(yè)。...
隨著芯片設(shè)計(jì)越來(lái)越復(fù)雜,功耗問(wèn)題越來(lái)越成為首要問(wèn)題,單純的單時(shí)鐘芯片已經(jīng)是一種奢望,大部分芯片都會(huì)由多個(gè)甚至幾十上百個(gè)異步時(shí)鐘驅(qū)動(dòng)。...
隨著技術(shù)的發(fā)展,數(shù)字電路的集成度越來(lái)越高,設(shè)計(jì)也越來(lái)越復(fù)雜。很少有系統(tǒng)會(huì)只工作在同一個(gè)時(shí)鐘頻率。一個(gè)系統(tǒng)中往往會(huì)存在多個(gè)時(shí)鐘,這些時(shí)鐘之間有可能是同步的,也有可能是異步的。如果一個(gè)系統(tǒng)中,異步時(shí)鐘之間存在信號(hào)通道,則就會(huì)存在CDC(clock domain crossing)問(wèn)題。...
建立時(shí)間(setup time)和保持時(shí)間(hold time)是時(shí)序分析中最重要的概念之一,深入理解建立時(shí)間和保持時(shí)間是進(jìn)行時(shí)序分析的基礎(chǔ)。...
這里我們先復(fù)習(xí)一下同步電路和異步電路的概念。在現(xiàn)代SoC設(shè)計(jì)中,絕大多數(shù)的電路都是同步電路。...