本小節(jié)通過使用XPS中的定制IP向?qū)?ipwiz),為已經(jīng)存在的ARM PS 系統(tǒng)添加用戶自定IP(Custom IP ),了解AXI Lite IP基本結(jié)構(gòu),并掌握AXI Lite IP的定制方法,為后續(xù)編寫復(fù)雜AXI IP打下基礎(chǔ)。同時(shí)本小
2012-12-23 15:39:1211129 一、AXI DMA介紹 本篇博文講述AXI DMA的一些使用總結(jié),硬件IP子系統(tǒng)搭建與SDK C代碼封裝參考米聯(lián)客ZYNQ教程。若想讓ZYNQ的PS與PL兩部分高速數(shù)據(jù)傳輸,需要利用PS的HP
2020-12-31 09:52:027166 MPSoC有六個(gè)PL側(cè)高性能(HP)AXI主接口連接到PS側(cè)的FPD(PL-FPD AXI Masters),可以訪問PS側(cè)的所有從設(shè)備。這些高帶寬的接口主要用于訪問DDR內(nèi)存。有四個(gè)HP AXI
2022-07-22 09:25:242501 ADAM-4117是什么?ADAM-4117測(cè)量電流的跳線該如何去設(shè)置?ADAM-4117硬件是怎樣進(jìn)行連線的ADAM-4117的安裝、配置和測(cè)試過程是怎樣的?
2021-07-26 08:16:47
利用AXI-DMA批量發(fā)送數(shù)據(jù)到DMAinit_intr_sys函數(shù)分析
2021-03-10 06:57:39
(&Gpio, 1, 0); init_intr_sys(); XGpio_DiscreteWrite(&Gpio, 1, 1); axi_dma_test(); } 1.2
2021-01-08 16:41:31
DMA內(nèi)部寄存器的讀寫方式 基于AXI的DMA對(duì)內(nèi)部寄存器的讀寫有著相同的方式。在普通傳輸模式下,DMA內(nèi)部的寄存器都是由處理器通過AXI-Lite總線進(jìn)行讀寫的;但基于AXI總線的三種DMA
2020-12-23 17:48:04
大家好!我是一名學(xué)生,與我的合作伙伴一起在MicroZed板上開展項(xiàng)目。我們正在使用Vivado 2015.4,Xilinix SDK 2015.4和Digilent USB-JTAG編程電纜(我們
2019-10-22 08:47:02
大家好, 我通過dma tx通道(AXI DMA0)將數(shù)據(jù)發(fā)送到fpga。幾秒鐘后,我希望通過DMA rx通道接收某些字節(jié)。執(zhí)行下面的代碼后(請(qǐng)參考CODE1 :)我正在檢查tx通道的第1位狀態(tài)
2020-04-14 07:31:36
介紹參考文檔《玩轉(zhuǎn)Zynq-基礎(chǔ)篇:AXI總線協(xié)議介紹.pdf》。3 AXI GP外設(shè)配置在zstar_ex53實(shí)例的基礎(chǔ)上,需要對(duì)ZYNQ7Processing System(PS)配置頁面做更改
2019-11-12 10:23:42
芯片可以做到了最優(yōu)狀態(tài)。因此,對(duì)于用Zynq做開發(fā)的工程師而言,如何玩轉(zhuǎn)AXI HP總線就成為了必修課。本實(shí)例(zstar_ex56)通過一個(gè)簡(jiǎn)單的AXIHP總線主機(jī)的讀時(shí)序和寫時(shí)序邏輯,來帶領(lǐng)讀者掌握
2019-11-26 09:47:20
不同通道使用情況下的數(shù)據(jù)吞吐量。大家可以在此基礎(chǔ)上,更改不同的AXI HP總線時(shí)鐘頻率,以評(píng)估時(shí)鐘頻率對(duì)AXI HP總線的影響。2 AXI總線協(xié)議介紹參考文檔《玩轉(zhuǎn)Zynq-基礎(chǔ)篇:AXI總線協(xié)議介紹
2019-11-28 10:11:38
● 基于特定地址進(jìn)行的突發(fā)傳輸●通過獨(dú)立的讀和寫通道實(shí)現(xiàn)低成本直接內(nèi)存訪問(DMA)●支持無序數(shù)據(jù)傳輸●提供多級(jí)寄存器鎖存的支持,實(shí)現(xiàn)更好的時(shí)序收斂 1.1 AXI版本介紹AXI協(xié)議是Xilinx從6系列
2019-05-06 16:55:32
的理解:1)DMA連接到IP總線。2)OCRAM連接到AXI64總線。3) ITCM和DTCM連接到TCM接口。是否可以將 DMA 緩沖區(qū)放在 OCRAM 中,將任務(wù)的緩沖區(qū)放在 DTCM 或 ITCM
2023-04-04 07:09:50
你好,我有一個(gè)關(guān)于XADC及其AXI4Lite接口輸入的問題。我想在Microzed 7020主板上測(cè)試XADC,在通過AXI4Lite接口將Zynq PL連接到XADC向?qū)В▍⒁姷谝粋€(gè)附件)之后
2018-11-01 16:07:36
不同類型的DMAHigh performance w/DMA幾種DMA的總結(jié)ZYNQ中不同應(yīng)用的DMA幾個(gè)常用的 AXI 接口 IP 的功能(上面已經(jīng)提到):AXI-DMA:實(shí)現(xiàn)從 PS 內(nèi)存
2022-03-31 11:39:10
/Adam-Taylor-s-MicroZed-Chronicles-Part-108-Creating-our-)中描述的方法進(jìn)行操作。硬件/ ba-p / 665756)但我無法弄清楚HSI是什么或如何打開SDSoC提示。我只需要一個(gè)可以在SDSoC設(shè)計(jì)中使用的ADC。必須有一個(gè)更容易/更好的方法來做到這一點(diǎn),但我會(huì)接受任何有效的方法!請(qǐng)幫忙。
2020-05-25 08:18:59
DMA內(nèi)部寄存器的讀寫方式基于AXI的DMA對(duì)內(nèi)部寄存器的讀寫有著相同的方式。在普通傳輸模式下,DMA內(nèi)部的寄存器都是由處理器通過AXI-Lite總線進(jìn)行讀寫的;但基于AXI總線的三種DMA,都
2022-10-14 15:23:41
想買個(gè)二手STM8S系列開發(fā)板,已經(jīng)玩轉(zhuǎn)了的希望轉(zhuǎn)手給我,價(jià)格請(qǐng)加Q1922234601詳談。
2016-08-12 15:23:27
如何玩轉(zhuǎn)STM32-F429系列控制器?
2021-11-12 06:06:38
/Adam-Taylor-s-MicroZed-Chronicles-Part-180-All-about-the-Xilinx/ba-p/756988但該芯片自帶板,Zynq 7020屬于Zynq家族。是否可以在電路板上使用它?如果沒有,支持reVision的官方(Xilinx / AVNet / ...)主板的最低成本是多少?籌碼怎么樣?
2019-10-10 06:25:58
你好最近我一直在研究如何在ZedBoard中使用AXI_DMA核心。我正在使用s2mm通道以分散聚集模式將數(shù)據(jù)傳輸?shù)紻RAM。框圖如下圖所示(基于Mohammadsadegh Sadri Zynq
2019-04-09 11:53:57
如何實(shí)現(xiàn)對(duì)HT66V系列的調(diào)試?
2021-11-09 07:48:21
如何零死角玩轉(zhuǎn)STM32-F429系列
2021-10-13 08:47:02
如何零死角玩轉(zhuǎn)STM32-F429系列?
2021-10-12 07:43:14
M00_AXI,它連接到AXI_BRAM控制器。它還有M01_AXI,它轉(zhuǎn)到S_AXI_HP3。AXI_BRAM控制器進(jìn)入BLOCK MEMORY GENERATOR。我想要做的就是在Linux中向DMA引擎
2019-04-19 07:50:52
你好,我在PSoC上很新。現(xiàn)在我使用CY8C38 66 AXI通過SPI來控制TLC5922。這需要將SPI的數(shù)據(jù)寬度從8變?yōu)?,反之亦然。SpimthDATA寬度是在SPIM .H中自動(dòng)生成
2019-07-05 07:26:13
我希望S_AXI_TREADY持續(xù)高。但它越來越低。模式是Streaming,64b66b,什么是解決方案?我沒有包括時(shí)鐘comp。如果我也使用,我得到相同的結(jié)果。
2020-03-31 10:04:35
嗨,我正在使用Zedboard來測(cè)試我們的設(shè)計(jì)。例如,我們正在嘗試使用AXI_DMA,帶有AXI接口的FIFO,帶有AXI接口的自定義邏輯來建立設(shè)計(jì)。我們正在嘗試執(zhí)行簡(jiǎn)單的環(huán)回測(cè)試。當(dāng)我們進(jìn)行此測(cè)試
2019-03-08 13:57:18
嗨,我在Vivado 2016.3模塊設(shè)計(jì)中集成了PCIe DMA BAR0 AXI Lite接口和AXI IIC IP。在DMA IP端,它顯示S_AXI_Lite端口,但在AXI_IIC IP端
2020-05-14 09:09:35
研華科技近日發(fā)布新型工業(yè)級(jí)以太網(wǎng)遠(yuǎn)程I/O模塊ADAM-6100系列。此系列包括6個(gè)支持Ethernet/IP協(xié)議的ADAM模塊和6個(gè)基于PROFINET的ADAM模塊
2011-08-29 09:16:381026 By Adam Taylor 到目前為止的文章中,我們已經(jīng)研究了MicroZed開發(fā)板上使用以太網(wǎng)的數(shù)據(jù)傳輸問題。我們還沒有涉及片上外設(shè)通信的問題:實(shí)時(shí)時(shí)鐘,非易失內(nèi)存以及獨(dú)特的傳感器。這些通信涉及到I2C或者SPI總線。
2017-01-13 11:07:11748 在Adam Taylor玩轉(zhuǎn)MicroZed系列的前期部分中,我們介紹了IP棧的概念。(見Adam Taylor玩轉(zhuǎn)MicroZed系列第79部分:Zynq SoC以太網(wǎng)第3部分)接下來就是在我們的設(shè)計(jì)中使用該協(xié)議棧了。SDK開發(fā)環(huán)境允許我們創(chuàng)建BSP的時(shí)候包含一個(gè)輕量級(jí)的IP棧(lwIP)。
2017-01-13 11:17:111033 By Adam Taylor 在本系列博客的前兩部分中,我們研究了帶有Zynq SoC PS(處理器系統(tǒng))的以太網(wǎng)MAC(介質(zhì)訪問控制層),包括深入探討了一個(gè)MAC使用范例。以太網(wǎng)MAC是一個(gè)基礎(chǔ)的構(gòu)建模塊,它允許我們實(shí)現(xiàn)一個(gè)IP棧,然后因此給我們的工程創(chuàng)建聯(lián)網(wǎng)條件。
2017-01-13 11:24:11669 By Adam Taylor 在約束系列的最后,我們講講關(guān)聯(lián)布局宏(RPM)的約束。RPM允許你在FPGA的布局中將DSP、FF、LUT和RAMS等資源組合在一起。與PBlocks不同,RPM并不
2017-11-10 14:49:02748 By Adam Taylor 在過去一周中,我接到了很多不同人的來信,他們正在使用以Zynq為基礎(chǔ)的開發(fā)工具。他們非常想知道怎么樣去把MicroZed系列博客教程應(yīng)用到他們所選擇的硬件平臺(tái)上。加上
2017-02-08 02:12:49426 研究了相關(guān)的時(shí)序約束后,在設(shè)計(jì)中我們也不能忽視所能運(yùn)用到的物理約束。一個(gè)工程師最常用的物理約束是I/O管腳的放置和與每個(gè)I/O腳相關(guān)的參數(shù)定義(標(biāo)準(zhǔn)、驅(qū)動(dòng)能力等)。然而,還有其它類型的物理約束: ?放置約束——定義元件位置 ?布線約束——定義信號(hào)布線 ?I/O腳約束——定義I/O腳位置和I/O腳參數(shù) ?配置約束——定義配置方法 按照慣例,有一些約束獨(dú)立于這些組之外。Vivado套件有三個(gè)約束,并且主要用于網(wǎng)表: ?DONT_TOUCH——用來防止
2017-02-08 02:20:11206 By Adam Taylor 在先前的博客中我們研究過I/O約束,下一個(gè)合乎邏輯的步驟就是研究如何在我們的設(shè)計(jì)中用FPGA進(jìn)行放置和布線約束。使用放置約束的原因如下:為了幫助實(shí)現(xiàn)時(shí)序,或者
2017-02-08 02:22:11238 。最簡(jiǎn)單的約束例子就是對(duì)操作時(shí)鐘和引腳的約束。另外一種類型的約束可以實(shí)現(xiàn)設(shè)計(jì)所用邏輯所在的位置。 實(shí)現(xiàn)AXI DMA核的資源原來為粉紅色部分 約束可以分為兩部分:那些用于綜合和實(shí)現(xiàn)部分的例如時(shí)序約束和僅在實(shí)現(xiàn)部分有效的例如管腳約
2017-02-08 03:58:43645 上周的博客中我們完成了硬件的搭建,并且把硬件部分導(dǎo)入到SDK,見Adam Taylor’s MicroZed Chronicles Part 67: AXI DMA II,下一步通過寫一個(gè)簡(jiǎn)單的程序
2017-02-08 05:53:11303 上周的博客中我們學(xué)習(xí)了Zynq SoC的AXI DMA,我解釋了怎樣利用AXI DMA控制器將數(shù)據(jù)從PL搬運(yùn)到PS。在本期博客中我們將學(xué)習(xí)怎樣完成硬件的搭建。 首先我們要更深入的了解一下AXI
2017-02-08 08:10:39286 在本系列上一篇博客中,我們學(xué)習(xí)了解了使用XMD和XSDB來調(diào)試我們的應(yīng)用和系統(tǒng)。然而為了確保我們的應(yīng)用在性能上是優(yōu)化的,另一個(gè)非常重要的方面就是對(duì)應(yīng)用程序進(jìn)行詳細(xì)分析。 分析不同于調(diào)試,就分析功能
2017-02-08 09:53:00130 在此系列博客的前面幾期中,我們已經(jīng)可以運(yùn)行示例應(yīng)用并獲得用于分析的程序運(yùn)行數(shù)據(jù)。運(yùn)行分析器可以生成一個(gè)gmon.out格式的文件,它包含了分析數(shù)據(jù)。當(dāng)應(yīng)用程序運(yùn)行自然結(jié)束或者通過SDK來終止應(yīng)用程序
2017-02-08 09:56:49180 在上一篇的MicroZed系列博客中,我們學(xué)習(xí)了兩種與XADC進(jìn)行通信的方法:Zynq SoC 的AXI或者DevC接口。通過在每個(gè)驅(qū)動(dòng)程序中輸出XADC的基地址,我演示了這兩種XADC通信方法
2017-02-08 09:58:42221 本周的博客內(nèi)容將繼續(xù)學(xué)習(xí)Zynq SoC的XADC,上周一名讀者提出了一個(gè)非常有意思的問題,我覺得有必要探究一下這個(gè)關(guān)于XADC的問題,也有必要中斷一下正在進(jìn)行的關(guān)于PicoBlaze處理器的學(xué)習(xí)討論,這個(gè)問題解決之后我們將回來繼續(xù)學(xué)習(xí)PicoBlaze。 前面的博客中提到,有多種方式可以實(shí)現(xiàn)XADC與Zynq之間的交互,除了JTAG接口: 1.我們可以借助DevC接口實(shí)現(xiàn)XADC與PS(處理器系統(tǒng))之間的直接交互,使用這種方式時(shí),Zynq SoC的PL(可編程邏輯)部分不需要進(jìn)行配置。然
2017-02-08 10:04:11242 前面的幾篇博客中,我們通過介紹怎樣驅(qū)動(dòng)CCD的一些知識(shí)了解了PicoBlaze的一些特點(diǎn),同時(shí)也知道了通過Zynq PS(處理器系統(tǒng))可是實(shí)現(xiàn)PicoBlaze的動(dòng)態(tài)可重配置,我覺得在這次博客當(dāng)中,我應(yīng)該向大家介紹一下根據(jù)CCD的數(shù)據(jù)說明書怎樣怎樣創(chuàng)建生成我們第一個(gè)驅(qū)動(dòng)CCD的波形信號(hào)。 盡管在這次設(shè)計(jì)中我們要使用兩個(gè)PicoBlaze處理器,但是在這個(gè)例子當(dāng)中只需要使用其中一個(gè),因?yàn)橹挥兴膫€(gè)圖像時(shí)鐘和四個(gè)寄存器時(shí)鐘,采用一個(gè)PicoBlaze處理器就足以滿足需求了。
2017-02-08 11:11:37134
評(píng)論
查看更多