0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

詳解電源和地之間的走線電感

CHANBAEK ? 來源:射頻工程師的日常 ? 作者:CC ? 2023-01-19 09:11 ? 次閱讀

PCB走線電感

poYBAGO2m--AIuDxAAAezhoF2NY373.jpg

其中W為走線寬度,l為走線長度,可以發(fā)現(xiàn)PCB走線電感與敷銅厚度無關,走線電感主要由長度l決定。

電源和地之間的走線電感

開關電源MOSFET通常由IC的驅動級產生,MOSFET的源級通常接地,如果源級和地之間的走線有點長的話,在開關轉換的瞬間上面會產生電感的反向電動勢,不嚴重的話只是降低開關的切換速度,嚴重的話會是MOS管損壞,這種電壓的脈沖不受控制,本質上是基于走線電感參數的,因此必須使你的源極寄生電感盡量小,走線短。

下圖是MOS管開關瞬間可能發(fā)生的情形,這種情況是安全的,僅僅降低了開關的切換速度,當柵極控制MOS管關斷的時候,由于漏源極導通的時候源極的PCB走線也通過了電流,這部分走線相當于一個小電感,由于電感的反向電動勢,相當于一個小的電壓源以阻止電流減小,電流持續(xù)流動一直到儲能耗光,因此這段時間會使開關的關斷速度下降。

pYYBAGO2m--AbdGoAABfiIK3tEs963.jpg

如果MOS管的源極是通過過孔下地,此時也需要注意過孔電感,此時需要多打過孔來減小寄生電感。

poYBAGO2m--AKqW9AAALNzs8HZ8114.jpg

h為過孔深度(通孔為板厚),d為過孔直徑,單位都為mm。

另外,射頻調參的時候,理論的Smith圓圖匹配和實際上差異非常大,是否需要把寄生參數表現(xiàn)出來的電容或者電感特性表示出來呢?感興趣的同學可以思考一下走線電感與寄生電容/層間電容對射頻電路的影響,以前項目需要,低頻LC(125KHz)是可以通過已知參數計算出寄生電容的(pF/nF級,主要是使產品的諧振頻率偏差5%以內,由于PCB板和每片IC的差異,因此需要通過對內部的諧振電容進行調諧),不過高頻的沒試過,頻率穩(wěn)定度要求高的話,100ppm的話也夠了,不知道有沒有這類的案例。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    184

    文章

    17719

    瀏覽量

    250217
  • MOS管
    +關注

    關注

    108

    文章

    2418

    瀏覽量

    66847
  • 電感
    +關注

    關注

    54

    文章

    6137

    瀏覽量

    102367
  • PCB
    PCB
    +關注

    關注

    1

    文章

    1803

    瀏覽量

    13204
收藏 人收藏

    評論

    相關推薦

    是否存在有關 PCB 電感的經驗法則?

    本文要點PCB具有電感和電容,這兩者共同決定了的阻抗。有時,了解
    的頭像 發(fā)表于 12-13 16:54 ?992次閱讀
    是否存在有關 PCB <b class='flag-5'>走</b><b class='flag-5'>線</b><b class='flag-5'>電感</b>的經驗法則?

    PCB問題

    `為什么下圖中PCB正反面不同。孔與孔之間為直接通路。為什么背面的環(huán)繞迂回。小白菜提問,求高手
    發(fā)表于 10-29 08:46

    PCB的設計細節(jié)詳解

    好的圖像質量的保證?! CB如果可能的話,信號使用6mil, 線間距使用6mil. 放置0.1uF的退耦電容在對應的DSP
    發(fā)表于 04-13 16:09

    PCB電容引腳之間可以嗎?

    PCB電容引腳之間可以嗎?
    發(fā)表于 04-13 16:25

    蛇形的優(yōu)點

    蛇形的優(yōu)點 RE:蛇形有什么作用? 電感作用 視情況而定,比如PCI板上的蛇行就是為
    發(fā)表于 03-25 11:43 ?6381次閱讀

    電源分配電感

    電源線中的電感產生的問題比電阻更嚴重??焖僮兓碾娏魍ㄟ^電源電感引起電源和所供電的邏輯電路之
    發(fā)表于 06-12 15:26 ?1472次閱讀
    <b class='flag-5'>電源</b>分配<b class='flag-5'>線</b>的<b class='flag-5'>電感</b>

    主板的和布局設計詳解

    對于一塊主板而言,除了應在零部件用料(如采用優(yōu)質電容、三相電源線路等)方面下功夫外,主板的和布局設計也是非常重要的
    發(fā)表于 06-23 11:33 ?6329次閱讀

    主板的和布局設計詳解

    主板的和布局設計詳解
    發(fā)表于 01-17 19:47 ?0次下載

    如何有效減少PCB之間的串擾

    兩條微帶彼此之間距離為s,與接地層(信號返回平面)之間的距離為d。第一條(發(fā)射端)連接幅值為VS,內阻為RS的可變電壓源,并端接阻值為
    的頭像 發(fā)表于 03-03 17:01 ?3692次閱讀
    如何有效減少PCB<b class='flag-5'>走</b><b class='flag-5'>線</b><b class='flag-5'>之間</b>的串擾

    計算機組裝電源線排,主機箱背部技巧 組裝電腦與理教程

    近年來,裝機行業(yè)流行一個術語,即“”,那么是什么?裝機之家小編簡單介紹下,通俗的說:
    發(fā)表于 01-06 15:24 ?2次下載
    計算機組裝<b class='flag-5'>電源線</b>排,主機箱背部<b class='flag-5'>走</b><b class='flag-5'>線</b>技巧 組裝電腦<b class='flag-5'>走</b>背<b class='flag-5'>線</b>與理<b class='flag-5'>線</b>教程

    如何優(yōu)化PCB來減小回路電感和環(huán)路面積?

    如何優(yōu)化PCB來減小回路電感和環(huán)路面積? 隨著電路設計的復雜性和頻率的不斷提高,電路中的電感和環(huán)路造成的影響也越來越明顯。因此,優(yōu)化PCB
    的頭像 發(fā)表于 10-23 09:58 ?4224次閱讀

    詳解pcb電流

    詳解pcb電流
    的頭像 發(fā)表于 10-30 15:59 ?2091次閱讀

    什么是環(huán)路面積?怎么減小的環(huán)路電感

    什么是環(huán)路面積?怎么減小的環(huán)路電感? 環(huán)路面積是指電路中電流在閉合路徑上所圍成的面積。環(huán)路電感是在電路中由于閉合電流所引起的磁感應強度變化而產生的電動勢。 為了減小
    的頭像 發(fā)表于 11-09 09:30 ?4417次閱讀

    如何計算地平面上方電感?

    PCB電感決定了接收的串擾強度。PCB互連設計的一大挑戰(zhàn)是保持系統(tǒng)阻抗,同時減少串擾,因此需要降低
    的頭像 發(fā)表于 11-11 08:12 ?2018次閱讀
    如何計算地平面上方<b class='flag-5'>走</b><b class='flag-5'>線</b>的<b class='flag-5'>電感</b>?

    詳解高密 PCB布線的垂直導電結構 (VeCS)

    詳解高密 PCB布線的垂直導電結構 (VeCS)
    的頭像 發(fā)表于 11-28 17:00 ?1678次閱讀
    <b class='flag-5'>詳解</b>高密 PCB<b class='flag-5'>走</b><b class='flag-5'>線</b>布線的垂直導電結構 (VeCS)