0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一顆芯片的從無(wú)到有,從有需求到最終應(yīng)用

旺材芯片 ? 來(lái)源:旺材芯片 ? 作者:溫戈 ? 2020-11-04 14:37 ? 次閱讀

一顆芯片從無(wú)到有,從有需求到最終應(yīng)用,經(jīng)歷的是一個(gè)漫長(zhǎng)的過(guò)程,作為人類科技巔峰之一的芯片,凝聚了人們的智慧,而芯片產(chǎn)業(yè)鏈也是極其復(fù)雜的,在此,我大致把它歸為四個(gè)部分(市場(chǎng)需求--芯片設(shè)計(jì)--芯片制造--測(cè)試封裝),然后再一一的做詳細(xì)介紹。

市場(chǎng)需求

這個(gè)無(wú)需多講,目前芯片應(yīng)用已經(jīng)滲透到我們生活的方方面面,早晨上班騎的共享單車,到公司刷的IC卡,工作時(shí)偷偷地打游戲,手機(jī)卡了還要換更快的手機(jī),可以說(shuō)IC的市場(chǎng)需求一直都在。

芯片設(shè)計(jì)

芯片設(shè)計(jì)又可以分為兩部分,芯片前端設(shè)計(jì)和芯片后端設(shè)計(jì),整體流程如下圖:

芯片前端設(shè)計(jì)前端設(shè)計(jì)也就是從輸入需求到輸出網(wǎng)表的過(guò)程:主要分為以下六個(gè)步驟:

RTL設(shè)計(jì)

驗(yàn)證

靜態(tài)時(shí)序分析

覆蓋率

ASIC邏輯綜合

時(shí)序分析和驗(yàn)證時(shí)出現(xiàn)的錯(cuò)誤可能需要反復(fù)重做前面幾步才能解決,是一個(gè)多次迭代優(yōu)化的過(guò)程。 下面我來(lái)仔細(xì)介紹一下這六個(gè)步驟。1、RTL設(shè)計(jì)在設(shè)計(jì)之前我們先要確定芯片的工藝,比如是選擇TSMC還是SMIC,是7nm,還是5nm,而工藝的選擇也是受很多因素的制約(如下圖),而芯片工藝的選擇,就是對(duì)這些因素的權(quán)衡。

IC設(shè)計(jì)的第一步就是制定Spec,這個(gè)步驟就像是在設(shè)計(jì)建筑前,要先畫(huà)好圖紙一樣,在確定好所有的功能之后在進(jìn)行設(shè)計(jì),這樣才不用再花額外的時(shí)間進(jìn)行后續(xù)修改。IC 設(shè)計(jì)也需要經(jīng)過(guò)類似的步驟,才能確保設(shè)計(jì)出來(lái)的芯片不會(huì)有任何差錯(cuò)。

由文檔來(lái)寫(xiě)RTL 而用RTL實(shí)現(xiàn)的各種功能模塊,來(lái)組成一個(gè)實(shí)現(xiàn)具體功能的IP,SOC芯片最終由SOC integration工程師把各個(gè)IP集成到一起。 IP又分為模擬IP和數(shù)字IP,大概可以做如下的分類:

在芯片功能設(shè)計(jì)完備后,我們還要做可測(cè)性設(shè)計(jì)DFT(Design For Test)。 關(guān)于DFT的具體介紹,請(qǐng)直達(dá)以下兩個(gè)傳送門: 芯片設(shè)計(jì)中,DFT崗位是什么體驗(yàn)? https://www.zhihu.com/question/401109345/answer/1387028607 https://zhuanlan.zhihu.com/p/159273941

RTL設(shè)計(jì)最后要做的就是代碼的設(shè)計(jì)規(guī)則檢查。 通過(guò)lint, Spyglass等工具,針對(duì)電路進(jìn)行設(shè)計(jì)規(guī)則檢查,包括代碼編寫(xiě)風(fēng)格,DFT,命名規(guī)則和電路綜合相關(guān)規(guī)則等。2、驗(yàn)證驗(yàn)證是保證芯片功能正確性和完整性最重要的一環(huán)。驗(yàn)證的工作量也是占整個(gè)芯片開(kāi)發(fā)周期的50%-70%,相應(yīng)的,驗(yàn)證工程師與設(shè)計(jì)工程師的數(shù)量大概在2-3:1。 從驗(yàn)證的層次可以分位:模塊級(jí)驗(yàn)證,子系統(tǒng)級(jí)驗(yàn)證和系統(tǒng)級(jí)驗(yàn)證。 從驗(yàn)證的途徑可以分為:模擬(simulation),仿真和形式驗(yàn)證(formality check)。

3、靜態(tài)時(shí)序分析(STA)靜態(tài)時(shí)序分析是套用特定的時(shí)序模型(timing model),針對(duì)特定電路,分析其是否違反designer給定的時(shí)序限制(timing constraint)。 目前主流的STA工具是synopsys的Prime Time。

時(shí)序分析流程圖 靜態(tài)時(shí)序分析的作用:

確定芯片最高工作頻率

通過(guò)時(shí)序分析可以控制工程的綜合、映射、布局布線等環(huán)節(jié),減少延遲,從而盡可能提高工作頻率。2. 檢查時(shí)序約束是否滿足可以通過(guò)時(shí)序分析來(lái)查看目標(biāo)模塊是否滿足約束,如不滿足,可以定位到不滿足約束的部分,并給出具體原因,進(jìn)一步修改程序直至滿足要求。3. 分析時(shí)鐘質(zhì)量時(shí)鐘存在抖動(dòng)、偏移、占空比失真等不可避免的缺陷。通過(guò)時(shí)序分析可以驗(yàn)證其對(duì)目標(biāo)模塊的影響。4、覆蓋率覆蓋率作為一種判斷驗(yàn)證充分性的手段,已成為驗(yàn)證工作的主導(dǎo)。 從目標(biāo)上,可以把覆蓋率分為兩類:

代碼覆蓋率

作用:檢查代碼是否冗余,設(shè)計(jì)要點(diǎn)是否遍歷完全。 檢查對(duì)象:RTL代碼

功能覆蓋率

作用:檢查功能是否遍歷 檢查對(duì)象:自定義的container 在設(shè)計(jì)完成時(shí),要進(jìn)行代碼覆蓋率充分性的sign-off, 對(duì)于覆蓋率未達(dá)到100%的情況,要給出合理的解釋,保證不影響芯片的工能。5、ASIC綜合邏輯綜合的結(jié)果就是把設(shè)計(jì)實(shí)現(xiàn)的RTL代碼翻譯成門級(jí)網(wǎng)表(netlist)的過(guò)程。 在做綜合時(shí)要設(shè)定約束條件,如電路面積、時(shí)序要求等目標(biāo)參數(shù)。 工具:synopsys的Design compiler, 綜合后把網(wǎng)表交給后端。 至此我們前端的工作就結(jié)束啦,看到這里我先給各位看官個(gè)贊!

芯片后端設(shè)計(jì)后端設(shè)計(jì)也就是從輸入網(wǎng)表到輸出GDSII文件的過(guò)程:主要分為以下六個(gè)步驟:

邏輯綜合

形式驗(yàn)證

時(shí)鐘數(shù)綜合

物理實(shí)現(xiàn)

時(shí)鐘樹(shù)綜合-CTS

寄生參數(shù)提取

版圖物理驗(yàn)證

1.邏輯綜合在前端最后一步已經(jīng)講過(guò)了,在此不做贅述。2. 形式驗(yàn)證

驗(yàn)證芯片功能的一致性

不驗(yàn)證電路本身的正確性

每次電路改變后都需驗(yàn)證

形式驗(yàn)證的意義在于保障芯片設(shè)計(jì)的一致性,一般在邏輯綜合,布局布線完成后必須做。 工具:synopsys Formality4. 物理實(shí)現(xiàn)物理實(shí)現(xiàn)可以分為三個(gè)部分:布局規(guī)劃 floor plan布局 place布線 route1、布圖規(guī)劃floor plan布圖規(guī)劃是整個(gè)后端流程中作重要的一步,但也是彈性最大的一步。因?yàn)闆](méi)有標(biāo)準(zhǔn)的最佳方案,但又有很多細(xì)節(jié)需要考量。 布局布線的目標(biāo):優(yōu)化芯片的面積,時(shí)序收斂,穩(wěn)定,方便走線。 工具:IC compiler,Encounter 布圖規(guī)劃完成效果圖:

2、布局布局即擺放標(biāo)準(zhǔn)單元,I/O pad,宏單元來(lái)實(shí)現(xiàn)個(gè)電路邏輯。 布局目標(biāo):利用率越高越好,總線長(zhǎng)越短越好,時(shí)序越快越好。 但利用率越高,布線就越困難;總線長(zhǎng)越長(zhǎng),時(shí)序就越慢。因此要做到以上三個(gè)參數(shù)的最佳平衡。 布局完成效果圖:

3、布線布線是指在滿足工藝規(guī)則和布線層數(shù)限制、線寬、線間距限制和各線網(wǎng)可靠絕緣的電性能約束條件下,根據(jù)電路的連接關(guān)系,將各單元和I/O pad用互連線連接起來(lái)。

5.時(shí)鐘樹(shù)綜合——CTS
Clock Tree Synthesis,時(shí)鐘樹(shù)綜合,簡(jiǎn)單點(diǎn)說(shuō)就是時(shí)鐘的布線。 由于時(shí)鐘信號(hào)在數(shù)字芯片的全局指揮作用,它的分布應(yīng)該是對(duì)稱式的連到各個(gè)寄存器單元,從而使時(shí)鐘從同一個(gè)時(shí)鐘源到達(dá)各個(gè)寄存器時(shí),時(shí)鐘延遲差異最小。這也是為什么時(shí)鐘信號(hào)需要單獨(dú)布線的原因。

6. 寄生參數(shù)提取
由于導(dǎo)線本身存在的電阻,相鄰導(dǎo)線之間的互感,耦合電容在芯片內(nèi)部會(huì)產(chǎn)生信號(hào)噪聲,串?dāng)_和反射。這些效應(yīng)會(huì)產(chǎn)生信號(hào)完整性問(wèn)題,導(dǎo)致信號(hào)電壓波動(dòng)和變化,如果嚴(yán)重就會(huì)導(dǎo)致信號(hào)失真錯(cuò)誤。提取寄生參數(shù)進(jìn)行再次的分析驗(yàn)證,分析信號(hào)完整性問(wèn)題是非常重要的。 工具Synopsys的Star-RCXT7.版圖物理驗(yàn)證這一環(huán)節(jié)是對(duì)完成布線的物理版圖進(jìn)行功能和時(shí)序上的驗(yàn)證,大概包含以下方面: LVS(Layout Vs Schematic)驗(yàn)證:簡(jiǎn)單說(shuō),就是版圖與邏輯綜合后的門級(jí)電路圖的對(duì)比驗(yàn)證; DRC(Design Rule Checking):設(shè)計(jì)規(guī)則檢查,檢查連線間距,連線寬度等是否滿足工藝要求; ERC(Electrical Rule Checking):電氣規(guī)則檢查,檢查短路和開(kāi)路等電氣規(guī)則違例; 實(shí)際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進(jìn)步產(chǎn)生的DFM可制造性設(shè)計(jì))問(wèn)題等。物理版圖以GDSII的文件格式交給芯片代工廠(稱為Foundry)在晶圓硅片上做出實(shí)際的電路。

GDSII效果版圖 最后進(jìn)行封裝和測(cè)試,就得到了我們實(shí)際看見(jiàn)的芯片。

芯片設(shè)計(jì)的流程是紛繁復(fù)雜的,從設(shè)計(jì)到流片耗時(shí)長(zhǎng)(一年甚至更久),流片成本高,一旦發(fā)現(xiàn)問(wèn)題還要迭代之前的某些過(guò)程。

責(zé)任編輯:xj

原文標(biāo)題:一款芯片產(chǎn)品從構(gòu)想到完成是怎樣的過(guò)程?

文章出處:【微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    455

    文章

    50816

    瀏覽量

    423672
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    27367

    瀏覽量

    218758
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    5950

    瀏覽量

    175610
  • 硅片
    +關(guān)注

    關(guān)注

    13

    文章

    367

    瀏覽量

    34642

原文標(biāo)題:一款芯片產(chǎn)品從構(gòu)想到完成是怎樣的過(guò)程?

文章出處:【微信號(hào):wc_ysj,微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    一顆5G的204B接口DA芯片,DA芯片的輸入時(shí)鐘大小和輸入數(shù)據(jù)的速率是怎么樣的關(guān)系?

    假設(shè)我用一顆5G的204B接口DA芯片,DA芯片的輸入時(shí)鐘大小和輸入數(shù)據(jù)的速率是怎么樣的關(guān)系
    發(fā)表于 12-18 07:43

    一顆射頻開(kāi)關(guān)的獨(dú)白

    轉(zhuǎn)載自——鐘林談芯 一顆射頻開(kāi)關(guān)成就卓勝微,便催生出一百個(gè)卓勝微夢(mèng)。時(shí)代需要榜樣,追夢(mèng)人在路上。 卓勝微靠著一顆射頻開(kāi)關(guān)起死回生,靠著一顆射頻開(kāi)關(guān)成功上市。射頻開(kāi)關(guān)已經(jīng)不只是代表射頻前端芯片
    的頭像 發(fā)表于 11-14 16:22 ?195次閱讀
    <b class='flag-5'>一顆</b>射頻開(kāi)關(guān)的獨(dú)白

    TAS5711,一顆作2.0輸出,一顆作PBTL輸出,共用個(gè)I2S_DATA時(shí)發(fā)現(xiàn)失真增大,為什么?

    你們晚上好,請(qǐng)指導(dǎo)解決個(gè)問(wèn)題: 問(wèn)題描述: 兩TAS5711,一顆設(shè)置為2.0輸出:16W*2CH,一顆設(shè)置為PBTL輸出:36W*1CH,共用
    發(fā)表于 10-25 15:59

    Cadence 助力 MaxLinear 將模擬和數(shù)字設(shè)計(jì)集成一顆芯片中,持續(xù)保持連接解決方案領(lǐng)域領(lǐng)先地位

    保持領(lǐng)先地位,MaxLinear持續(xù)使用Cadence工具。MaxLinear掌握獨(dú)特的優(yōu)勢(shì),能夠在同一顆芯片上集成模擬和數(shù)字設(shè)計(jì)。在光學(xué)基礎(chǔ)設(shè)施領(lǐng)域,MaxLi
    的頭像 發(fā)表于 08-31 08:02 ?626次閱讀
    Cadence 助力 MaxLinear 將模擬和數(shù)字設(shè)計(jì)集成<b class='flag-5'>到</b>同<b class='flag-5'>一顆</b><b class='flag-5'>芯片</b>中,持續(xù)保持連接解決方案領(lǐng)域領(lǐng)先地位

    OPA197如果使用多階,用一顆跟隨器提供基準(zhǔn)電壓是否可行?

    目前使用該芯片做濾波器性能,每階使用一顆作為跟隨,一顆來(lái)做濾波器。 Q1、如果使用多階,用一顆跟隨器提供基準(zhǔn)電壓是否可行,自測(cè)過(guò),覺(jué)得不
    發(fā)表于 08-16 15:08

    鈺泰ETA300X主動(dòng)均衡芯片,一顆可以劫富濟(jì)貧的芯片

    芯片ETA3000一顆芯片發(fā)展成ETA300X系列芯片群,市場(chǎng)認(rèn)可度逐漸提高,成為了電源管理芯片
    的頭像 發(fā)表于 08-14 23:07 ?1400次閱讀
    鈺泰ETA300X主動(dòng)均衡<b class='flag-5'>芯片</b>,<b class='flag-5'>一顆</b>可以劫富濟(jì)貧的<b class='flag-5'>芯片</b>

    芯片系統(tǒng):SOC如何重塑電子產(chǎn)業(yè)

    SoC是SystemonChip的縮寫(xiě),直譯為“芯片級(jí)系統(tǒng)”或簡(jiǎn)稱“片上系統(tǒng)”。它指的是個(gè)產(chǎn)品,即個(gè)專用目標(biāo)的集成電路,其中包含完整系統(tǒng)并有嵌入軟件的全部?jī)?nèi)容。SoC不僅是
    的頭像 發(fā)表于 08-03 08:28 ?419次閱讀
    <b class='flag-5'>從</b><b class='flag-5'>芯片</b><b class='flag-5'>到</b>系統(tǒng):SOC如何重塑電子產(chǎn)業(yè)

    半導(dǎo)體RFID晶圓盒識(shí)別:國(guó)產(chǎn)RFID讀頭突破封鎖,助力生產(chǎn)

    在半導(dǎo)體行業(yè),這個(gè)技術(shù)的重要性不言而喻。半導(dǎo)體制造流程復(fù)雜,涉及多個(gè)工序和高度潔凈的環(huán)境。想象下,一顆小小的芯片,是如何從無(wú)到有,經(jīng)歷無(wú)數(shù)道工序,
    的頭像 發(fā)表于 05-31 15:16 ?300次閱讀
    半導(dǎo)體RFID晶圓盒識(shí)別:國(guó)產(chǎn)RFID讀頭突破封鎖,助力生產(chǎn)

    芯片封裝測(cè)試流程詳解,具體個(gè)步驟

    經(jīng)過(guò)從設(shè)計(jì)制造漫長(zhǎng)的流程,然而一顆芯片相當(dāng)小且薄,如果不在外施加保護(hù),會(huì)被輕易的刮傷損壞。封測(cè)有著安放、固定、密封、保護(hù)芯片和增強(qiáng)電熱性能的作用,而且還是溝通芯
    的頭像 發(fā)表于 04-29 08:11 ?2883次閱讀
    <b class='flag-5'>芯片</b>封裝測(cè)試流程詳解,具體<b class='flag-5'>到</b>每<b class='flag-5'>一</b>個(gè)步驟

    求推薦一顆2.4G純放大功能的芯片

    哪位大神可以幫忙推薦一顆2.4G純放大功能的芯片 單通道的PA芯片,沒(méi)有倆個(gè)控制功能,就是單向純放大器
    發(fā)表于 04-26 10:19

    一顆改變了世界的芯片

    英特爾突破性的8008微處理器于50多年前首次生產(chǎn)。這是英特爾的第個(gè)8位微處理器,也是您現(xiàn)在可能正在使用的x86處理器系列的祖先。我找不到8008的好的Die照片,所以我打開(kāi)了一顆并拍了些詳細(xì)
    的頭像 發(fā)表于 04-20 08:10 ?915次閱讀
    <b class='flag-5'>一顆</b>改變了世界的<b class='flag-5'>芯片</b>

    PD+QC協(xié)議誘騙芯片,一顆芯片解決您的無(wú)線充煩惱FS8025BH

    在手機(jī)快充充電器/車充等里面有一顆PD/QC或者三星的AFC協(xié)議芯片,我們把這個(gè)協(xié)議芯片叫做供電端協(xié)議芯片。我們經(jīng)??吹匠潆娖?b class='flag-5'>有18W、20
    的頭像 發(fā)表于 03-04 17:28 ?769次閱讀

    從無(wú)到有,PCB工廠的神奇設(shè)備之旅!

    PCB(Printed Circuit Board,即印刷線路板)工廠是電子制造業(yè)中至關(guān)重要的環(huán)節(jié),它負(fù)責(zé)將電子元件通過(guò)電路連接并提供機(jī)械支撐。在這樣個(gè)高度專業(yè)化的生產(chǎn)環(huán)境中,各種高精尖的設(shè)備協(xié)同工作,以確保最終產(chǎn)品的質(zhì)量和性能。本文將詳細(xì)介紹PCB工廠中常見(jiàn)的設(shè)備及其
    的頭像 發(fā)表于 02-23 11:34 ?778次閱讀
    <b class='flag-5'>從無(wú)到有</b>,PCB工廠的神奇設(shè)備之旅!

    9萬(wàn)的蘋果頭顯,內(nèi)含一顆國(guó)產(chǎn)芯片!

    來(lái)源:集微網(wǎng),謝謝 編輯:感知芯視界 Link 集微網(wǎng)消息,近日國(guó)外知名拆解機(jī)構(gòu)iFixit對(duì)Vision Pro進(jìn)行了芯片級(jí)拆解,結(jié)果顯示該設(shè)備內(nèi)含大量德州儀器(TI)芯片, 還有一顆國(guó)產(chǎn)
    的頭像 發(fā)表于 02-19 09:30 ?465次閱讀

    對(duì)標(biāo)國(guó)際產(chǎn)品 國(guó)產(chǎn)涂布模頭“優(yōu)”

    涂布模頭全面國(guó)產(chǎn)替代的關(guān)鍵在于“優(yōu)”。
    的頭像 發(fā)表于 01-23 10:22 ?997次閱讀
    對(duì)標(biāo)國(guó)際產(chǎn)品 國(guó)產(chǎn)涂布模頭“<b class='flag-5'>從</b><b class='flag-5'>有</b><b class='flag-5'>到</b>優(yōu)”