0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ADRF6602 1,000 MHz至3,100 MHz接收混頻器,集成小數(shù)N分頻PLL和VCO

數(shù)據(jù):

優(yōu)勢和特點(diǎn)

  • 集成小數(shù)N分頻PLL的接收混頻器
  • RF輸入頻率范圍:1000 MHz至3100 MHz
  • 內(nèi)部LO頻率范圍:1550 MHz至2150 MHz
  • 輸入P1dB:+12 dBm
  • 輸入IP3:+29 dBm
  • 通過外部引腳優(yōu)化IP3
  • SSB噪聲系數(shù):12 dB
  • 電壓轉(zhuǎn)換增益:6 dB
  • 200 Ω IF輸出匹配阻抗
  • IF 3 dB帶寬:500 MHz
  • 可通過三線式SPI接口進(jìn)行編程
  • 40引腳6 mm × 6 mm LFCSP封裝

產(chǎn)品詳情

ADRF6602是一款高動態(tài)范圍有源混頻器,集成PLL和VCO。PLL/頻率合成器利用小數(shù)N分頻PLL產(chǎn)生FLO輸入,供給混頻器?;鶞?zhǔn)輸入可以進(jìn)行分頻或倍頻,然后施加于PLL鑒相器。PLL支持12 MHz至160 MHz范圍內(nèi)的輸入基準(zhǔn)頻率。鑒相器輸出控制一個電荷泵,其輸出在片外環(huán)路濾波器中進(jìn)行積分。然后,環(huán)路濾波器輸出施加于一個集成式VCO。VCO輸出(2*FLO)再施加于一個LO分頻器和一個可編程PLL分頻器。

可編程分頻器由一個Σ-Δ調(diào)制器(SDM)進(jìn)行控制。SDM的模數(shù)可以在2至2047范圍內(nèi)編程。

有源混頻器可將單端50 Ω RF輸入轉(zhuǎn)換為200 Ω差分IF輸出。IF輸出的工作頻率最高可達(dá)500 MHz。

ADRF6602采用先進(jìn)的硅-鍺BiCMOS工藝制造,提供40引腳、裸露焊盤、無鉛、6 mm × 6 mm LFCSP封裝,額定溫度范圍為?40°C至+85°C。

應(yīng)用

  • 蜂窩基站
  • 方框圖





    技術(shù)文檔

    數(shù)據(jù)手冊(1)
    元器件購買 ADRF6602 相關(guān)庫存