資料介紹
LMK01801 是針對(duì)時(shí)鐘系統(tǒng)的一種超低噪音的解決方 案,需要精確時(shí)鐘的分配和頻率分頻。 LMK01801 具有超低殘余噪聲、頻率分頻、數(shù)字和模 擬延遲調(diào)整以及十四 (14) 個(gè)可編程差分輸出: LVPECL、LVDS 和 LVCMOS(每個(gè)差分輸出有 2 個(gè) 輸出)。 LMK01801 具有兩個(gè)獨(dú)立輸入,該輸入可采用差分驅(qū) 動(dòng) ( LVDS 、 LVPECL ) 或以單端模式驅(qū)動(dòng) (LVCMOS、RF Sinewave)。第一個(gè)輸入驅(qū)動(dòng)包括 八 (8) 個(gè)輸出的輸出組 A。第二個(gè)輸入驅(qū)動(dòng)包括六 (6) 個(gè)輸出的輸出組 B。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- LMK00306 3GHz 6路輸出超低附加抖動(dòng)差動(dòng)時(shí)鐘緩沖器/電平轉(zhuǎn)換器數(shù)據(jù)表
- LMK00304 3GHz 4路輸出超低附加抖動(dòng)差動(dòng)時(shí)鐘緩沖器/電平轉(zhuǎn)換器數(shù)據(jù)表
- LMK00308 3GHz 8路輸出差動(dòng)時(shí)鐘緩沖器/電平轉(zhuǎn)換器數(shù)據(jù)表
- CDCVF2310時(shí)鐘緩沖器數(shù)據(jù)表
- CDCVF310時(shí)鐘緩沖器數(shù)據(jù)表
- CDCM1802時(shí)鐘緩沖器數(shù)據(jù)表
- CDCLVP1102雙路LVPECL輸出高性能時(shí)鐘緩沖器數(shù)據(jù)表
- LMK00334-Q1四路輸出PCIe第1代至第5代時(shí)鐘緩沖器和電平轉(zhuǎn)換器數(shù)據(jù)表
- LMK01000高性能時(shí)鐘緩沖器、分頻器和分配器數(shù)據(jù)表
- LMK1D210x低附加抖動(dòng)LVDS緩沖器數(shù)據(jù)表
- LMK00301 3GHz 10路輸出超低附加抖動(dòng)差動(dòng)時(shí)鐘緩沖器和電平轉(zhuǎn)換器數(shù)據(jù)表
- LMK1D120x低附加抖動(dòng)LVDS緩沖器數(shù)據(jù)表
- LMK1D210x低附加抖動(dòng)LVDS緩沖器數(shù)據(jù)表
- LMK1D121x低附加抖動(dòng)LVDS緩沖器數(shù)據(jù)表
- LMK1C110x 1.8V、2.5V和3.3V LVCMOS時(shí)鐘緩沖器系列數(shù)據(jù)表
- 國(guó)產(chǎn)時(shí)鐘芯片LMK04828概述 50次閱讀
- 封裝寄存器進(jìn)VO緩沖器的概念及其優(yōu)點(diǎn)簡(jiǎn)析 471次閱讀
- FPGA中時(shí)鐘的用法 1368次閱讀
- 如何實(shí)現(xiàn)分頻時(shí)鐘的切換 591次閱讀
- MAX13256的緩沖器設(shè)計(jì) 951次閱讀
- 核芯互聯(lián)推出符合DB2000QL及PCIe Gen5和Gen 6標(biāo)準(zhǔn)的低抖動(dòng)時(shí)鐘緩沖器CLB2000 1410次閱讀
- 高性能時(shí)鐘緩沖器HMC7043介紹 2602次閱讀
- 如何在TDMoP產(chǎn)品上使用抖動(dòng)緩沖器來(lái)補(bǔ)償數(shù)據(jù)包延遲變化 912次閱讀
- buffer緩沖器電路圖與buffer電路示意圖 3.6w次閱讀
- 什么是時(shí)鐘緩沖器(Buffer)?時(shí)鐘緩沖器(Buffer)參數(shù)解析 2.3w次閱讀
- 基于 PLL 的零延遲緩沖器的系統(tǒng)應(yīng)用 2435次閱讀
- 高性能分立式匹配晶體管緩沖器的設(shè)計(jì) 4149次閱讀
- 緩沖器是什么?AD8244緩沖器設(shè)計(jì)方案 1.5w次閱讀
- 集成電路中緩沖器的作用 2.4w次閱讀
- 三態(tài)緩沖器介紹_三態(tài)緩沖器邏輯符號(hào) 1.4w次閱讀
評(píng)論
查看更多