電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>今日頭條>如何在Vitis中設(shè)定Kernel的頻率

如何在Vitis中設(shè)定Kernel的頻率

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

Vitis里如何創(chuàng)建嵌入式軟件工程

1. 介紹 Vitis是Xilinx新推出的統(tǒng)一軟件平臺,可實現(xiàn)在 Xilinx 所有芯片(包括 FPGA、SoC 和 Versal ACAP)上開發(fā)嵌入式軟件和加速應(yīng)用。Xilinx主要宣傳
2020-11-04 12:03:255065

如何把賽靈思SDK工程移植到Vitis

從 2019.2 版開始,賽靈思 SDK 開發(fā)環(huán)境已統(tǒng)一整合到全功能一體化的 Vitis 統(tǒng)一軟件平臺 中。 馬上開始將工程從賽靈思 SDK 移植到 Vitis 吧。 Vivado 工程升級 工程
2020-11-09 16:57:122279

何在Vitis中把設(shè)置信息傳遞到底層的Vivado

Vitis完成這個過程的底層,實際調(diào)用的是Vivado。Vitis會指定默認(rèn)的Vivado策略來執(zhí)行綜合和實現(xiàn)的步驟。當(dāng)默認(rèn)的Vivado策略無法達(dá)到預(yù)期的時序要求時,我們需要在Vivado中分
2022-08-02 08:03:381016

Vitis AI Library體驗之OCR識別

Vitis AI Library是一組高層次庫和 API,專為利用 DPU 高效執(zhí)行 AI 推斷而構(gòu)建。它是基于 Vitis AI運行時利用 Vitis運行時統(tǒng)一 API 來構(gòu)建的,能夠為 XRT 提供完整支持。
2023-10-17 08:23:20519

Vitis AI Model Zone軟件平臺具備哪些功能?

Vitis AI Model Zone軟件平臺具備哪些功能?Vitis AI Model Zone軟件平臺的應(yīng)用范圍包括哪些?
2021-07-09 06:44:28

Vitis準(zhǔn)備工程及注意事項有哪些

Vitis準(zhǔn)備工程及注意事項
2021-01-25 06:26:20

Vitis怎么使用?

找到vitisvivado->tools->launch vitis ide如果打開失敗,說明沒有安裝vitis,先進(jìn)行安裝安裝vitisvivado->help->Add
2020-12-23 17:10:37

Vitis的使用教程

在學(xué)習(xí)ZYNQ嵌入式開發(fā)的過程,正點原子的教程是采用SDK,而我下載的vivado2020.1已經(jīng)變成了vitis,所以寫一這篇博客,方便后續(xù)查閱。
2021-02-04 07:09:50

Vitis程序怎么編寫?

RTC介紹中斷介紹Vitis程序編寫
2021-02-25 07:39:08

vitis和vivado有什么區(qū)別和聯(lián)系呢?

vitis和vivado有什么區(qū)別和聯(lián)系呢
2023-10-16 07:55:35

FPGA高層次綜合HLS之Vitis HLS知識庫簡析

,Vivado 2019.1之前(包括),HLS工具叫Vivado HLS,之后為了統(tǒng)一將HLS集成到Vitis里了,集成之后增加了一些功能,同時將這部分開源出來了。Vitis HLS是Vitis AI
2022-09-07 15:21:54

OpenCL多Kernel并行計算結(jié)果討論分析

,可以使用sp標(biāo)志和slr標(biāo)志指定 conn_u200.cfg 配置文件的DDR和SLR連接方式,按照經(jīng)驗來說,注釋掉sp標(biāo)志和slr標(biāo)志可以達(dá)到更高的時鐘頻率,但生成的DDR和SLR連接方式不固定
2023-12-31 21:31:32

OrCAD 16.3如何設(shè)定Wire的寬度和顏色?而不是Line的寬度

求助各位高手:如何在OrCAD 16.3, 設(shè)定Wire的寬度和顏色?而不是Line的顏色和寬度.
2012-07-20 20:32:08

Vivado硬件平臺更新后Vitis工程如何更新

源文件,之后Clean,再之后Build(Ctrl + B)?! ∽ⅲ褐虚g會彈出來一個錯誤的提示,不用理會,等待工程編譯完成,錯誤提示就不存在了?!   「哪夸浐?b class="flag-6" style="color: red">vitis工程需要重新加載平臺  在建
2021-01-15 16:46:02

dm385 kernel console 配置問題

,校驗通過 ,但是串口輸出停留在 start kernel ...? led燈也正常閃爍,? 懷疑是kernelconsole 配置錯誤,但是在board-dm385ipnc.h未找到serial相關(guān)的 端口 頻率 gpio使能等配置,請問具體配置一般在什么文件下面?
2018-06-23 06:07:54

hi3861如何在移植的main.c初始化kernel和系統(tǒng)

指針地址調(diào)用entry函數(shù),但asm文件指向重啟函數(shù)。需求:請簡要說明如何在移植的main.c初始化kernel和系統(tǒng)
2020-11-19 12:03:44

【KV260視覺入門套件試用體驗】+02.開發(fā)環(huán)境安裝Vitis/Vivado(zmj)

:在CentOS 7 和CentOS 8的操作方式有些差異,需要在配置前注意系統(tǒng)版本,此處以CentOS-7.9為例進(jìn)行說明。 1. 系統(tǒng)軟件安裝 Vitis需要一些軟件或者依賴庫,優(yōu)先解決該
2023-08-27 21:22:34

【KV260視覺入門套件試用體驗】Vitis AI Library體驗之OCR識別

翻譯成計算機(jī)文字的過程;即,針對印刷體字符,采用光學(xué)的方式將紙質(zhì)文檔的文字轉(zhuǎn)換成為黑白點陣的圖像文件,并通過識別軟件將圖像的文字轉(zhuǎn)換成文本格式,供文字處理軟件進(jìn)一步編輯加工的技術(shù)。如何除錯或利用
2023-10-16 23:25:11

【KV260視覺入門套件試用體驗】Vitis AI 初次體驗

一、基礎(chǔ)環(huán)境 硬件:KV260視覺入門套件 攝像頭:海康720P USB攝像頭(因為部署Vitis AI之后懶得poweroff插MIPI camera了,直接USB上) 軟件:Ubuntu
2023-09-10 13:15:24

【KV260視覺入門套件試用體驗】Vitis AI 構(gòu)建開發(fā)環(huán)境,并使用inspector檢查模型

量化 七、Vitis AI 通過遷移學(xué)習(xí)訓(xùn)練自定義模型 八、Vitis AI 將自定義模型編譯并部署到KV260 鋪墊 Vitis AI 是什么? Vitis AI 是賽靈思公司推出的一款綜合 AI
2023-10-14 15:34:26

【KV260視覺入門套件試用體驗】Vitis-AI加速的YOLOX視頻目標(biāo)檢測示例體驗和原理解析

本文將介紹如何使用Vitis-AI加速YOLOX模型實現(xiàn)視頻的目標(biāo)檢測,并對相關(guān)源碼進(jìn)行解讀。由于演示的示例程序源碼是Vitis-AI開源項目提供的,本文演示之前會介紹所需要的準(zhǔn)備工作。演示之后
2023-10-06 23:32:47

【KV260視覺入門套件試用體驗】五、VITis AI (人臉檢測和人體檢測)

都已編譯到預(yù)構(gòu)建的 Vitis AI 開發(fā)板鏡像。您可直接運行示例。如有新程序,請在主機(jī)側(cè)對其進(jìn)行編譯并將可執(zhí)行程序復(fù)制到目標(biāo)。 1. 使用 scp 命令將
2023-09-26 16:22:43

【KV260視覺入門套件試用體驗】八、VITis AI自動駕駛多任務(wù)執(zhí)行MultiTask V3

是一種模型,旨在同時執(zhí)行自動駕駛場景的不同任務(wù),同時實現(xiàn)優(yōu)異的性能和效率。這些任務(wù)包括對象檢測、分割、車道檢測、可行駛區(qū)域分割和深度估算,這些都是自動駕駛感知模塊的重要組成部分。 三、代碼實現(xiàn)
2023-09-26 16:43:01

【KV260視覺入門套件試用體驗】六、VITis AI車牌檢測&車牌識別

車牌的圖像進(jìn)行分析,最終截取出只包含車牌的一個圖塊的過程。這個步驟的主要目的是降低在車牌識別過程的計算量,如果直接對原始的圖像進(jìn)行車牌識別,會非常的慢,因此需要檢測的過程。 車牌識別是一種通過計算機(jī)
2023-09-26 16:28:10

【KV260視覺入門套件試用體驗】基于Vitis AI的ADAS目標(biāo)識別

。 三、ADAS目標(biāo)識別 Vitis AI 提供L了許多實例,其中包括一個ADAS目標(biāo)識別的demo,在Vitis-AI/examples/vai_runtime/adas_detection
2023-09-27 23:21:32

【KV260視覺入門套件試用體驗】部署vitis-ai環(huán)境以及測試demo

%BD-Vitis-AI-Library 從步驟3下載 vitis-ai-runtime-3.0.0.tar.gz 安裝位置為/usr/lib 和 /usr/include 這里面包含了所有需要的庫。在/usr/bin還有
2023-08-27 23:35:48

【KV260視覺入門套件試用體驗】部署DPU鏡像并運行Vitis AI圖像分類示例程序

本文首先將會對Vitis統(tǒng)一軟件平臺和Vitsi AI進(jìn)行簡單介紹,然后介紹如何在KV260上部署DPU鏡像,最后在KV260 DPU鏡像上運行Vitis AI自帶的圖像分類示例。通過本文,你將會
2023-09-10 23:01:02

使用Vitis HLS創(chuàng)建屬于自己的IP相關(guān)資料分享

1、使用Vitis HLS創(chuàng)建屬于自己的IP高層次綜合(High-level Synthesis)簡稱HLS,指的是將高層次語言描述的邏輯結(jié)構(gòu),自動轉(zhuǎn)換成低抽象級語言描述的電路模型的過程。對于AMD
2022-09-09 16:45:27

使用Vitis 在EBAZ4205(ZYNQ)礦機(jī)上實現(xiàn)"Hello World!"

。3.Vitsi 開始調(diào)試在 Vivado 2019.2 啟動 Vitis 的方式 與我現(xiàn)在用的 vivado 2017.4 有些不一樣,當(dāng)然這一點也不清楚是在 2019.2 版本做的改變還是在2018版本
2020-03-06 22:59:12

關(guān)于evmskAM335X在U-BOOT的MPU頻率設(shè)定。

里面U-BOOT的版本為“u-boot-2013.01.01-psp06.00.00.00”,看U-BOOT里面設(shè)定MPU和DDR的頻率的時候,有幾點疑問: 1. 在clock.c的文件(路徑
2018-06-21 05:06:58

何在設(shè)定的掃描上下時間以對數(shù)步長從開始掃描到停止頻率?

我希望在設(shè)定的掃描上下時間以對數(shù)步長從開始掃描到停止頻率。我怎么能夠? 以上來自于谷歌翻譯 以下為原文I wish to sweep from a start to a stop
2019-07-03 09:48:15

何在Matlab編寫一個S函數(shù) 設(shè)定值是一個梯形函數(shù)的輸入

何在Matlab編寫一個S函數(shù)設(shè)定值是把圖2的constant代替成圖1的函數(shù)拜托了~~
2017-05-08 16:37:05

何在VMware安裝ubuntu 16.04?

何在VMware安裝ubuntu 16.04如何安裝Vitis AI幾個常見的docker指令
2021-02-24 06:24:00

何在uboot節(jié)點提升CPU頻率

何在uboot節(jié)點提升CPU頻率呢?uboot的啟動log的信息該怎樣去修改呢?
2021-12-29 06:39:52

何在動量為導(dǎo)體表面分配頻率相關(guān)的表面阻抗

親愛的,我想知道如何在動量為導(dǎo)體表面分配頻率相關(guān)的表面阻抗。我所擁有的是存儲在文件“Re(Zs)和Im(Zs)與頻率的表面阻抗Zs的列表值,其中Zs是使用更精確模型在別處計算的表面阻抗。謝謝
2019-03-11 06:28:37

如何設(shè)定AD7606例程里數(shù)據(jù)的采樣頻率?

小弟新手,求教AD7606例程里數(shù)據(jù)的采樣頻率是如何設(shè)定
2019-07-09 08:44:55

如何將RTT移植到Vitis2019.2工程

我嘗試將RTT移植到Vitis2019.2工程,硬件平臺為Zynq Ultrascale+ MPSoC ZU3EG 的自制板子。我已經(jīng)移植了RTT源碼/bsp/zynqmp-r5-axu4ev
2022-09-15 14:11:28

更新Vivado硬件平臺后如何快捷更新Vitis工程?

Vivado硬件平臺更新后Vitis工程如何快捷更新
2021-03-08 08:00:55

請問如何在編程過程修改NuMicro?系列芯片的外部晶體(H XT)的設(shè)定值?

何在編程過程修改NuMicro?系列芯片的外部晶體(H XT)的設(shè)定值?
2020-11-27 06:00:02

何在PCB下設(shè)定不同的鋪銅區(qū)域安全間距及切銅

何在PCB下設(shè)定不同的鋪銅區(qū)域安全間距及切銅,有借鑒意義。
2016-12-16 21:54:480

何在OpenCL 2.0中實現(xiàn)Sierpinski Carpet Kernel

在這個簡短的視頻中,您將學(xué)習(xí)如何在OpenCL 2.0中實現(xiàn)Sierpinski Carpet Kernel
2018-11-07 06:20:002917

何在Vitis HLS中使用C語言代碼創(chuàng)建AXI4-Lite接口

在本教程中,我們將來聊一聊有關(guān)如何在 Vitis HLS 中使用 AXI4-Lite 接口創(chuàng)建定制 IP 的基礎(chǔ)知識。
2020-09-13 10:04:195961

淺談Vitis 加速庫 可擴(kuò)展,靈活度高

Vitis 加速庫 Vitis 統(tǒng)一軟件平臺包括一組廣泛的、性能優(yōu)化的開源庫,這些庫提供了即開即用的加速功能,并且對現(xiàn)有應(yīng)用實現(xiàn)最小化代碼更改或零更改。 常見的 Vitis 加速庫(用于數(shù)學(xué)、統(tǒng)計
2020-11-23 15:45:071412

何在 Vitis 中使用 UIO 驅(qū)動框架創(chuàng)建簡單的 Linux 用戶應(yīng)用

Linux嵌入式設(shè)計中最基本的任務(wù)之一是創(chuàng)建用戶應(yīng)用程序。 在本篇博文中,我們將探討如何在 Vitis 中使用 UIO 驅(qū)動框架創(chuàng)建簡單的 Linux 用戶應(yīng)用。 1 硬件設(shè)計 本次
2020-11-20 14:05:343840

Vitis 更新了?獲獎了?還不快來體驗嗎?

Vitis迎來了版本更新,Vitis 2020.2 帶來更加快捷智能的使用體驗。首次引入Vitis?AI Engine( AI引擎)編譯器,并提供多個加速功能。
2020-12-09 09:10:251284

何在Vitis中封裝加速平臺?

這是《創(chuàng)建 Vitis 加速平臺》系列的第 3 篇博文。在前文中,我們講解了如何創(chuàng)建硬件和軟件工程。在本文中,我們將講解如何在 Vitis 中將所有這些工程封裝在一起。 在 Vitis 中加速軟件
2020-12-26 10:20:542465

Vitis初探—1.將設(shè)計從SDSoC/Vivado HLS遷移到Vitis上的教程

本文介紹如何一步一步將設(shè)計從SDSoC/Vivado HLS遷移到Vitis平臺。
2022-07-25 17:45:483057

Vitis軟件平臺、vitis實例、裸機(jī)SOC(SDK)程序移植教程

賽靈思公司(Xilinx)推出Vitis——這是一款統(tǒng)一軟件平臺,可以讓包括軟件工程師和AI科學(xué)家在內(nèi)的廣大開發(fā)者都能受益于硬件靈活應(yīng)變的優(yōu)勢。歷經(jīng)5年、投入總計1000人打造而成,Vitis統(tǒng)一軟件平臺無需用戶深入掌握硬件專業(yè)知識,即可根據(jù)軟件或算法代碼自動適配和使用賽靈思硬件架構(gòu)。
2022-07-25 18:07:1413520

Vitis的使用教程

在學(xué)習(xí)ZYNQ嵌入式開發(fā)的過程中,正點原子的教程是采用SDK,而我下載的vivado2020.1已經(jīng)變成了vitis,所以寫一這篇博客,方便后續(xù)查閱。
2022-07-25 18:03:303090

Vitis IDE入門helloworld程序

第一個Xilinx Vitis IDE入門helloworld程序
2022-07-25 17:37:23993

Vitis軟件平臺、vitis實例、裸機(jī)SOC(SDK)程序移植

賽靈思公司(Xilinx)推出Vitis——這是一款統(tǒng)一軟件平臺,可以讓包括軟件工程師和AI科學(xué)家在內(nèi)的廣大開發(fā)者都能受益于硬件靈活應(yīng)變的優(yōu)勢。歷經(jīng)5年、投入總計1000人打造而成,Vitis統(tǒng)一軟件平臺無需用戶深入掌握硬件專業(yè)知識,即可根據(jù)軟件或算法代碼自動適配和使用賽靈思硬件架構(gòu)。
2021-01-31 07:49:3716

Vitis初探—1.將設(shè)計從SDSoC/Vivado HLS遷移到Vitis

本文介紹如何一步一步將設(shè)計從SDSoC/Vivado HLS遷移到Vitis平臺。
2021-01-31 08:12:028

Vitis使用教程

在學(xué)習(xí)ZYNQ嵌入式開發(fā)的過程中,正點原子的教程是采用SDK,而我下載的vivado2020.1已經(jīng)變成了vitis,所以寫一這篇博客,方便后續(xù)查閱。
2021-02-21 06:48:5117

Vitis AI1.1 系列教程1——軟件安裝

本博文介紹Vitis AI1.1 系列軟件安裝教程。
2021-03-01 10:36:555

何在 Vitis 中調(diào)試 Zynq UltraScale 器件啟動鏡像

在本篇博文中,我們將探討如何在 Vitis 中調(diào)試 Zynq UltraScale 器件啟動鏡像。這些啟動鏡像包括 ARM 可信固件 (ATF) 和 U-boot。 本篇博文乃是系列博文中
2021-06-01 15:35:452709

怎么在Vitis設(shè)定Kernel頻率?

Vitis 統(tǒng)一軟件平臺中使用Alveo系列開發(fā)板設(shè)計加速Kernel時,系統(tǒng)會自動為Kernel的時鐘設(shè)置默認(rèn)頻率。 以 xilinx_u200_qdma_201910_1 平臺
2021-06-12 14:19:0036855

怎么在Vitis加速設(shè)計中為Kernel創(chuàng)建面積約束

本文來自賽靈思高級產(chǎn)品應(yīng)用工程師 Hong Han Alveo系列開發(fā)板上的平臺其實是一個DFX設(shè)計的靜態(tài)部分,在Vitis 統(tǒng)一軟件平臺中使用Alveo系列開發(fā)板設(shè)計加速Kernel, 最終這些
2021-06-18 10:15:1436578

如何基于Vitis中把設(shè)置信息傳遞到底層的Vivado

Vitis 統(tǒng)一軟件平臺中使用v++ -link命令,可以把各種類型Kernel(C, C++, OpenCL C, 以及 RTL)的對象文件(.XO)整合到目標(biāo)平臺中,最終生成器件的二進(jìn)制文件
2021-07-28 10:12:471758

HLS導(dǎo)出的.xo文件如何導(dǎo)入到Vitis里面

Q1 HLS導(dǎo)出的.xo文件如何導(dǎo)入到Vitis里面?需要把.xo文件解壓,然后把文件夾導(dǎo)入到Vitis Kernel/src文件夾下嗎? 這下圖中,將xo文件作為源文件import時,xo文件顯示
2021-08-26 17:03:522220

基于Vitis HLS的加速圖像處理

Vitis Vision庫是OpenCV和Vision功能的加速庫,可在Vitis環(huán)境中使用,這些庫的L1目錄是示例設(shè)計。為了適應(yīng)各種用戶環(huán)境,從2020.1版本開始,Xilinx不再
2022-02-16 16:21:382015

使用Trace View對對Kernel進(jìn)行性能仿真分析

Kernel進(jìn)行性能分析需要對其進(jìn)行仿真,同時還要用到Vitis Analyzer。為便于說明,我們以一個簡單的Vitis工程為例。這個工程中有兩個kernel,相應(yīng)的代碼如下圖所示
2022-03-15 15:30:231288

Vitis HLS工具簡介及設(shè)計流程

Vitis HLS 是一種高層次綜合工具,支持將 C、C++ 和 OpenCL 函數(shù)硬連線到器件邏輯互連結(jié)構(gòu)和 RAM/DSP 塊上。Vitis HLS 可在Vitis 應(yīng)用加速開發(fā)流程中實現(xiàn)硬件
2022-05-25 09:43:361930

何在IP的kernel module里設(shè)置并使用IP interrupt

生成的 device tree 里 axigpio core 的 driver 是 xilinx driver,我們需要把它替換為我們生成的 kernel module 的 drivername
2022-06-30 09:48:49538

何在Vitis設(shè)定Kernel頻率

Kernel Estimate報告中,可以看到,Target Clock已經(jīng)按要求設(shè)置成200Mhz. 說明 Vitis_HLS是按照200Mhz的要求來綜合Kernel的代碼的.
2022-07-01 09:52:5336129

何在Vitis HLS中使用C語言代碼創(chuàng)建AXI4-Lite接口

您是否想創(chuàng)建自己帶有 AXI4-Lite 接口的 IP 卻感覺無從著手?本文將為您講解有關(guān)如何在 Vitis HLS 中使用 C 語言代碼創(chuàng)建 AXI4-Lite 接口的基礎(chǔ)知識。
2022-07-08 09:40:431232

Vitis HLS如何添加HLS導(dǎo)出的.xo文件

HLS導(dǎo)出的.xo文件如何導(dǎo)入到Vitis里面?需要把.xo文件解壓,然后把文件夾導(dǎo)入到Vitis Kernel/src文件夾下嗎?
2022-08-03 11:20:262662

何在Vitis中把設(shè)置信息傳遞到底層的Vivado

本篇博文將繼續(xù)介紹在Vitis中把Settings信息傳遞到底層的Vivado。
2022-08-02 10:26:41711

何在Vitis加速設(shè)計中為Kernel創(chuàng)建面積約束

Alveo系列開發(fā)板上的平臺其實是一個DFX設(shè)計的靜態(tài)部分,在Vitis 統(tǒng)一軟件平臺中使用Alveo系列開發(fā)板設(shè)計加速Kernel, 最終這些Kernel的邏輯會在分布在DFX設(shè)計的動態(tài)區(qū)域。
2022-08-02 09:38:3736376

Vitis中調(diào)試ARM可信固件和U-boot

在本篇博文中,我們將探討如何在 Vitis 中調(diào)試 Zynq UltraScale 器件啟動鏡像。這些啟動鏡像包括 ARM 可信固件 (ATF) 和 U-boot。
2022-08-02 10:14:592733

何在IP的kernel module里設(shè)置并使用IP interrupt

有時我們需要為官方 IP 或者自己創(chuàng)建的 IP 生成 kernel module,然后在 linux kernel space 里使用 kernel module 來控制這個 IP。如果要使用 IP 中斷,我們需要在 kernel module 代碼里獲取設(shè)備中斷并建立中斷服務(wù)程序。
2022-08-02 11:35:23421

使用AXI4-Lite將Vitis HLS創(chuàng)建的IP連接到PS

在 AXI 基礎(chǔ)第 6 講 - Vitis HLS 中的 AXI4-Lite 簡介中,使用 C 語言在 HLS 中創(chuàng)建包含 AXI4-Lite 接口的 IP。在本篇博文中,我們將學(xué)習(xí)如何導(dǎo)出 IP
2022-08-02 09:43:05579

Vitis HLS知識庫總結(jié)

對于AMD Xilinx而言,Vivado 2019.1之前(包括),HLS工具叫Vivado HLS,之后為了統(tǒng)一將HLS集成到Vitis里了,集成之后增加了一些功能,同時將這部分開源出來了。Vitis HLS是Vitis AI重要組成部分,所以我們將重點介紹Vitis HLS。
2022-09-02 09:06:232856

電源技巧:如何在隔離式電源中測量頻率響應(yīng)

電源技巧:如何在隔離式電源中測量頻率響應(yīng)
2022-11-04 09:51:390

Zynq上使用Vitis的雙ARM Hello World

電子發(fā)燒友網(wǎng)站提供《Zynq上使用Vitis的雙ARM Hello World.zip》資料免費下載
2022-12-14 10:15:400

kernel panic流程分析

我們在項目開發(fā)過程中,很多時候會出現(xiàn)由于某種原因經(jīng)常會導(dǎo)致手機(jī)系統(tǒng)死機(jī)重啟的情況(重啟分Android重啟跟kernel重啟,而我們這里只討論kernel重啟也就是 kernel panic 的情況
2023-01-19 16:14:00701

電機(jī)控制中載波頻率設(shè)定的五個因素

  電機(jī)控制中載波頻率是非常重要的因素,其值不能設(shè)定太高,同樣也不能設(shè)定太低,通常載波頻率設(shè)定與五個因素有關(guān):基波頻率、硬件限制、諧波電流、內(nèi)部軟件的實現(xiàn)、功率模塊溫升,這期主要講講與這幾個因素有關(guān)的原因。
2023-01-13 14:58:506961

AMD全新Vitis HLS資源現(xiàn)已推出

AMD Vitis HLS 工具允許用戶通過將 C/C++ 函數(shù)綜合成 RTL,輕松創(chuàng)建復(fù)雜的 FPGA 算法。Vitis HLS 工具與 Vivado Design Suite(用于綜合、布置和布線)及 Vitis 統(tǒng)一軟件平臺(用于所有異構(gòu)系統(tǒng)設(shè)計和應(yīng)用)高度集成。
2023-04-23 10:41:01652

Vitis IDE Git集成快速入門

在本快速入門演示中,將探討如何在 Vitis 中使用 Git 集成以及如何使用團(tuán)隊操作來共享 Vitis 工程。
2023-05-12 15:01:00566

何在Vitis HLS GUI中使用庫函數(shù)?

Vitis? HLS 2023.1 支持新的 L1 庫向?qū)?,本文將講解如何下載 L1 庫、查看所有可用功能以及如何在 Vitis HLS GUI 中使用庫函數(shù)。
2023-08-16 10:26:16546

何在KV260上快速體驗Vitsi AI圖像分類示例程序

本文首先將會對Vitis統(tǒng)一軟件平臺和Vitsi AI進(jìn)行簡單介紹,然后介紹如何在KV260上部署DPU鏡像,最后在KV260 DPU鏡像上運行Vitis AI自帶的圖像分類示例。通過本文,你將會
2023-09-12 10:02:08968

Vitis AI優(yōu)化器指南

電子發(fā)燒友網(wǎng)站提供《Vitis AI優(yōu)化器指南.pdf》資料免費下載
2023-09-14 11:04:380

Vitis Model Composer用戶指南

電子發(fā)燒友網(wǎng)站提供《Vitis Model Composer用戶指南.pdf》資料免費下載
2023-09-14 09:59:150

Vitis Model Composer教程

電子發(fā)燒友網(wǎng)站提供《Vitis Model Composer教程.pdf》資料免費下載
2023-09-14 09:52:290

Vitis AI用戶指南

電子發(fā)燒友網(wǎng)站提供《Vitis AI用戶指南.pdf》資料免費下載
2023-09-13 15:00:210

Vitis HLS移植指南

電子發(fā)燒友網(wǎng)站提供《Vitis HLS移植指南.pdf》資料免費下載
2023-09-13 09:21:120

Vitis AI庫用戶指南

電子發(fā)燒友網(wǎng)站提供《Vitis AI庫用戶指南.pdf》資料免費下載
2023-09-15 10:46:570

kernel日志寫入logd介紹

kernel日志寫入logd介紹 通過logcat命令獲取kernel日志比較特殊,故作為一個例子進(jìn)行梳理。 2.3.1 整體流程 2.3.2 命令打印kernel日志 通過logcat
2023-11-23 17:11:17208

Vitis 統(tǒng)一軟件平臺文檔

AMD Vitis 軟件平臺是一款開發(fā)環(huán)境,主要用于開發(fā)包括 FPGA 架構(gòu)、Arm 處理器子系統(tǒng)和 AI 引擎在內(nèi)的設(shè)計。Vitis 工具與 AMD Vivado ML 設(shè)計套件相結(jié)合,可為
2023-12-20 10:00:02154

Vitis AI用戶指南

電子發(fā)燒友網(wǎng)站提供《Vitis AI用戶指南.pdf》資料免費下載
2024-01-03 10:51:520

已全部加載完成