0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

HLS導(dǎo)出的.xo文件如何導(dǎo)入到Vitis里面

XILINX開發(fā)者社區(qū) ? 來源:XILINX開發(fā)者社區(qū) ? 作者:賽靈思開發(fā)者 ? 2021-08-26 17:03 ? 次閱讀

Q1

HLS導(dǎo)出的.xo文件如何導(dǎo)入到Vitis里面?需要把.xo文件解壓,然后把文件夾導(dǎo)入到Vitis Kernel/src文件夾下嗎?

這下圖中,將xo文件作為源文件import時,xo文件顯示為灰色,添加不了

A1

只需要把xo文件作為源文件加入Vitis工程即可(Link時會直接使用)

最后一個窗口選中xo文件的所在目錄,點窗口右上角“Open”,然后就能在目錄中選擇要加的源文件(包括xo文件)如下圖:

總結(jié):不需要進到最后一層,添加的是.xo文件的上層文件夾。把這個文件夾添加進去之后再勾選.xo文件

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 文件
    +關(guān)注

    關(guān)注

    1

    文章

    578

    瀏覽量

    25251
  • HLS
    HLS
    +關(guān)注

    關(guān)注

    1

    文章

    132

    瀏覽量

    24708
  • Vitis
    +關(guān)注

    關(guān)注

    0

    文章

    149

    瀏覽量

    7870

原文標題:本周一問 | Vitis HLS 如何添加HLS導(dǎo)出的.xo文件?

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    使用AMD Vitis Unified IDE創(chuàng)建HLS組件

    這篇文章在開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎(chǔ)上撰寫,但使用的是 AMD Vitis Unifie
    的頭像 發(fā)表于 06-20 10:06 ?327次閱讀
    使用AMD <b class='flag-5'>Vitis</b> Unified IDE創(chuàng)建<b class='flag-5'>HLS</b>組件

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個 HLS IP,通過 AXI4 接口從存儲器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學(xué)運算,然后將數(shù)據(jù)寫回存儲器。接著會在 AMD Vivado Design Suite 設(shè)計中使用此
    的頭像 發(fā)表于 06-13 09:50 ?403次閱讀
    如何使用AMD <b class='flag-5'>Vitis</b> <b class='flag-5'>HLS</b>創(chuàng)建<b class='flag-5'>HLS</b> IP

    TSolidX應(yīng)用:液晶掩膜結(jié)構(gòu)GDSⅡ文件的生成和導(dǎo)出

    TX系列的布局編輯器TX Layout軟件可以支持GDSⅡ文件導(dǎo)入導(dǎo)出,其功能如下: 1. GDS文件導(dǎo)入 1.1創(chuàng)建一個帶有GDSⅡ
    發(fā)表于 05-20 08:45

    Allegro Skill封裝功能-導(dǎo)出device文件介紹與演示

    焊盤連接,Device文件會明確這種映射。Device文件僅適用于導(dǎo)入第三方網(wǎng)表的情況,PCB導(dǎo)入第三方網(wǎng)表不能直接與原理圖進行交互式,這時候需要導(dǎo)
    發(fā)表于 04-19 09:44 ?569次閱讀
    Allegro Skill封裝功能-<b class='flag-5'>導(dǎo)出</b>device<b class='flag-5'>文件</b>介紹與演示

    無法將自定義COCO數(shù)據(jù)集導(dǎo)入到OpenVINO? DL Workbench怎么解決?

    JSON包含以下格式注釋的文件:{ \"images\": [], \"annotations\": [] } 創(chuàng)建自定義 COCO 數(shù)據(jù)集。 無法將自定義 COCO 數(shù)據(jù)集導(dǎo)入到OpenVINO? DL Workbench: 上傳數(shù)據(jù)集時發(fā)生錯誤:未知數(shù)據(jù)集類型
    發(fā)表于 03-05 06:02

    如何將python文件導(dǎo)入到ROS系統(tǒng)中

    本文通過使用myCobot機械臂進行QR碼視覺追蹤的實踐案例分析,介紹如何將 python 文件導(dǎo)入到 ROS 系統(tǒng)中。
    的頭像 發(fā)表于 02-11 11:08 ?722次閱讀
    如何將python<b class='flag-5'>文件</b><b class='flag-5'>導(dǎo)入到</b>ROS系統(tǒng)中

    請問使用AFE4400SPO2EVM測試完之后,GUI里面的數(shù)據(jù)如何作為原始數(shù)據(jù)導(dǎo)入到python操作界面里呢?

    請問使用AFE4400SPO2EVM測試完之后,GUI里面的數(shù)據(jù)如何作為原始數(shù)據(jù)導(dǎo)入到python操作界面里呢?
    發(fā)表于 01-03 07:38

    AMC1305L25怎么樣才可以把這個芯片的模型數(shù)據(jù)什么的導(dǎo)入到TINA或者是MULTISM里面進行仿真?。?/a>

    在下想做一個AMC1305L25這個芯片的仿真,請問怎么樣才可以把這個芯片的模型數(shù)據(jù)什么的導(dǎo)入到TINA或者是MULTISM里面進行仿真??!求助各位
    發(fā)表于 12-20 07:07

    請問怎么將purepath studio(Home audio) mini DSP GDE代碼怎么導(dǎo)入到tas5754?

    我用的評估板是tas5754,請問怎么將 purepath studio(Home audio) mini DSP GDE代碼怎么導(dǎo)入到評估板?
    發(fā)表于 10-23 07:37

    立創(chuàng)商城導(dǎo)出來的CAE和PCB封裝用PADS導(dǎo)入遇到的問題

    導(dǎo)入的低版本DXP格式 如果采用第一種方法導(dǎo)入,就出現(xiàn)了分配CAE封裝的時候,管腳不能自動識別的問題,請問這個問題有解嗎?只不過不想自己畫CAE封裝而已,在pads里面,想直接導(dǎo)入
    發(fā)表于 09-21 17:17

    請問如何把INA321的Pspice模型導(dǎo)入到proteus里?

    請問,如何把INA321的Pspice模型導(dǎo)入到proteus里?
    發(fā)表于 09-11 07:23

    AD畫完原理圖后如何導(dǎo)入PCB

    在Altium Designer(簡稱AD)中,將畫完的原理圖導(dǎo)入到PCB(Printed Circuit Board,印制電路板)是一個關(guān)鍵的設(shè)計步驟。以下是導(dǎo)入過程: 一、準備階段 確保原理圖
    的頭像 發(fā)表于 09-02 16:32 ?1.5w次閱讀

    altium怎么把原理圖導(dǎo)入pcb

    在Altium Designer中,將原理圖導(dǎo)入到PCB設(shè)計是一個關(guān)鍵的步驟,它確保了電路設(shè)計的準確性和可制造性。這個過程涉及多個階段,包括原理圖的創(chuàng)建、編譯、檢查以及最終的導(dǎo)入到PCB。 1.
    的頭像 發(fā)表于 09-02 16:27 ?3977次閱讀

    直接下載了OPA659的PCB封裝,用ultra librarian導(dǎo)入到cadence allegro 16.6里面,為什么會報錯?

    直接下載了OPA659的PCB封裝,用ultra librarian 導(dǎo)入到cadence allegro 16.6里面了,但是想要放置板子上的時候會報錯: E- (SPMHGE-82
    發(fā)表于 08-27 08:29

    NE5534導(dǎo)入到Pspice只有七個腳,且按照生成的.lib文件對應(yīng)的管腳連接的電路仿真出錯怎么解決?

    NE5534導(dǎo)入到Pspice只有七個腳 且按照生成的.lib文件對應(yīng)的管腳連接的電路仿真出錯 求解NE5534的準確pspice模型
    發(fā)表于 08-15 08:10

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會員交流學(xué)習(xí)
    • 獲取您個性化的科技前沿技術(shù)信息
    • 參加活動獲取豐厚的禮品