變化的信號(例如階躍信號)沿傳輸線由A到B傳播,傳輸線C-D上會產(chǎn)生耦合信號,變化的信號一旦結(jié)束也就是信號恢復(fù)到穩(wěn)定的直流電平時,耦合信號也就不存在了,因此串擾僅發(fā)生在信號跳變的過程當中,并且信號沿的變化(轉(zhuǎn)換率)越快,產(chǎn)生的串擾也就越大。 空間中耦合的電磁場可以提取為無數(shù)耦合電容和耦合電感的集合,其中由耦合電容產(chǎn)生的串擾信號在受害網(wǎng)絡(luò)上可以分成前向串擾和反向串擾Sc,這個兩個信號極性相同;由耦合電感產(chǎn)生的串擾信號也分成前向串擾和反向串擾SL,這兩個信號極性相反。
耦合電感電容產(chǎn)生的前向串擾和反向串擾同時存在,并且大小幾乎相等,這樣,在受害網(wǎng)絡(luò)上的前向串擾信號由于極性相反,相互抵消,反向串擾極性相同,疊加增強。串擾分析的模式通常包括默認模式,三態(tài)模式和最壞情況模式分析。
默認模式類似我們實際對串擾測試的方式,即侵害網(wǎng)絡(luò)驅(qū)動器由翻轉(zhuǎn)信號驅(qū)動,受害網(wǎng)絡(luò)驅(qū)動器保持初始狀態(tài)(高電平或低電平),然后計算串擾值。這種方式對于單向信號的串擾分析比較有效。三態(tài)模式是指侵害網(wǎng)絡(luò)驅(qū)動器由翻轉(zhuǎn)信號驅(qū)動,受害的網(wǎng)絡(luò)的三態(tài)終端置為高阻狀態(tài),來檢測串擾大小。這種方式對雙向或復(fù)雜拓樸網(wǎng)絡(luò)比較有效。最壞情況分析是指將受害網(wǎng)絡(luò)的驅(qū)動器保持初始狀態(tài),仿真器計算所有默認侵害網(wǎng)絡(luò)對每一個受害網(wǎng)絡(luò)的串擾的總和。
這種方式一般只對個別關(guān)鍵網(wǎng)絡(luò)進行分析,因為要計算的組合太多,仿真速度比較慢。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
原文標題:PCB設(shè)計中,如何避免串擾
文章出處:【微信號:circuit-ele,微信公眾號:PCB工藝技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
相關(guān)推薦
PCB設(shè)計中如何避免串擾
變化的信號(例如階躍信號)
發(fā)表于 03-20 14:04
?690次閱讀
PCB設(shè)計中如何處理串擾問題 變化的信號(例如階躍信號)沿
發(fā)表于 03-20 14:04
變化的信號(例如階躍信號)沿傳輸線由A到B傳播,傳輸線C-D上會產(chǎn)生耦合信號,變化的信號一旦結(jié)束也就是信號恢復(fù)到穩(wěn)定的直流電平時,耦合信號也就不存在了,因此串擾僅發(fā)生在信號跳變的過程當中,并且
發(fā)表于 08-29 10:28
。對于8Gbps及以上的高速應(yīng)用更應(yīng)該注意避免此類問題,為高速數(shù)字傳輸鏈路提供更多裕量。本文針對PCB設(shè)計中由小間距QFN封裝引入串擾的抑制
發(fā)表于 07-30 08:03
變化的信號(例如階躍信號)沿傳輸線由A到B傳播,傳輸線C-D上會產(chǎn)生耦合信號,變化的信號一旦結(jié)束也就是信號恢復(fù)到穩(wěn)定的直流電平時,耦合信號也就不存在了,因此串擾僅發(fā)生在信號跳變的過程當中,并且信號
發(fā)表于 06-13 11:59
在PCB電路設(shè)計中有很多知識技巧,之前我們講過高速PCB如何布局,以及電路板設(shè)計最常用的軟件等問題,本文我們講一下關(guān)于怎么解決PCB設(shè)計中消
發(fā)表于 11-02 09:19
高速PCB設(shè)計中的串擾分析與控制:物理分析與驗證對于確保復(fù)雜、高速PCB板級和系統(tǒng)級設(shè)計的成功起到越來越關(guān)鍵的作用。本文將介紹在信號完整性分
發(fā)表于 06-14 10:02
?0次下載
變化的信號(例如階躍信號)沿傳輸線由A到B傳播,傳輸線C-D上會產(chǎn)生耦合信號,變化的信號一旦結(jié)束也就是信號恢復(fù)到穩(wěn)定的直流電平時,耦合信號也就不存在了,因此串擾僅發(fā)生在信號跳變的過程當中,并且信號沿
發(fā)表于 11-29 14:13
?0次下載
信號頻率變高,邊沿變陡,印刷電路板的尺寸變小,布線密度加大等都使得串擾在高速PCB設(shè)計中的影響顯著增加。串
發(fā)表于 05-29 14:09
?919次閱讀
PCB布局上的串擾可能是災(zāi)難性的。如果不糾正,串擾可能會導(dǎo)致您的成品板完全無法工作,或者可能會受到間歇性問題的困擾。讓我們來看看
發(fā)表于 07-25 11:23
?3178次閱讀
在實際PCB設(shè)計中,3W規(guī)則并不能完全滿足避免串擾的要求。
發(fā)表于 08-19 15:10
?7338次閱讀
高速PCB設(shè)計中,信號之間由于電磁場的相互耦合而產(chǎn)生的不期望的噪聲電壓信號稱為信號串擾。串
發(fā)表于 07-19 09:52
?2383次閱讀
您可能會發(fā)現(xiàn)布局和布線會因攻擊者的蹤跡而產(chǎn)生強烈的串擾。 那么,在設(shè)計中哪里可以找到串擾,
發(fā)表于 01-13 13:25
?2446次閱讀
空間中耦合的電磁場可以提取為無數(shù)耦合電容和耦合電感的集合,其中由耦合電容產(chǎn)生的串擾信號在受害網(wǎng)絡(luò)上可以分成前向串擾和反向串擾Sc,這個兩個信
發(fā)表于 08-21 14:26
?352次閱讀
在PCB設(shè)計中,如何避免串擾? 在PCB設(shè)計中,
發(fā)表于 02-02 15:40
?1797次閱讀
評論