0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

未來十年的芯片路線圖

sakobpqhz6 ? 來源:IC學(xué)習(xí) ? 2023-05-30 16:08 ? 次閱讀

Imec 是世界上最先進(jìn)的半導(dǎo)體研究公司,最近在比利時安特衛(wèi)普舉行的 ITF 世界活動上分享了其亞 1 納米硅和晶體管路線圖。該路線圖讓我們了解了到 2036 年公司將在其實驗室與臺積電、英特爾、Nvidia、AMD、三星和 ASML 等行業(yè)巨頭合作研發(fā)下一個主要工藝節(jié)點和晶體管架構(gòu)的時間表,在許多其他人中。該公司還概述了向其所謂的 CMOS 2.0 的轉(zhuǎn)變,這將涉及將芯片的功能單元(如 L1 和 L2 緩存)分解為比當(dāng)今基于小芯片的方法更先進(jìn)的 3D 設(shè)計。

提醒一下,10 埃等于 1 納米,因此 Imec 的路線圖包含亞“1 納米”工藝節(jié)點。該路線圖概述了標(biāo)準(zhǔn) FinFET 晶體管將持續(xù)到 3nm,然后過渡到新的全柵 (GAA) 納米片設(shè)計,該設(shè)計將在 2024 年進(jìn)入大批量生產(chǎn)。Imec 繪制了 2nm 和 A7(0.7nm)Forksheet設(shè)計的路線圖,隨后分別是 A5 和 A2 的 CFET 和原子通道等突破性設(shè)計。

751a0178-feb3-11ed-90ce-dac502259ad0.png

隨著時間的推移,轉(zhuǎn)移到這些較小的節(jié)點變得越來越昂貴,并且使用單個大芯片構(gòu)建單片芯片的標(biāo)準(zhǔn)方法已經(jīng)讓位于小芯片?;谛⌒酒脑O(shè)計將各種芯片功能分解為連接在一起的不同芯片,從而使芯片能夠作為一個內(nèi)聚單元發(fā)揮作用——盡管需要權(quán)衡取舍。

Imec 對 CMOS 2.0 范式的設(shè)想包括將芯片分解成更小的部分,將緩存和存儲器分成具有不同晶體管的自己的單元,然后以 3D 排列堆疊在其他芯片功能之上。這種方法還將嚴(yán)重依賴背面供電網(wǎng)絡(luò) (BPDN),該網(wǎng)絡(luò)通過晶體管的背面路由所有電力。

讓我們仔細(xì)看看 imec 路線圖和新的 CMOS 2.0 方法。

752e437c-feb3-11ed-90ce-dac502259ad0.png

正如您在上面的相冊中看到的那樣,隨著節(jié)點的進(jìn)步,該行業(yè)面臨著看似無法克服的挑戰(zhàn),但對更多計算能力的需求,尤其是對機(jī)器學(xué)習(xí)人工智能的需求呈指數(shù)級增長。這種需求并不容易滿足。成本飆升,而高端芯片的功耗穩(wěn)步增加——功率縮放仍然是一個挑戰(zhàn),因為 CMOS 工作電壓頑固地拒絕低于 0.7 伏,并且持續(xù)需要擴(kuò)展到更大的芯片帶來了電源和冷卻挑戰(zhàn),這將需要全新的規(guī)避解決方案。

75a7fef6-feb3-11ed-90ce-dac502259ad0.png

雖然晶體管數(shù)量在可預(yù)測的摩爾定律路徑上繼續(xù)翻倍,但其他基本問題也越來越成為每一代新一代芯片的問題,例如互連帶寬的限制嚴(yán)重落后于現(xiàn)代 CPUGPU 的計算能力,從而阻礙了性能并限制這些額外晶體管的有效性。

75bb03fc-feb3-11ed-90ce-dac502259ad0.png

75dc79ec-feb3-11ed-90ce-dac502259ad0.png

imec 晶體管和工藝節(jié)點路線圖

不過,速度更快、密度更大的晶體管是首要任務(wù),而這些晶體管的第一波浪潮將伴隨著 2024 年以 2nm 節(jié)點首次亮相的 Gate All Around (GAA)/Nanosheet 器件,取代為當(dāng)今領(lǐng)先技術(shù)提供動力的三柵極 FinFET 。GAA 晶體管賦予晶體管密度和性能改進(jìn),例如更快的晶體管開關(guān),同時使用與多個鰭片相同的驅(qū)動電流。泄漏也顯著減少,因為溝道完全被柵極包圍,調(diào)整溝道的厚度可以優(yōu)化功耗或性能。

75e8f582-feb3-11ed-90ce-dac502259ad0.png

我們已經(jīng)看到多家芯片制造商采用了這種晶體管技術(shù)的不同變體。行業(yè)領(lǐng)導(dǎo)者臺積電計劃其帶有 GAA 的 N2 節(jié)點將于 2025 年量產(chǎn),因此它將是最后采用新型晶體管的。英特爾采用“intel 20A”工藝節(jié)點的四層 RibbonFET具有四個堆疊的納米片,每個納米片完全由一個門包圍,并將于 2024 年首次亮相。三星是第一家生產(chǎn)用于運(yùn)輸產(chǎn)品的 GAA,但小批量 SF3E pipe-cleane的節(jié)點不會看到大規(guī)模生產(chǎn)。相反,該公司將在 2024 年推出其用于大批量制造的先進(jìn)節(jié)點。

761c88fc-feb3-11ed-90ce-dac502259ad0.png

提醒一下,10 埃 (A) 等于 1 納米。這意味著 A14 是 1.4 納米,A10 是 1 納米,我們將在 2030 年的時間框架內(nèi)與 A7 一起進(jìn)入亞 1 納米時代。但請記住,這些指標(biāo)通常與芯片上的實際物理尺寸不匹配。

766cc8c6-feb3-11ed-90ce-dac502259ad0.png

Imec 預(yù)計 forksheet 晶體管從 1nm (A10) 開始,一直到 A7 節(jié)點 (0.7nm)。正如您在第二張幻燈片中看到的那樣,該設(shè)計分別堆疊 NMOS 和 PMOS,但使用電介質(zhì)勢壘將它們分開,從而實現(xiàn)更高的性能和/或更好的密度。

767aa8a6-feb3-11ed-90ce-dac502259ad0.png

互補(bǔ) FET (CFET:Complementary FET) 晶體管在 2028 年首次以 1nm 節(jié)點 (A10) 出現(xiàn)時將進(jìn)一步縮小占位面積,從而允許更密集的標(biāo)準(zhǔn)單元庫。最終,我們將看到帶有原子通道的 CFET 版本,進(jìn)一步提高性能和可擴(kuò)展性。CFET 晶體管(您可以 在此處閱讀更多相關(guān)信息)將 N 型和 PMOS 器件堆疊在一起以實現(xiàn)更高的密度。CFET 應(yīng)該標(biāo)志著納米片器件縮放的結(jié)束,以及可見路線圖的結(jié)束。

76a8e7de-feb3-11ed-90ce-dac502259ad0.png

然而,將需要其他重要技術(shù)來打破性能、功率和密度縮放障礙,imec 設(shè)想這將需要新的 CMOS 2.0 范例和系統(tǒng)技術(shù)協(xié)同優(yōu)化 (SCTO)。

STCO 和背面供電

在最高級別,系統(tǒng)技術(shù)協(xié)同優(yōu)化 (STCO:system technology co-optimization) 需要通過對系統(tǒng)和目標(biāo)應(yīng)用程序的需求建模來重新思考設(shè)計過程,然后使用這些知識來為創(chuàng)建芯片的設(shè)計決策提供信息。這種設(shè)計方法通常會導(dǎo)致“分解”通常作為單片處理器的一部分的功能單元,例如供電、I/O 和高速緩存,并將它們拆分為單獨的單元,以通過使用不同的方法針對所需的性能特性優(yōu)化每個單元類型的晶體管,然后也提高了成本。

76b8b48e-feb3-11ed-90ce-dac502259ad0.png

完全分解標(biāo)準(zhǔn)芯片設(shè)計的目標(biāo)之一是將高速緩存/內(nèi)存拆分到 3D 堆疊設(shè)計中它們自己的不同層(更多內(nèi)容見下文),但這需要降低芯片堆棧頂部的復(fù)雜性。改造后端生產(chǎn)線 (BEOL:Back End of Line) 流程,重點是將晶體管連接在一起并實現(xiàn)通信信號)和電力傳輸,是這項工作的關(guān)鍵。

76dafcce-feb3-11ed-90ce-dac502259ad0.png

與當(dāng)今從芯片頂部向下向晶體管傳輸功率的設(shè)計不同,背面配電網(wǎng)絡(luò) (BPDN:backside power distribution networks ) 使用 TSV 將所有功率直接路由到晶體管的背面,從而將功率傳輸與保留在其內(nèi)部的數(shù)據(jù)傳輸互連分開另一邊的正常位置。將電源電路和數(shù)據(jù)傳輸互連分開可改善壓降特性,從而實現(xiàn)更快的晶體管開關(guān),同時在芯片頂部實現(xiàn)更密集的信號路由。信號完整性也有好處,因為簡化的布線可以更快地連接電阻電容

770385f4-feb3-11ed-90ce-dac502259ad0.png

將供電網(wǎng)絡(luò)移至芯片底部可以更輕松地在裸片頂部進(jìn)行晶圓到晶圓的鍵合,從而釋放在存儲器上堆疊邏輯的潛力。Imec 甚至設(shè)想可能將其他功能轉(zhuǎn)移到晶圓的背面,例如全局互連或時鐘信號。

77103060-feb3-11ed-90ce-dac502259ad0.png

英特爾已經(jīng)宣布了自己的 BPDN 技術(shù)版本,稱為PowerVIA,將于 2024 年以intel 20A 節(jié)點首次亮相。英特爾將在即將舉行的 VLSI 活動中透露有關(guān)該技術(shù)的更多細(xì)節(jié)。同時,臺積電也宣布將BPDN引入其2026年量產(chǎn)的N2P節(jié)點,因此這項技術(shù)將落后于英特爾相當(dāng)長的一段時間。也有傳言稱三星將在其 2nm 節(jié)點采用該技術(shù)。

7732d886-feb3-11ed-90ce-dac502259ad0.png

773cce0e-feb3-11ed-90ce-dac502259ad0.png

775c3c6c-feb3-11ed-90ce-dac502259ad0.png

7784c1dc-feb3-11ed-90ce-dac502259ad0.png

77936318-feb3-11ed-90ce-dac502259ad0.png

77defb84-feb3-11ed-90ce-dac502259ad0.png

77ec7e12-feb3-11ed-90ce-dac502259ad0.png

CMOS 2.0 是 imec 對未來芯片設(shè)計愿景的巔峰之作,涵蓋了全 3D 芯片設(shè)計。我們已經(jīng)看到 AMD 第二代 3D V-Cache 的內(nèi)存堆疊,將 L3 內(nèi)存堆疊在處理器之上以提高內(nèi)存容量,但 imec 設(shè)想整個緩存層次結(jié)構(gòu)包含在其自己的層中,具有 L1、L2 和 L3 緩存垂直堆疊在構(gòu)成處理核心的晶體管上方的自己的芯片上。每個級別的緩存都將使用最適合該任務(wù)的晶體管創(chuàng)建,這意味著 SRAM 的舊節(jié)點,隨著SRAM 縮放速度開始大幅放緩,

780c2e6a-feb3-11ed-90ce-dac502259ad0.png

這變得越來越重要. SRAM 縮小的規(guī)模導(dǎo)致緩存占用了更高比例的裸片,從而導(dǎo)致每 MB 成本增加,并阻礙了芯片制造商使用更大的緩存。因此,將 3D 堆疊的緩存轉(zhuǎn)移到密度較低的節(jié)點所帶來的成本降低也可能導(dǎo)致比我們過去看到的緩存更大的緩存。如果實施得當(dāng),3D 堆疊還可以幫助緩解與較大緩存相關(guān)的延遲問題。

783b72ce-feb3-11ed-90ce-dac502259ad0.png

這些 CMOS 2.0 技術(shù)將利用 3D 堆疊技術(shù)(如晶圓到晶圓混合鍵合)來形成直接的芯片到芯片 3D 互連。

7848c3ca-feb3-11ed-90ce-dac502259ad0.png

正如您在上面的專輯中看到的那樣,Imec 也有一個 3D-SOC 路線圖,概述了將 3D 設(shè)計結(jié)合在一起的互連的持續(xù)縮小,從而在未來實現(xiàn)更快、更密集的互連。這些進(jìn)步將在未來幾年通過使用更新類型的互連和處理方法來實現(xiàn)。

788fae16-feb3-11ed-90ce-dac502259ad0.png

78a8c054-feb3-11ed-90ce-dac502259ad0.png

792d130e-feb3-11ed-90ce-dac502259ad0.png

794ba77e-feb3-11ed-90ce-dac502259ad0.png

795e851a-feb3-11ed-90ce-dac502259ad0.png

79b92e66-feb3-11ed-90ce-dac502259ad0.png

79c53d64-feb3-11ed-90ce-dac502259ad0.png

79eafbda-feb3-11ed-90ce-dac502259ad0.png

7a355dce-feb3-11ed-90ce-dac502259ad0.png

7a4968fa-feb3-11ed-90ce-dac502259ad0.png

7a6996ac-feb3-11ed-90ce-dac502259ad0.png

7a7a4b50-feb3-11ed-90ce-dac502259ad0.png

7a9c4336-feb3-11ed-90ce-dac502259ad0.png

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    50908

    瀏覽量

    424434
  • 3D
    3D
    +關(guān)注

    關(guān)注

    9

    文章

    2887

    瀏覽量

    107623
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9702

    瀏覽量

    138410

原文標(biāo)題:未來十年的芯片路線圖

文章出處:【微信號:IC學(xué)習(xí),微信公眾號:IC學(xué)習(xí)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    關(guān)于RISC-V學(xué)習(xí)路線圖推薦

    一個號的RISC-V學(xué)習(xí)路線圖可以幫助學(xué)習(xí)者系統(tǒng)地掌握RISC-V架構(gòu)的相關(guān)知識。比如以下是一個較好的RISC-V學(xué)習(xí)路線圖: 一、基礎(chǔ)知識準(zhǔn)備 計算機(jī)體系結(jié)構(gòu)基礎(chǔ) : 了解計算機(jī)的基本組成、指令集
    發(fā)表于 11-30 15:21

    未來10智能傳感器怎么發(fā)展?美國發(fā)布最新MEMS路線圖

    此前,美國半導(dǎo)體工業(yè)協(xié)會(下文簡稱“SIA”)和美國半導(dǎo)體研究聯(lián)盟(下文簡稱“SRC”),聯(lián)合發(fā)布了未來10(2023-2035)全球半導(dǎo)體產(chǎn)業(yè)技術(shù)發(fā)展路線圖——微電子和先進(jìn)封裝技術(shù)路線圖
    的頭像 發(fā)表于 11-27 16:39 ?945次閱讀
    <b class='flag-5'>未來</b>10<b class='flag-5'>年</b>智能傳感器怎么發(fā)展?美國發(fā)布最新MEMS<b class='flag-5'>路線圖</b>

    哪種嵌入式處理器架構(gòu)將引領(lǐng)未來十年的發(fā)展?

    一段時間以來,許多工程師和開發(fā)人員一直在討論嵌入式處理器架構(gòu)的未來。雖然嵌入式芯片架構(gòu)市場上有明確的引領(lǐng)者,但該行業(yè)正在快速擴(kuò)張,預(yù)計未來幾年將出現(xiàn)許多新的機(jī)會。當(dāng)然,在這樣的熱門行業(yè)中,永遠(yuǎn)有創(chuàng)新技術(shù)和新產(chǎn)品的一席之地。 因此
    的頭像 發(fā)表于 08-30 15:03 ?311次閱讀
    哪種嵌入式處理器架構(gòu)將引領(lǐng)<b class='flag-5'>未來</b><b class='flag-5'>十年</b>的發(fā)展?

    2024學(xué)習(xí)生成式AI的最佳路線圖

    本文深入探討了2024最佳生成式AI路線圖的細(xì)節(jié),引領(lǐng)我們穿越動態(tài)進(jìn)展、新興趨勢以及定義這一尖端領(lǐng)域的變革應(yīng)用。引言在日新月異的人工智能領(lǐng)域,生成式AI猶如創(chuàng)新的燈塔,不斷拓展創(chuàng)造力與智慧的邊界
    的頭像 發(fā)表于 07-26 08:28 ?583次閱讀
    2024學(xué)習(xí)生成式AI的最佳<b class='flag-5'>路線圖</b>

    三星電子公布2024異構(gòu)集成路線圖,LP Wide I/O移動內(nèi)存即將面世

    7月17日,三星電子公布了其雄心勃勃的2024異構(gòu)集成路線圖,其中一項關(guān)鍵研發(fā)成果引發(fā)了業(yè)界廣泛關(guān)注——一款名為LP Wide I/O的創(chuàng)新型移動內(nèi)存即將面世。這款內(nèi)存不僅預(yù)示著存儲技術(shù)的又一次
    的頭像 發(fā)表于 07-17 16:44 ?1008次閱讀
    三星電子公布2024<b class='flag-5'>年</b>異構(gòu)集成<b class='flag-5'>路線圖</b>,LP Wide I/O移動內(nèi)存即將面世

    三星公布最新工藝路線圖

    來源:綜合報道 近日,三星電子在加州圣何塞的設(shè)備解決方案美國總部舉辦三星晶圓代工論壇(Samsung Foundry Forum, SFF),公布了其最新代工技術(shù)路線圖和成果。 以下是主要亮點
    的頭像 發(fā)表于 06-17 15:33 ?407次閱讀
    三星公布最新工藝<b class='flag-5'>路線圖</b>

    三星芯片制造技術(shù)路線圖出爐,意強(qiáng)化AI芯片代工市場競爭力

    在科技日新月異的當(dāng)下,三星電子公司作為全球領(lǐng)先的科技企業(yè)之一,再次展示了其在芯片制造領(lǐng)域的雄心壯志。6月13日,據(jù)彭博社等權(quán)威媒體報道,三星電子在其位于加州圣何塞的美國芯片總部舉辦的年度代工論壇上,公布了其最新的芯片制造技術(shù)
    的頭像 發(fā)表于 06-13 15:05 ?827次閱讀

    英飛凌為AI數(shù)據(jù)中心提供先進(jìn)的高能效電源裝置產(chǎn)品路線圖

    英飛凌科技股份公司已翻開AI系統(tǒng)能源供應(yīng)領(lǐng)域的新篇章,發(fā)布了電源裝置(PSU)產(chǎn)品路線圖。該路線圖在優(yōu)先考慮能源效率前提下,專為滿足AI數(shù)據(jù)中心當(dāng)前和未來的能源需求而設(shè)計。
    發(fā)表于 06-03 18:24 ?640次閱讀
    英飛凌為AI數(shù)據(jù)中心提供先進(jìn)的高能效電源裝置產(chǎn)品<b class='flag-5'>路線圖</b>

    聯(lián)發(fā)科談未來十年的戰(zhàn)略布局

    聯(lián)發(fā)科在近日舉行的股東大會上,明確了其未來十年的戰(zhàn)略布局。董事長蔡明介表示,公司將重點投入5G、AI、車用及Arm構(gòu)架運(yùn)算市場,以謀求長遠(yuǎn)發(fā)展。
    的頭像 發(fā)表于 05-29 10:39 ?563次閱讀

    iPhone升級路線圖曝光:1后才配12G內(nèi)存,2026有折疊屏

    有博主曝光了蘋果接下來更新iPhone的路線圖,時間跨度從2023-2027。
    的頭像 發(fā)表于 05-20 10:54 ?982次閱讀

    事關(guān)衛(wèi)星物聯(lián)網(wǎng)!LoRaWAN 2027 發(fā)展路線圖重磅公布

    4月16日,LoRa聯(lián)盟(LoRaAlliance)發(fā)布了LoRaWAN開發(fā)路線圖,以引導(dǎo)該標(biāo)準(zhǔn)未來演進(jìn)的方向。LoRaWAN開發(fā)路線圖LoRa作為低功耗廣域網(wǎng)通信領(lǐng)域的“明星”之一
    的頭像 發(fā)表于 04-26 08:06 ?531次閱讀
    事關(guān)衛(wèi)星物聯(lián)網(wǎng)!LoRaWAN 2027 發(fā)展<b class='flag-5'>路線圖</b>重磅公布

    安霸發(fā)布5nm制程的CV75S系列芯片,進(jìn)一步拓寬AI SoC產(chǎn)品路線圖

    防展(ISC West)期間發(fā)布 5nm 制程的 CV75S 系列芯片,進(jìn)一步拓寬其 AI SoC 產(chǎn)品路線圖。
    的頭像 發(fā)表于 04-09 10:26 ?1796次閱讀

    美國公布3D半導(dǎo)體路線圖

    的約300名個人共同努力制定。 MAPT路線圖定義了關(guān)鍵的研究重點和必須解決的技術(shù)挑戰(zhàn),以支持20211月發(fā)布的“半導(dǎo)體十年計劃”中概述的重大轉(zhuǎn)變。MAPT路線圖可在https
    的頭像 發(fā)表于 03-25 17:32 ?741次閱讀

    納微半導(dǎo)體發(fā)布最新AI數(shù)據(jù)中心電源技術(shù)路線圖

    納微半導(dǎo)體,作為功率半導(dǎo)體領(lǐng)域的佼佼者,以及氮化鎵和碳化硅功率芯片的行業(yè)領(lǐng)頭羊,近日公布了其針對AI人工智能數(shù)據(jù)中心的最新電源技術(shù)路線圖。此舉旨在滿足未來12至18個月內(nèi),AI系統(tǒng)功率需求可能呈現(xiàn)高達(dá)3倍的指數(shù)級增長。
    的頭像 發(fā)表于 03-16 09:39 ?957次閱讀

    納微半導(dǎo)體發(fā)布最新AI數(shù)據(jù)中心電源技術(shù)路線圖

    (納斯達(dá)克股票代碼:NVTS)發(fā)布了 最新的AI人工智能數(shù)據(jù)中心電源技術(shù)路線圖 ,以滿足 未來12-18個月內(nèi)呈最高3倍指數(shù)級增長 的AI系統(tǒng)功率需求。 傳統(tǒng)CPU通常只需300W的功率支持,而 數(shù)據(jù)中心的AC-DC電源通常可為功率10倍于傳統(tǒng)CPU(即3000W)的應(yīng)用
    發(fā)表于 03-13 13:48 ?588次閱讀
    納微半導(dǎo)體發(fā)布最新AI數(shù)據(jù)中心電源技術(shù)<b class='flag-5'>路線圖</b>