和設(shè)計優(yōu)化。最后,此設(shè)計還包含原理圖、板布局、硬件測試和測試結(jié)果。主要特色高頻 (GSPS) 采樣時鐘生成符合 JESD204B 標(biāo)準(zhǔn)、高通道數(shù)、可擴展的時鐘解決方案適用于射頻采樣 ADC/DAC 的低相
2018-10-15 15:09:38
0.72 V至1.23 V(源阻抗和負(fù)載阻抗定義為100 ? ±20%)。 ?JESD204B的第二速度等級定義了通道數(shù)據(jù)速率最高為6.375 Gbps的電氣接口。該速度等級與第一速度等級相似,差分電平為
2019-05-29 05:00:03
的選項。完整的JESD204C規(guī)范可通過 JEDEC獲得?! ”救腴T文章由兩部分組成,旨在介紹JESD204C標(biāo)準(zhǔn),著重說明其與JESD204B的不同之處,并詳細(xì)闡明為達(dá)成上述目標(biāo)、提供對用戶更友好的接口
2021-01-01 07:44:26
,兼容JESD204和JESD204A輸出,目前正在著手開發(fā)輸出兼容JESD204B的產(chǎn)品。AD9639是一款四通道、12位、170/210MSPS ADC,集成JESD204接口。AD9644
2019-06-17 05:00:08
`描述采用均衡技術(shù)可以有效地補償數(shù)據(jù)轉(zhuǎn)換器的 JESD204B 高速串行接口中的信道損耗。此參考設(shè)計采用了 ADC16DX370 雙 16 位 370 MSPS 模數(shù)轉(zhuǎn)換器 (ADC),該轉(zhuǎn)換器利用
2015-05-11 10:40:44
作者:Ken C在使用我們的最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計系統(tǒng)時,我已知道了很多有關(guān) JESD204B 接口標(biāo)準(zhǔn)的信息,這些器件使用該協(xié)議與 FPGA 通信。此外,我還在
2018-09-13 14:21:49
什么是8b/10b編碼,為什么JESD204B接口需使用這種編碼?怎么消除影響JESD204B鏈路傳輸?shù)囊蛩兀?b class="flag-6" style="color: red">JESD204B中的確定延遲到底是什么? 它是否就是轉(zhuǎn)換器的總延遲?JESD204B如何使用結(jié)束位?結(jié)束位存在的意義是什么?如何計算轉(zhuǎn)換器的通道速率?什么是應(yīng)用層,它能做什么?
2021-04-13 06:39:06
和LMK01010 產(chǎn)生JESD204B 的時鐘,既能滿足全是JESD204B 的器件的要求,也能很好的用在有LVDS 接口需要的系統(tǒng)中。另外LMK04800是一款非常成熟的具有高延時精度的時鐘芯片,其
2019-06-19 05:00:06
MS-2503: 消除影響
JESD204B鏈路傳輸?shù)囊蛩?/div>
2019-09-20 08:31:46
使用AD6688時遇到一個JESD204B IP核問題。參考時鐘為156.25MHz,參數(shù)L=2,F(xiàn)=2,K=32,線速率為6.25Gbps,使用的為SYSREF always中的每個SYSREF都
2019-04-11 21:12:09
在使用我們的最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計系統(tǒng)時,我已知道了很多有關(guān) JESD204B 接口標(biāo)準(zhǔn)的信息,這些器件使用該協(xié)議與 FPGA 通信。此外,我還在 E2E 上的該
2022-11-21 07:02:17
在使用最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計系統(tǒng)時,我已知道了很多有關(guān) JESD204B 接口標(biāo)準(zhǔn)的信息,這些器件使用該協(xié)議與 FPGA 通信。那么在解決 ADC 至 FPGA
2021-04-06 06:53:56
JESD204B的工作原理JESD204B的控制字符
2021-04-06 06:01:20
JESD204B生存指南
2019-05-28 12:08:12
如果您有接觸使用 FPGA 的高速數(shù)據(jù)采集設(shè)計,沒準(zhǔn)聽說過新術(shù)語“JESD204B”。我在工作中看到過很多工程師詢問有關(guān) JESD204B 接口的信息以及它如何同 FPGA 協(xié)作。他們特別感興趣
2022-11-23 06:35:43
問:什么是8b/10b編碼,為什么JESD204B接口需使用這種編碼?
答:無法確保差分通道上的直流平衡信號不受隨機非編碼串行數(shù)據(jù)干擾,因為很有可能會傳輸大量相反的1或0數(shù)據(jù)。通過串行鏈路傳輸
2024-01-03 06:35:04
JESD204B 的相同 DAC 的 PCB 布局(右)這是不是意味著您要改用 JESD204B 接口?不一定。與 LVDS 接口相比,JESD204B 的缺點是具有更長的絕對時延,這對于有些應(yīng)用來
2018-09-18 11:29:29
的數(shù)據(jù)。不僅兩個有源器件在這種延遲計 算中作為函數(shù)使用,與兩個器件接口的空間信號路由也將 作為函數(shù)參與計算。這意味著每條鏈路的確定性延遲在多 轉(zhuǎn)換器系統(tǒng)中,可能較大或較小,具體取決于JESD204B通 道
2018-10-15 10:40:45
in JESD204B high speed serial interfaces for data converters. This reference design features the ADC16DX370, a
2018-08-09 08:40:10
jesd204B調(diào)試經(jīng)驗有哪些?注意事項是什么?
2021-06-21 06:05:50
我最近嘗試用arria 10 soc實現(xiàn)與ad9680之間的jesd204B協(xié)議,看了很多資料,卻依然感覺無從下手,不知道哪位大神設(shè)計過此協(xié)議,希望可以請教一番,在此先謝過。
2017-12-13 12:47:27
因?qū)嶋H需求,本人想使用JESD204b的ip核接收ADC發(fā)送過來的數(shù)據(jù),ADC發(fā)送的數(shù)據(jù)鏈路速率是15gbps, 廠家說屬于204b標(biāo)準(zhǔn)。我看到jesd204b的ip核標(biāo)準(zhǔn)最大是12.5gbps,但是支持的支持高達(dá)16.375 Gb/s的非標(biāo)準(zhǔn)線速率。請問我可以使用這個IP核接收ADC的數(shù)據(jù)嗎?
2020-08-12 09:36:39
使用內(nèi)部PLL,輸入?yún)⒖碱l率為100MHz。在采樣率時鐘設(shè)置為1GHz時,DAC的JESD204B鏈路能建立,但是當(dāng)頻率改為1.5GHz時,SYNC一直為低。其他相關(guān)寄存器都已經(jīng)修改,serdes
2023-12-05 08:17:30
AD9164 JESD204B接口的傳輸層是如何對I/Q數(shù)據(jù)進(jìn)行映射的
2023-12-04 07:27:34
在AD9680和AD9690數(shù)據(jù)手冊上,寫著它們[size=200%]支持的最小通道線率是3125Mbps,但是在JESD204B標(biāo)準(zhǔn)手冊寫著最小通道線率是312.5Mbps。
我疑惑這是數(shù)據(jù)手冊的錯誤,還是AD9680和AD9690這兩款芯片支持的最低通道線率確實時3125Mbps
2023-12-01 07:57:58
基于JESD204B的4路1Gsps AD 4路1.25Gsps DA FMC子卡一、板卡概述板卡為標(biāo)準(zhǔn)FMC接口子卡,ADC采用兩片TI的ADS54J60,4通道1Gsps,16bit,DAC采用
2021-07-27 06:56:04
FMC451-基于JESD204B的4路1GspsAD 4路1.25Gsps DA FMC子卡 一、板卡概述板卡為標(biāo)準(zhǔn)FMC接口子卡,ADC采用兩片TI的ADS54J60, 4通道1Gsps
2022-07-21 16:10:34
一,JESD204B應(yīng)用的優(yōu)缺點接觸過FPGA高速數(shù)據(jù)采集設(shè)計的朋友,應(yīng)該會聽過新術(shù)語“JESD204B”。這是一種新型的基于高速SERDES的ADC/DAC數(shù)據(jù)傳輸接口。隨著ADC/DAC的采樣
2019-12-04 10:11:26
依舊采用傳統(tǒng)的CMOS和LVDS已經(jīng)很難滿足設(shè)計要求,因此“JESD204B”應(yīng)運而生?,F(xiàn)在各大廠商的高速ADC/DAC上基本都采用了這種接口,明德?lián)P的大數(shù)據(jù)采集項目也是采用JESD204B接口
2019-12-03 17:32:13
嗨,我必須在Kintex 7上導(dǎo)入為Virtex 6開發(fā)的代碼,以便將JESD204B標(biāo)準(zhǔn)中的ADC輸出接口。我修改了代碼和ucf文件,以便在演示板MC705上實現(xiàn)它。Synthesize
2020-05-21 14:22:21
使用AD9680時遇到一個問題,AD9680采樣率為1Gsps,JESD204B IP核的GTX參考時鐘為250MHz,參數(shù)L=4,F(xiàn)=2,K=32,線速率為10Gbps,使用的為SYSREF
2023-12-12 08:03:49
使用AD9680時遇到一個問題,AD9680采樣率為1Gsps,JESD204B IP核的GTX參考時鐘為250MHz,參數(shù)L=4,F(xiàn)=2,K=32,線速率為10Gbps,使用的為SYSREF
2018-08-08 07:50:35
JESD204B到底是什么呢?是什么導(dǎo)致了JESD204B標(biāo)準(zhǔn)的出現(xiàn)?什么是JESD204B標(biāo)準(zhǔn)?為什么關(guān)注JESD204B接口?
2021-05-24 06:36:13
是LVDS的三倍多。當(dāng)比較諸如多器件同步、確定延遲和諧波時鐘等高級功能時,JESD204B是提供這些功能的唯一接口。所有通路和通道對確定延遲敏感、需要寬帶寬多通道轉(zhuǎn)換器的系統(tǒng)將無法有效使用LVDS或并行
2019-05-29 05:00:04
為什么JESD204內(nèi)核不使用GTX通道綁定功能來對齊通道?我試圖從AD接收數(shù)據(jù),AD使用JESD204B協(xié)議傳輸數(shù)據(jù)。我的計劃是使用GTX核心并自己編寫JESD部分。我的項目需要兩個車道,我在初始
2020-08-18 10:03:51
JESD204B采集卡項目綜合上板后,可以使用上位機通過千兆網(wǎng)來配置AD9144和AD9516板卡,實現(xiàn)高速AD采集。最終可以在示波器和上位機上采集到設(shè)定頻率的正弦波。本文重點介紹JESD204B
2019-12-17 11:25:21
我使用的是KC705板卡,調(diào)用了里面JESD204B的IP核,使用模式為interpolation值為4,4條鏈路,DAC頻率為2.5GHZ,通道速度為6.25GHZ,出現(xiàn)的問題是:
幀同步過程
2023-12-12 07:28:25
決。
我配置基本參數(shù)為DAC速率6G,6倍插值,JESD204B線速率5G。L=8,M=2,F=1,S=2.SYSREF=3.90625MHz.
2023-12-04 07:30:17
關(guān)于JESD204B接口你想知道的都在這
2021-09-29 06:56:22
Haijiao Fan簡介JESD204是一種連接數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)和邏輯器件的高速串行接口,該標(biāo)準(zhǔn)的 B 修訂版支持高達(dá) 12.5 Gbps串行數(shù)據(jù)速率,并可確保 JESD204 鏈路
2018-10-16 06:02:44
描述JESD204B 鏈路是數(shù)據(jù)轉(zhuǎn)換器數(shù)字接口的最新趨勢。這些鏈路利用高速串行數(shù)字技術(shù)提供很大的益處(包括增大的信道密度)。此參考設(shè)計解決了其中一個采用新接口的挑戰(zhàn):理解并設(shè)計鏈路延遲。一個示例實現(xiàn)
2018-11-21 16:51:43
JESD204B數(shù)模轉(zhuǎn)換器的時鐘規(guī)范是什么?JESD204B數(shù)模轉(zhuǎn)換器有哪些優(yōu)勢?如何去實現(xiàn)JESD204B時鐘?
2021-05-18 06:06:10
的模數(shù)轉(zhuǎn)換器(ADC)和數(shù)模轉(zhuǎn)換器(DAC)支持最新的JESD204B串行接口標(biāo)準(zhǔn),出現(xiàn)了FPGA與這些模擬產(chǎn)品的最佳接口方式問題。FPGA一直支持千兆串行/解串(SERDES)收發(fā)器。然而在過去,大多數(shù)ADC
2021-04-06 09:46:23
LMK04821系列器件為該話題提供了很好的范例研究素材,因為它們是高性能的雙環(huán)路抖動清除器,可在具有器件和SYSREF時鐘的子類1時鐘方案里驅(qū)動多達(dá)七個JESD204B轉(zhuǎn)換器或邏輯器件。圖1是典型
2022-11-18 06:36:26
,JESD204支持的每通道串行鏈路速率是LVDS的三倍以上。當(dāng)比較諸如多器件同步、確定延遲和諧波時鐘等高級功能時,JESD204B是提供這些功能的唯一接口。所有通路和通道對確定延遲敏感、需要寬帶寬多通道轉(zhuǎn)換器
2021-11-03 07:00:00
DC1974A-C,LTC2122演示板,14位,170Msps雙通道ADC,帶JESD204B輸出。演示電路1974A-C支持具有符合JESD204B標(biāo)準(zhǔn)的CML輸出的LTC2122,14位雙
2019-06-20 08:05:16
嗨, 我嘗試在Vivado 2013.4中構(gòu)建我們的設(shè)計并構(gòu)建Xilinx JESD204B設(shè)計示例,我收到以下錯誤:錯誤:[Common 17-69]命令失?。捍嗽O(shè)計包含不支持比特流生成的內(nèi)核
2018-12-10 10:39:23
您好,歡迎再度光臨“時序至關(guān)重要”博客系列。在一篇以前的文章中,Timothy T.曾談到JESD204B接口標(biāo)準(zhǔn)(該標(biāo)準(zhǔn)越來越受歡迎,因為它能在高速數(shù)據(jù)采集系統(tǒng)里簡化設(shè)計)的時鐘要求。在本文
2018-09-06 15:10:52
作者:Ken C在上篇博客《理解JESD204B協(xié)議》中,我對 JESD204B 協(xié)議中的三個狀態(tài)進(jìn)行了概括性的功能介紹。這三個狀態(tài)對于在鏈路的 TX 和 RX 之間構(gòu)建有效數(shù)據(jù)鏈路非常重要,它們
2018-09-13 09:55:26
在上篇博客《理解JESD204B協(xié)議》中,我對 JESD204B 協(xié)議中的三個狀態(tài)進(jìn)行了概括性的功能介紹。這三個狀態(tài)對于在鏈路的 TX 和 RX 之間構(gòu)建有效數(shù)據(jù)鏈路非常重要,它們是:代碼組同步
2022-11-21 07:18:42
你好,我試圖僅在測試模式下測試JESD204B v6.2:001:無限期地發(fā)送/接收/K28.5/但首先在desing塊中有一個錯誤:[BD 41-967] AXI接口引腳/ jesd204
2019-04-19 13:06:30
原理圖、板布局、硬件測試和測試結(jié)果。主要特色高頻 (GSPS) 采樣時鐘生成符合 JESD204B 標(biāo)準(zhǔn)、具有高通道數(shù)且可擴展的時鐘解決方案適用于射頻采樣 ADC/DAC 的低相位噪聲時鐘可配置相位同步
2018-12-28 11:54:19
IDT推出低功率雙通道16位具備JESD204B的數(shù)模轉(zhuǎn)換器,DAC165xD1G5HN是一款16位 1.5 Gsps雙通道 DAC,具備10Gbps JESD204B串行接口以及插值濾波器。
2012-11-25 22:50:281417 Xilinx收發(fā)器調(diào)試工具,可支持312.5Mbps至12.5Gbps的JESD204B數(shù)據(jù)轉(zhuǎn)換器至FPGA串行數(shù)據(jù)接口和Xilinx? Inc., 7系列FPGA及Zynq?-7000全可編程SoC。
2013-10-17 16:35:20909 在Xilinx FPGA上快速實現(xiàn) JESD204B
2016-01-04 18:03:060 在使用我們的最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計系統(tǒng)時,我已知道了很多有關(guān) JESD204B 接口標(biāo)準(zhǔn)的信息,這些器件使用該協(xié)議與 FPGA 通信。此外,我還在 E2E
2017-04-08 04:48:172131 簡介 JESD204是一種連接數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)和邏輯器件的高速串行接口,該標(biāo)準(zhǔn)的 B 修訂版支持高達(dá) 12.5 Gbps串行數(shù)據(jù)速率,并可確保 JESD204 鏈路具有可重復(fù)的確定性延遲
2017-04-12 10:22:1114645 JESD204B是一種高速數(shù)據(jù)傳輸協(xié)議,采用8位/10位編碼和加擾技術(shù),旨在確保足夠的信號完整性。針對JESD204B標(biāo)準(zhǔn),總吞吐量變?yōu)樵诖嗽O(shè)置中,由于AD9250中沒有其他數(shù)字處理任務(wù),所以JESD204B鏈路(JESD204B發(fā)射器)一目了然。
2017-09-08 11:36:0339 本設(shè)計致力于用SystemC語言建立JESD024B的協(xié)議標(biāo)準(zhǔn)模型,描述JESD204B的所有行為,并且能夠保證用戶可以通過該JESD204B的SystemC庫,進(jìn)行JESD204B行為的仿真
2017-11-17 09:36:563002 在從事高速數(shù)據(jù)擷取設(shè)計時使用FPGA的人大概都聽過新JEDEC標(biāo)準(zhǔn)「JESD204B」的名號。近期許多工程師均聯(lián)絡(luò)德州儀器,希望進(jìn)一步了解 JESD204B 接口,包括與FPGA如何互動、JESD204B如何讓他們的設(shè)計更容易執(zhí)行等。本文介紹 JESD204B標(biāo)準(zhǔn)演進(jìn),以及對系統(tǒng)設(shè)計工程師有何影響。
2017-11-18 02:57:0113942 在使用我們的最新模數(shù)轉(zhuǎn)換器(ADC)和數(shù)模轉(zhuǎn)換器(DAC)設(shè)計系統(tǒng)時,我已知道了很多有關(guān) JESD204B接口標(biāo)準(zhǔn)的信息,這些器件使用該協(xié)議與FPGA 通信。
2017-11-18 04:10:552945 的是 JESD204B 接口將如何簡化設(shè)計流程。 與 LVDS 及 CMOS 接口相比,JESD204B 數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)可提供一些顯著的優(yōu)勢,包括更簡單的布局以及更少的引腳數(shù)。因此它能獲得工程師的青睞和關(guān)注也就不足為奇了,它具備如下系統(tǒng)級優(yōu)勢: 更小的封裝尺寸與更低的封裝成本。
2017-11-18 08:36:013155 JESD204B是最新的12.5 Gb/s高速、高分辨率數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)。轉(zhuǎn)換器制造商的相關(guān)產(chǎn)品已進(jìn)入市場,并且支持JESD204B標(biāo)準(zhǔn)的產(chǎn)品預(yù)計會在不久的將來大量面世。JESD204B接口
2017-11-18 18:57:162789 Arria10接口的JESD204B與ADI9144的互操作性
2018-06-20 00:06:004053 在此設(shè)置中,由于AD9250中沒有其他數(shù)字處理任務(wù),所以JESD204B鏈路(JESD204B發(fā)射器)一目了然。對于JESD204B鏈路來說,通道A為轉(zhuǎn)換器“0”( M0 ),而通道B為轉(zhuǎn)換器“1”(M1),這就意味著“M”的值為2。此設(shè)置的總線路速率為
2018-08-24 11:47:524212 該視頻將為觀眾介紹JESD204B接口中的眼圖測量。
2019-08-01 06:19:003157 該視頻將為觀眾介紹JESD204B接口中的眼圖測量。
2019-08-19 06:06:004377 真正的串行接口(稱作JESD204)。JESD204 接口被定義為一種單通道、高速串行鏈路,其使用高達(dá)3.125 Gbps 的數(shù)據(jù)速率把單個或者多個數(shù)據(jù)轉(zhuǎn)換器連接至數(shù)字邏輯器件。
2019-05-13 09:16:4212564 AD9656:四通道、16位、125 MSPS JESD204B 1.8 V模數(shù)轉(zhuǎn)換器(ADC)
2021-03-19 06:14:5914 AD9680: 14位、1000 MSPS JESD204B雙通道模數(shù)轉(zhuǎn)換器
2021-03-22 09:22:0112 帶JESD204B串行接口的14位250 Msps ADC系列
2021-05-18 15:04:507 作者:Sureena Gupta
如果您有接觸使用 FPGA 的高速數(shù)據(jù)采集設(shè)計,沒準(zhǔn)聽說過新術(shù)語“JESD204B”。
我在工作中看到過很多工程師詢問有關(guān) JESD204B 接口的信息以及
2021-11-10 09:43:33528 接觸過FPGA高速數(shù)據(jù)采集設(shè)計的朋友,應(yīng)該會聽過新術(shù)語“JESD204B”。這是一種新型的基于高速SERDES的ADC/DAC數(shù)據(jù)傳輸接口。隨著ADC/DAC的采樣速率變得越來越高,數(shù)據(jù)的吞吐量
2022-07-04 09:21:583448 明德?lián)P的JESD204B采集卡項目綜合上板后,可以使用上位機通過千兆網(wǎng)來配置AD9144和AD9516板卡,實現(xiàn)高速ad采集。最終可以在示波器和上位機上采集到設(shè)定頻率的正弦波。本文重點介紹JESD204B時鐘網(wǎng)絡(luò)。
2022-07-07 08:58:111296 如何構(gòu)建您的JESD204B 鏈路
2022-11-04 09:52:113 理解JESD204B協(xié)議
2022-11-04 09:52:123 JESD204B:適合您嗎?
2022-11-07 08:07:230 JESD204B接口一般用在高速的AD和DA芯片上,用于傳輸采集到的數(shù)據(jù)。該接口相比LVDS可以減少大量的IO管腳,所以正在逐步取代LVDS接口(引用wp446-jesd204b.pdf)。
2022-12-22 09:45:181774 MC子卡模塊, 超寬帶接收機, 多通道MIMO通信, JESD204B板卡, JESD204B
2023-01-06 10:06:44439 JESD204是一款高速串行接口,用于將數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)連接到邏輯器件。該標(biāo)準(zhǔn)的修訂版B支持高達(dá)12.5 Gbps的串行數(shù)據(jù)速率,并確保JESD204鏈路上的可重復(fù)確定性延遲。隨著轉(zhuǎn)換器速度和分辨率的不斷提高,JESD204B接口在ADI公司的高速轉(zhuǎn)換器和集成RF收發(fā)器中變得越來越普遍。
2023-01-09 16:41:382969 大部分的ADC和DAC都支持子類1,JESD204B標(biāo)準(zhǔn)協(xié)議中子類1包括:傳輸層,鏈路層,物理層。在少部分資料中也會介紹含有應(yīng)用層,應(yīng)用層是對JESD204B進(jìn)行配置的接口,在標(biāo)準(zhǔn)協(xié)議中是不含此層,只是為了便于理解,添加的一個層。
2023-05-10 15:52:551376 JESD204B規(guī)范是JEDEC標(biāo)準(zhǔn)發(fā)布的較新版本,適用于數(shù)據(jù)轉(zhuǎn)換器和邏輯器件。如果您正在使用FPGA進(jìn)行高速數(shù)據(jù)采集設(shè)計,您會聽到新的流行詞“JESD204B”。與LVDS和CMOS接口相比,這一較新的版本具有顯著的優(yōu)勢,因為它包括更簡單的布局和更少的引腳數(shù)。
2023-05-26 14:49:31361 本文旨在提供發(fā)生 JESD204B 鏈路中斷情況下的調(diào)試技巧簡介
2023-07-10 16:32:03802 電子發(fā)燒友網(wǎng)為你提供ADI(ADI)AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有AD9207
2023-10-16 19:02:55
電子發(fā)燒友網(wǎng)站提供《JESD204B規(guī)范的傳輸層介紹.pdf》資料免費下載
2023-11-28 10:43:310
評論
查看更多