資料介紹
??如果在具有多個時鐘的非同步系統(tǒng)中使用FPGA,或者系統(tǒng)中的時鐘頻率或相位與FPGA所使用時鐘頻率或相位不同,那么設計就會遇到亞穩(wěn)態(tài)問題。不幸的是,如果設計遇到上述情況,是沒有辦法完全解決亞穩(wěn)態(tài)問題的,不過還是有一些方法可降低系統(tǒng)出現(xiàn)亞穩(wěn)態(tài)問題的幾率。
??先來深入研究一下引起亞穩(wěn)態(tài)的原因,再談談用哪些方法加以應對。
??什么是亞穩(wěn)態(tài)
??在FPGA等同步邏輯數(shù)字器件中,所有器件的寄存器單元都需要預定義信號時序以使器件正確地捕獲數(shù)據(jù),進而產(chǎn)生可靠的輸出信號。當另一器件將數(shù)據(jù)發(fā)送給FPGA時,F(xiàn)PGA的輸入寄存器必須在時鐘脈沖邊沿前保證最短的建立時間和時鐘脈沖邊沿后的保持時間,從而確保正常完整地 接收信號。
??在一定的延遲后,寄存器輸出端隨后將信號發(fā)送到FPGA的其他部分。不過,如果信號傳輸違反了指定時間要求,那么輸出寄存器可能就會進入所謂的亞穩(wěn)態(tài),這就導致寄存器輸出值會在高低狀態(tài)之間波動,且這種狀態(tài)的時間不確定,從而使穩(wěn)定輸出狀態(tài)無法達到寄存器指定的時間,進而造成性能略有延遲或邏輯行為的副效應。
??解決問題
??一般來說,將FPGA連接到另一個具有不同時鐘域的數(shù)字器件時,必須給FPGA的輸入部分添加一級同步,使FPGA時鐘域中的第一個寄存器充當同步寄存器。為了實現(xiàn)這一目的,可在FPGA器件的輸入級中使用一系列寄存器或同步寄存器鏈。該鏈可在輸入寄存器將信號發(fā)送到FPGA的其他區(qū)域之前,允許 能有更多的時間解決潛在的亞穩(wěn)態(tài)信號問題。亞穩(wěn)態(tài)信號的穩(wěn)定時間通常比一個時鐘周期要短得多,因此即便延遲半個時鐘周期,亞穩(wěn)態(tài)出現(xiàn)的概率也會按數(shù)量級減少。
??為了降低亞穩(wěn)態(tài)問題的出現(xiàn)概率,在設計中實現(xiàn)的一系列寄存器(連接成移位寄存器)必須滿足以下標準要求:
??所有寄存器必須由同一時鐘,或與同一時鐘相位相關的時鐘控制。
??鏈中每個寄存器的扇出都僅針對相鄰的寄存器。
??由于不能完全消除亞穩(wěn)態(tài)問題,因此必須做好解決問題的準備。為此,設計人員采用平均故障間隔時間(MTBF)這個指標來估算從問題出現(xiàn)并導致故障的兩個事件間的平均時間。MTBF值越高,說明設計的穩(wěn)定性越高。如果發(fā)生了“故障”,只是說明沒有解決亞穩(wěn)態(tài)問題,并不是系統(tǒng)本身真的出現(xiàn)了故障。
??可用以下方程式計算出寄存器的MTBF:
??
??在本例中,C1和C2代表寄存器技術相關常數(shù),tMET代表亞穩(wěn)態(tài)的穩(wěn)定時間。
??可根據(jù)每個寄存器的MTBF,確定總的MTBF值。同步器的故障率為1/MTBF,則將每個同步器的故障率相加,就能計算出整個設計的故障率:
??
??從上式可以明顯看出,通過改進寄存器單元的架構,優(yōu)化設計以延長同步寄存器的tMET,甚至增加鏈中寄存器的數(shù)量等多種方法來改進MTBF。
??高層代碼與布局圖
??如果發(fā)現(xiàn)輸入信號存在潛在的亞穩(wěn)態(tài)問題,只需創(chuàng)建與同一時鐘有相位關系的時鐘驅(qū)動的寄存器鏈就能解決此問題。這需要提供如圖1所示的電路。
??
??圖1 同步器鏈的默認布置圖
??圖中,將寄存器鏈放置在兩個單元中:第一個為ILOGIC單元,而另外兩個寄存器放置在SLICE單元中(選擇具有相同時鐘的3個寄存器和鏈)。這是減少亞穩(wěn)態(tài)問題的一種快速且非常簡單的方法,還有其他一些方法不但可減少亞穩(wěn)態(tài)問題,還可優(yōu)化性能。
??使用賽靈思邏輯塊的IDDR方法
??在Virtex-4和Virtex-5 FPGA中,賽靈思將其ILOGIC模塊直接放置在I/O驅(qū)動器和接收器的后面。該模塊包括4個存儲元件寄存器和1個可編程絕對延遲元件。
??Virtex-4與Virtex-5器件均采用這4個寄存器來實現(xiàn)雙倍數(shù)據(jù)率輸入(IDDR)寄存器,功能設計師只需例化IDDR原語便能實現(xiàn)。這將使 受益匪淺。
??這種原語的其中一個模式稱為SAME_EDGE_PIPELINED。圖2顯示了采用這種模式的DDR輸入寄存器及相關信號。綠色矩形框顯示了一系列最優(yōu)的寄存器,可用其解決亞穩(wěn)態(tài)問題。此外,使用 IDDR 方法還有一個優(yōu)勢,即能使用兩三倍之多的主時鐘,同時又不會造成任何設計時延問題。
??
??圖2 SAME_EDGE_PIPELINED模式中的輸入DDR
??只需少量代碼
??在《Virtex-4用戶指南》的328~329頁,舉例說明采用VHDL和Verilog語言編寫的IDDR原語的例化。以下采用Verilog語言的IDDR原碼例化的典型實例:
??defparam IDDR_INT2.DDR_CLK_EDGE = “SAME_EDGE_PIPELINED”;
??defparam IDDR_INT2.INIT_Q1 = 1‘b1;
??defparam IDDR_INT2.INIT_Q2 = 1’b1;
??defparam IDDR_INT2.SRTYPE = “SYNC”;
??IDDR IDDR_INT2( .Q1(sync_data),
??.Q2(signal_noload), .C(CLK_2X),
??.CE(1‘b1), .D(async_data),.R(), .S());
??在圖3中看到全新的布局圖。 用這種方法將寄存器鏈放置在兩個單元:前兩個寄存器放置在ILOGIC單元中,另一個寄存器則放置在SLICE單元中(這里選擇的鏈具有3個寄存器和2個不同的時鐘,其中一個時鐘速度是另一個的兩倍)。
??
??圖3 顯示IDDR替代的同步器鏈
??整體而言,亞穩(wěn)態(tài)問題會給設計帶來不便,但采用一些快速便捷的解決方案(如以一種新的方式使用IDDR原語)就能大幅降低設計發(fā)生亞穩(wěn)態(tài)問題的幾率。大家應在創(chuàng)建設計時就采用上述方法,而不應事后亡羊補牢,這樣就能創(chuàng)建出既能靈活應對亞穩(wěn)性問題,而且所占面積、性能和成本又得到優(yōu)化的架構。
(mbbeetchina)
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 單穩(wěn)態(tài)觸發(fā)器74123資料 20次下載
- 基于Matlab的機構與機器人分析資料下載 11次下載
- 什么是移動 USB?資料下載
- OLED的優(yōu)缺點資料下載
- 瞬態(tài)、穩(wěn)態(tài)測量儀器常見的波形采集方法資料下載
- Android電源管理設計資料下載
- 雙穩(wěn)態(tài)開關電路圖資料下載
- 亞穩(wěn)態(tài)的原理、起因、危害、解決辦法資料下載
- 正弦穩(wěn)態(tài)電路的分析學習課件免費下載 17次下載
- 控制系統(tǒng)的穩(wěn)態(tài)特性穩(wěn)態(tài)誤差分析詳細課件免費下載 7次下載
- 單穩(wěn)態(tài)電路EWB電路仿真的詳細資料免費下載 4次下載
- 555定時器單穩(wěn)態(tài)觸發(fā)器EWB電路仿真圖免費下載 79次下載
- 基于FPGA的亞穩(wěn)態(tài)參數(shù)測量方法 0次下載
- 一種消除異步電路亞穩(wěn)態(tài)的邏輯控制方法 55次下載
- 同步與亞穩(wěn)態(tài)相關問題探討 42次下載
- 數(shù)字電路中的亞穩(wěn)態(tài)是什么 752次閱讀
- 數(shù)字電路中的亞穩(wěn)態(tài)產(chǎn)生原因 1651次閱讀
- FPGA設計中的亞穩(wěn)態(tài)解析 1656次閱讀
- D觸發(fā)器與亞穩(wěn)態(tài)的那些事 1002次閱讀
- 跨時鐘域處理的亞穩(wěn)態(tài)與同步器 904次閱讀
- 跨時鐘域的亞穩(wěn)態(tài)的應對措施 893次閱讀
- 亞穩(wěn)態(tài)與設計可靠性的關系 695次閱讀
- 亞穩(wěn)態(tài)產(chǎn)生原因、危害及消除方法 9044次閱讀
- 亞穩(wěn)態(tài)理論介紹 1821次閱讀
- FPGA系統(tǒng)復位過程中的亞穩(wěn)態(tài)原理 1362次閱讀
- 基于FPGA的異步FIFO設計架構 3463次閱讀
- 如何解決觸發(fā)器亞穩(wěn)態(tài)問題? 8974次閱讀
- FPGA系統(tǒng)中三種方式減少亞穩(wěn)態(tài)的產(chǎn)生 1w次閱讀
- 亞穩(wěn)態(tài)的定義和在設計中的問題分析 3664次閱讀
- 亞穩(wěn)態(tài)的原理、起因、危害、解決辦法及影響和消除仿真詳解 4.4w次閱讀
下載排行
本周
- 1山景DSP芯片AP8248A2數(shù)據(jù)手冊
- 1.06 MB | 532次下載 | 免費
- 2RK3399完整板原理圖(支持平板,盒子VR)
- 3.28 MB | 339次下載 | 免費
- 3TC358743XBG評估板參考手冊
- 1.36 MB | 330次下載 | 免費
- 4DFM軟件使用教程
- 0.84 MB | 295次下載 | 免費
- 5元宇宙深度解析—未來的未來-風口還是泡沫
- 6.40 MB | 227次下載 | 免費
- 6迪文DGUS開發(fā)指南
- 31.67 MB | 194次下載 | 免費
- 7元宇宙底層硬件系列報告
- 13.42 MB | 182次下載 | 免費
- 8FP5207XR-G1中文應用手冊
- 1.09 MB | 178次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費
- 2555集成電路應用800例(新編版)
- 0.00 MB | 33566次下載 | 免費
- 3接口電路圖大全
- 未知 | 30323次下載 | 免費
- 4開關電源設計實例指南
- 未知 | 21549次下載 | 免費
- 5電氣工程師手冊免費下載(新編第二版pdf電子書)
- 0.00 MB | 15349次下載 | 免費
- 6數(shù)字電路基礎pdf(下載)
- 未知 | 13750次下載 | 免費
- 7電子制作實例集錦 下載
- 未知 | 8113次下載 | 免費
- 8《LED驅(qū)動電路設計》 溫德爾著
- 0.00 MB | 6656次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935054次下載 | 免費
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537798次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420027次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191187次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183279次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138040次下載 | 免費
評論
查看更多