資料介紹
一.TTL
TTL集成電路的主要型式為晶體管-晶體管邏輯門(transistor-transistor logic gate),TTL大部分都采用5V電源。
1.輸出高電平Uoh和輸出低電平UolUoh≥2.4V,Uol≤0.4V
2.輸入高電平和輸入低電平Uih≥2.0V,Uil≤0.8V
二.CMOS
CMOS電路是電壓控制器件,輸入電阻極大,對于干擾信號十分敏感,因此不用的輸入端不應(yīng)開路,接到地或者電源上.CMOS電路的優(yōu)點是噪聲容限較寬,靜態(tài)功耗很小。
1.輸出高電平Uoh和輸出低電平UolUoh≈VCC,Uol≈GND
2.輸入高電平Uoh和輸入低電平UolUih≥0.7VCC,Uil≤0.2VCC (VCC為電源電壓,GND為地)
從上面可以看出:
在 同樣5V電源電壓情況下,COMS電路可以直接驅(qū)動TTL,因為CMOS的輸出高電平大于2.0V,輸出低電平小于0.8V;而TTL電路則不能直接驅(qū)動 CMOS電路,TTL的輸出高電平為大于2.4V,如果落在2.4V~3.5V之間,則CMOS電路就不能檢測到高電平,低電平小于0.4V滿足要求,所 以在TTL電路驅(qū)動COMS電路時需要加上拉電阻。如果出現(xiàn)不同電壓電源的情況,也可以通過上面的方法進(jìn)行判斷。
如果電路中出現(xiàn)3.3V的COMS電路去驅(qū)動5V CMOS電路的情況,如3.3V單片機去驅(qū)動74HC,這種情況有以下幾種方法解決,最簡單的就是直接將74HC換成74HCT(74系列的輸入輸出在下面有介紹)的芯片,因為3.3V CMOS 可以直接驅(qū)動5V的TTL電路;或者加電壓轉(zhuǎn)換芯片;還有就是把單片機的I/O口設(shè)為開漏,然后加上拉電阻到5V,這種情況下得根據(jù)實際情況調(diào)整電阻的大小,以保證信號的上升沿時間。三.74系列簡介
74系列可以說是我們平時接觸的最多的芯片,74系列中分為很多種,而我們平時用得最多的應(yīng)該是以下幾種:74LS,74HC,74HCT這三種,這三種系列在電平方面的區(qū)別如下:
TTL和CMOS電平
1、TTL電平(什么是TTL電平):
輸出高電平》2.4V,輸出低電平=2.0V,輸入低電平 Vih,輸入低電平 Vih 》 Vt 》 Vil 》 Vol
6:Ioh:邏輯門輸出為高電平時的負(fù)載電流(為拉電流).7:Iol:邏輯門輸出為低電平時的負(fù)載電流(為灌電流).8:Iih:邏輯門輸入為高電平時的電流(為灌電流).9:Iil:邏輯門輸入為低電平時的電流(為拉電流)。
門電路輸出極在集成單元內(nèi)不接負(fù)載電阻而直接引出作為輸出端,這種形式的門稱為開路門。開路的TTL、CMOS、ECL門分別稱為集電極開路(OC)、漏極開路(OD)、發(fā)射極開路(OE),使用時應(yīng)審查是否接上拉電阻(OC、OD門)或下拉電阻(OE門),以及電阻阻值是否合適。對于集電極開路(OC)門,其上拉電阻阻值RL應(yīng)滿足下面條件:
?。?):RL 《 (VCC-Voh)/(n*Ioh+m*Iih)(2):RL 》 (VCC-Vol)/(Iol+m*Iil)
其中n:線與的開路門數(shù);m:被驅(qū)動的輸入端數(shù)。
10:常用的邏輯電平
·邏輯電平:有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、LVDS等。
·其中TTL和CMOS的邏輯電平按典型電壓可分為四類:5V系列(5V TTL和5V CMOS)、3.3V系列,2.5V系列和1.8V系列。
·5V TTL和5V CMOS邏輯電平是通用的邏輯電平。
·3.3V及以下的邏輯電平被稱為低電壓邏輯電平,常用的為LVTTL電平。
·低電壓的邏輯電平還有2.5V和1.8V兩種。
·ECL/PECL和LVDS是差分輸入輸出。
·RS-422/485和RS-232是串口的接口標(biāo)準(zhǔn),RS-422/485是差分輸入輸出,RS-232是單端輸入輸出.OC門,又稱集電極開路(漏極開路)與非門門電路,Open Collector(Open Drain)。
為什么引入OC門?
實際使用中,有時需要兩個或兩個以上與非門的輸出端連接在同一條導(dǎo)線上,將這些與非門上的數(shù)據(jù)(狀態(tài)電平)用同一條導(dǎo)線輸送出去。因此,需要一種新的與非門電路--OC門來實現(xiàn)“線與邏輯”.OC門主要用于3個方面:
1、實現(xiàn)與或非邏輯,用做電平轉(zhuǎn)換,用做驅(qū)動器。由于OC門電路的輸出管的集電極懸空,使用時需外接一個上拉電阻 Rp到電源VCC.OC門使用上拉電阻以輸出高電平,此外為了加大輸出引腳的驅(qū)動能力,上拉電阻阻值的選擇原則,從降低功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足 夠大;從確保足夠的驅(qū)動電流考慮應(yīng)當(dāng)足夠小.2、線與邏輯,即兩個輸出端(包括兩個以上)直接互連就可以實現(xiàn)“AND”的邏輯功能。在總線傳輸?shù)葘嶋H應(yīng)用中需要多個門 的輸出端并聯(lián)連接使用,而一般TTL門輸出端并不能直接并接使用,否則這些門的輸出管之間由于低阻抗形成很大的短路電流(灌電流),而燒壞器件。在硬件 上,可用OC門或三態(tài)門(ST門)來實現(xiàn)。 用OC門實現(xiàn)線與,應(yīng)同時在輸出端口應(yīng)加一個上拉電阻.3、三態(tài)門(ST門)主要用在應(yīng)用于多個門輸出共享數(shù)據(jù)總線,為避免多個門輸出同時占用數(shù)據(jù)總線,這些門的使能信號 (EN)中只允許有一個為有效電平(如高電平),由于三態(tài)門的輸出是推拉式的低阻輸出,且不需接上拉(負(fù)載)電阻,所以開關(guān)速度比OC門快,常用三態(tài)門作 為輸出緩沖器。什么是OC、OD?
集電極開路門(集電極開路 OC 或漏極開路 OD)
Open-Drain是漏極開路輸出的意思,相當(dāng)于集電極開路(Open-Collector)輸出,即TTL中的集電極開路(OC)輸出。一般用于線或、線與,也有的用于電流驅(qū)動。
Open-Drain是對MOS管而言,Open-Collector是對雙極型管而言,在用法上沒啥區(qū)別。開漏形式的電路有以下幾個特點:
a. 利用外部電路的驅(qū)動能力,減少IC內(nèi)部的驅(qū)動。 或驅(qū)動比芯片電源電壓高的負(fù)載.b.可以將多個開漏輸出的Pin,連接到一條線上。通過一只上拉電阻,在不增加任何器件的情況下,形成“與邏輯”關(guān)系。這也是I2C,SMBus等總線判 斷總線占用狀態(tài)的原理。如果作為圖騰輸出必須接上拉電阻。接容性負(fù)載時,下降延是芯片內(nèi)的晶體管,是有源驅(qū)動,速度較快;上升延是無源的外接電阻,速度 慢。如果要求速度高電阻選擇要小,功耗會大。所以負(fù)載電阻的選擇要兼顧功耗和速度.c. 可以利用改變上拉電源的電壓,改變傳輸電平。例如加上上拉電阻就可以提供TTL/CMOS電平輸出等.d. 開漏Pin不連接外部的上拉電阻,則只能輸出低電平。一般來說,開漏是用來連接不同電平的器件,匹配電平用的。
正常的CMOS輸出級是上、下兩個管子,把上面的管子去掉就是OPEN-DRAIN了。這種輸出的主要目的有兩個:電平轉(zhuǎn)換和線與。
由于漏級開路,所以后級電路必須接一上拉電阻,上拉電阻的電源電壓就可以決定輸出電平。這樣你就可以進(jìn)行任意電平的轉(zhuǎn)換了。
線與功能主要用于有多個電路對同一信號進(jìn)行拉低操作的場合,如果本電路不想拉低,就輸出高電平,因為OPEN-DRAIN上面的管子被拿掉,高電平是靠外接的上拉電阻實現(xiàn)的。(而正常的CMOS輸出級,如果出現(xiàn)一個輸出為高另外一個為低時,等于電源短路。)
OPEN-DRAIN提供了靈活的輸出方式,但是也有其弱點,就是帶來上升沿的延時。因為上升沿是通過外接上拉無源電阻對負(fù)載充電,所以當(dāng)電阻選擇小時延時就小,但功耗大;反之延時大功耗小。所以如果對延時有要求,則建議用下降沿輸出。
?
TTL集成電路的主要型式為晶體管-晶體管邏輯門(transistor-transistor logic gate),TTL大部分都采用5V電源。
1.輸出高電平Uoh和輸出低電平UolUoh≥2.4V,Uol≤0.4V
2.輸入高電平和輸入低電平Uih≥2.0V,Uil≤0.8V
二.CMOS
CMOS電路是電壓控制器件,輸入電阻極大,對于干擾信號十分敏感,因此不用的輸入端不應(yīng)開路,接到地或者電源上.CMOS電路的優(yōu)點是噪聲容限較寬,靜態(tài)功耗很小。
1.輸出高電平Uoh和輸出低電平UolUoh≈VCC,Uol≈GND
2.輸入高電平Uoh和輸入低電平UolUih≥0.7VCC,Uil≤0.2VCC (VCC為電源電壓,GND為地)
從上面可以看出:
在 同樣5V電源電壓情況下,COMS電路可以直接驅(qū)動TTL,因為CMOS的輸出高電平大于2.0V,輸出低電平小于0.8V;而TTL電路則不能直接驅(qū)動 CMOS電路,TTL的輸出高電平為大于2.4V,如果落在2.4V~3.5V之間,則CMOS電路就不能檢測到高電平,低電平小于0.4V滿足要求,所 以在TTL電路驅(qū)動COMS電路時需要加上拉電阻。如果出現(xiàn)不同電壓電源的情況,也可以通過上面的方法進(jìn)行判斷。
如果電路中出現(xiàn)3.3V的COMS電路去驅(qū)動5V CMOS電路的情況,如3.3V單片機去驅(qū)動74HC,這種情況有以下幾種方法解決,最簡單的就是直接將74HC換成74HCT(74系列的輸入輸出在下面有介紹)的芯片,因為3.3V CMOS 可以直接驅(qū)動5V的TTL電路;或者加電壓轉(zhuǎn)換芯片;還有就是把單片機的I/O口設(shè)為開漏,然后加上拉電阻到5V,這種情況下得根據(jù)實際情況調(diào)整電阻的大小,以保證信號的上升沿時間。三.74系列簡介
74系列可以說是我們平時接觸的最多的芯片,74系列中分為很多種,而我們平時用得最多的應(yīng)該是以下幾種:74LS,74HC,74HCT這三種,這三種系列在電平方面的區(qū)別如下:
TTL和CMOS電平
1、TTL電平(什么是TTL電平):
輸出高電平》2.4V,輸出低電平=2.0V,輸入低電平 Vih,輸入低電平 Vih 》 Vt 》 Vil 》 Vol
6:Ioh:邏輯門輸出為高電平時的負(fù)載電流(為拉電流).7:Iol:邏輯門輸出為低電平時的負(fù)載電流(為灌電流).8:Iih:邏輯門輸入為高電平時的電流(為灌電流).9:Iil:邏輯門輸入為低電平時的電流(為拉電流)。
門電路輸出極在集成單元內(nèi)不接負(fù)載電阻而直接引出作為輸出端,這種形式的門稱為開路門。開路的TTL、CMOS、ECL門分別稱為集電極開路(OC)、漏極開路(OD)、發(fā)射極開路(OE),使用時應(yīng)審查是否接上拉電阻(OC、OD門)或下拉電阻(OE門),以及電阻阻值是否合適。對于集電極開路(OC)門,其上拉電阻阻值RL應(yīng)滿足下面條件:
?。?):RL 《 (VCC-Voh)/(n*Ioh+m*Iih)(2):RL 》 (VCC-Vol)/(Iol+m*Iil)
其中n:線與的開路門數(shù);m:被驅(qū)動的輸入端數(shù)。
10:常用的邏輯電平
·邏輯電平:有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、LVDS等。
·其中TTL和CMOS的邏輯電平按典型電壓可分為四類:5V系列(5V TTL和5V CMOS)、3.3V系列,2.5V系列和1.8V系列。
·5V TTL和5V CMOS邏輯電平是通用的邏輯電平。
·3.3V及以下的邏輯電平被稱為低電壓邏輯電平,常用的為LVTTL電平。
·低電壓的邏輯電平還有2.5V和1.8V兩種。
·ECL/PECL和LVDS是差分輸入輸出。
·RS-422/485和RS-232是串口的接口標(biāo)準(zhǔn),RS-422/485是差分輸入輸出,RS-232是單端輸入輸出.OC門,又稱集電極開路(漏極開路)與非門門電路,Open Collector(Open Drain)。
為什么引入OC門?
實際使用中,有時需要兩個或兩個以上與非門的輸出端連接在同一條導(dǎo)線上,將這些與非門上的數(shù)據(jù)(狀態(tài)電平)用同一條導(dǎo)線輸送出去。因此,需要一種新的與非門電路--OC門來實現(xiàn)“線與邏輯”.OC門主要用于3個方面:
1、實現(xiàn)與或非邏輯,用做電平轉(zhuǎn)換,用做驅(qū)動器。由于OC門電路的輸出管的集電極懸空,使用時需外接一個上拉電阻 Rp到電源VCC.OC門使用上拉電阻以輸出高電平,此外為了加大輸出引腳的驅(qū)動能力,上拉電阻阻值的選擇原則,從降低功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足 夠大;從確保足夠的驅(qū)動電流考慮應(yīng)當(dāng)足夠小.2、線與邏輯,即兩個輸出端(包括兩個以上)直接互連就可以實現(xiàn)“AND”的邏輯功能。在總線傳輸?shù)葘嶋H應(yīng)用中需要多個門 的輸出端并聯(lián)連接使用,而一般TTL門輸出端并不能直接并接使用,否則這些門的輸出管之間由于低阻抗形成很大的短路電流(灌電流),而燒壞器件。在硬件 上,可用OC門或三態(tài)門(ST門)來實現(xiàn)。 用OC門實現(xiàn)線與,應(yīng)同時在輸出端口應(yīng)加一個上拉電阻.3、三態(tài)門(ST門)主要用在應(yīng)用于多個門輸出共享數(shù)據(jù)總線,為避免多個門輸出同時占用數(shù)據(jù)總線,這些門的使能信號 (EN)中只允許有一個為有效電平(如高電平),由于三態(tài)門的輸出是推拉式的低阻輸出,且不需接上拉(負(fù)載)電阻,所以開關(guān)速度比OC門快,常用三態(tài)門作 為輸出緩沖器。什么是OC、OD?
集電極開路門(集電極開路 OC 或漏極開路 OD)
Open-Drain是漏極開路輸出的意思,相當(dāng)于集電極開路(Open-Collector)輸出,即TTL中的集電極開路(OC)輸出。一般用于線或、線與,也有的用于電流驅(qū)動。
Open-Drain是對MOS管而言,Open-Collector是對雙極型管而言,在用法上沒啥區(qū)別。開漏形式的電路有以下幾個特點:
a. 利用外部電路的驅(qū)動能力,減少IC內(nèi)部的驅(qū)動。 或驅(qū)動比芯片電源電壓高的負(fù)載.b.可以將多個開漏輸出的Pin,連接到一條線上。通過一只上拉電阻,在不增加任何器件的情況下,形成“與邏輯”關(guān)系。這也是I2C,SMBus等總線判 斷總線占用狀態(tài)的原理。如果作為圖騰輸出必須接上拉電阻。接容性負(fù)載時,下降延是芯片內(nèi)的晶體管,是有源驅(qū)動,速度較快;上升延是無源的外接電阻,速度 慢。如果要求速度高電阻選擇要小,功耗會大。所以負(fù)載電阻的選擇要兼顧功耗和速度.c. 可以利用改變上拉電源的電壓,改變傳輸電平。例如加上上拉電阻就可以提供TTL/CMOS電平輸出等.d. 開漏Pin不連接外部的上拉電阻,則只能輸出低電平。一般來說,開漏是用來連接不同電平的器件,匹配電平用的。
正常的CMOS輸出級是上、下兩個管子,把上面的管子去掉就是OPEN-DRAIN了。這種輸出的主要目的有兩個:電平轉(zhuǎn)換和線與。
由于漏級開路,所以后級電路必須接一上拉電阻,上拉電阻的電源電壓就可以決定輸出電平。這樣你就可以進(jìn)行任意電平的轉(zhuǎn)換了。
線與功能主要用于有多個電路對同一信號進(jìn)行拉低操作的場合,如果本電路不想拉低,就輸出高電平,因為OPEN-DRAIN上面的管子被拿掉,高電平是靠外接的上拉電阻實現(xiàn)的。(而正常的CMOS輸出級,如果出現(xiàn)一個輸出為高另外一個為低時,等于電源短路。)
OPEN-DRAIN提供了靈活的輸出方式,但是也有其弱點,就是帶來上升沿的延時。因為上升沿是通過外接上拉無源電阻對負(fù)載充電,所以當(dāng)電阻選擇小時延時就小,但功耗大;反之延時大功耗小。所以如果對延時有要求,則建議用下降沿輸出。
?
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 什么是TTL電平、CMOS電平?區(qū)別?
- 什么是TTL電平,什么是CMOS電平,他們的區(qū)別
- 嵌入式 TTL電平和CMOS電平
- 什么是TTL電平、CMOS電平?都有哪些區(qū)別?資料下載
- 常用電平標(biāo)準(zhǔn)(TTL、CMOS......)總結(jié)資料下載
- TTL和CMOS電平與OC和OD的互連規(guī)范詳細(xì)說明 20次下載
- FPGA中RS232電平和TTL電平到底有什么區(qū)別 5次下載
- TTL和CMOS電平有什么區(qū)別 27次下載
- TTL和CMOS到底有什么區(qū)別 16次下載
- 什么是TTL電平?TTL電平的詳細(xì)資料說明
- 詳解TTL和CMOS電平 6次下載
- 邏輯門電路之TTL與CMOS電路的解析 21次下載
- TTL CMOS RS232 RS485 RS422各種電平內(nèi)容 55次下載
- TTL與CMOS電平轉(zhuǎn)換區(qū)別 7次下載
- TTL電平和CMOS電平區(qū)別與比較 181次下載
- TTL電平與RS232電平的區(qū)別 5007次閱讀
- CAN / POE / HDMI 這些接口電路該如何設(shè)計? 970次閱讀
- FPGA幾種電平:TTL,CMOS以及LVTTL,LVCMOS 1.1w次閱讀
- TTL電路和CMOS電路的區(qū)別 2w次閱讀
- 基于FPGA的UART控制器實現(xiàn)RS-232電平和TTL/CMOS電平的轉(zhuǎn)換設(shè)計 4454次閱讀
- 什么是CMOS電平接口,COMS電路有什么使用注意事項 1w次閱讀
- TTL電平與COMS電平的基礎(chǔ)知識與對比詳細(xì)資料概述 5894次閱讀
- 單片機如何匹配合適的邏輯電平 1795次閱讀
- 一文帶你走進(jìn)TTL、CMOS電平和OC門 8055次閱讀
- 單片機與電腦接口(TTL與RS232電平模擬轉(zhuǎn)換)電路及工作原理分析 3.7w次閱讀
- TTL電平、CMOS電平、RS232電平的介紹 3.8w次閱讀
- CMOS與TTL電路的詳細(xì)對比區(qū)別 10.9w次閱讀
- 用TL431制作TTL邏輯電平檢測電路 7494次閱讀
- 數(shù)字電路cmos型和ttl型門電路介紹及使用 1.2w次閱讀
- CMOS電平轉(zhuǎn)換電路詳解 8958次閱讀
下載排行
本周
- 1TC358743XBG評估板參考手冊
- 1.36 MB | 330次下載 | 免費
- 2開關(guān)電源基礎(chǔ)知識
- 5.73 MB | 6次下載 | 免費
- 3100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 4嵌入式linux-聊天程序設(shè)計
- 0.60 MB | 3次下載 | 免費
- 5基于FPGA的光纖通信系統(tǒng)的設(shè)計與實現(xiàn)
- 0.61 MB | 2次下載 | 免費
- 651單片機窗簾控制器仿真程序
- 1.93 MB | 2次下載 | 免費
- 751單片機大棚環(huán)境控制器仿真程序
- 1.10 MB | 2次下載 | 免費
- 8基于51單片機的RGB調(diào)色燈程序仿真
- 0.86 MB | 2次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費
- 2555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33564次下載 | 免費
- 3接口電路圖大全
- 未知 | 30323次下載 | 免費
- 4開關(guān)電源設(shè)計實例指南
- 未知 | 21549次下載 | 免費
- 5電氣工程師手冊免費下載(新編第二版pdf電子書)
- 0.00 MB | 15349次下載 | 免費
- 6數(shù)字電路基礎(chǔ)pdf(下載)
- 未知 | 13750次下載 | 免費
- 7電子制作實例集錦 下載
- 未知 | 8113次下載 | 免費
- 8《LED驅(qū)動電路設(shè)計》 溫德爾著
- 0.00 MB | 6653次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935054次下載 | 免費
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537796次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191185次下載 | 免費
- 7十天學(xué)會AVR單片機與C語言視頻教程 下載
- 158M | 183279次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138040次下載 | 免費
評論
查看更多