? 電子發(fā)燒友網(wǎng)報道(文/周凱揚)進(jìn)入AI和云時代以來,顯而易見的趨勢之一就是FPGA出現(xiàn)的頻率開始降低了,且不說曾經(jīng)的兩大FPGA巨頭均已被x86廠商收購,就連FPGA引以為豪的多樣化和靈活性
2022-08-22 08:22:003543 本文將探討提供便攜式高性能超聲產(chǎn)品所必須滿足的一些最重要設(shè)計考慮,以及超聲系統(tǒng)設(shè)計師如何實現(xiàn)為目前全球市場開發(fā)新的成像產(chǎn)品所需的靈活性。
2011-05-18 11:27:511260 本文介紹使用Altera?工業(yè)級FPGA作為協(xié)處理器或者芯片系統(tǒng)(SoC)解決方案,提高工業(yè)應(yīng)用的靈活性。作為多種工業(yè)產(chǎn)品一個高度集成的平臺,Altera FPGA有效的縮短了開發(fā)時間,降低了風(fēng)險
2015-10-28 10:29:378323 ASIC芯片內(nèi)部架構(gòu)較為簡單,不可以硬件編程,只能用來專門處理某一種功能,靈活性最差,但是在執(zhí)行某一種任務(wù)上的效率最高。ASIC也被稱為專用集成電路。FPGA芯片內(nèi)部架構(gòu)稍微復(fù)雜一些,可以硬件編程
2018-05-06 10:50:0417661 完成某種特定的功能,且可以反復(fù)擦寫。在修改和升級時,不需額外地改變PCB 電路板,只是在計算機上修改和更新程序,使硬件設(shè)計工作成為軟件開發(fā)工作,縮短了系統(tǒng)設(shè)計的周期,提高了實現(xiàn)的靈活性并降低了成本
2017-09-02 22:24:53
流水方式對復(fù)數(shù)數(shù)據(jù)實現(xiàn)了加窗、FFT、求模平方三種運算。整個設(shè)計采用流水與并行方式盡量避免瓶頸的出現(xiàn),提高系統(tǒng)時鐘頻率,達(dá)到高速處理。實驗表明此處理器既有專用ASIC電路的快速性,又有DSP器件的靈活性的特點,適合用于高速數(shù)字信號處理。
2012-08-12 11:49:01
)是兩種不同的硬件實現(xiàn)方式,它們之間存在以下主要差異:
設(shè)計過程 :FPGA的設(shè)計通?;谝延械挠布Y(jié)構(gòu)進(jìn)行邏輯配置,而ASIC需要從頭開始進(jìn)行定制化的電路設(shè)計。
靈活性 :FPGA具有高度的靈活性,可以
2024-02-22 09:54:36
隨著數(shù)字融合的進(jìn)一步發(fā)展,系統(tǒng)的設(shè)計和實現(xiàn)需要更大的靈活性,以解決將完全不同的標(biāo)準(zhǔn)和要求整合為同類產(chǎn)品時引發(fā)的諸多問題。本文介紹FPGA在視頻處理中的應(yīng)用,與ASSP和芯片組解決方案相比,FPGA可根據(jù)目前設(shè)計工程師的實際需求提供不同層次的靈活性,并保持明顯優(yōu)于傳統(tǒng)DSP的性能。
2019-08-22 08:21:21
:基于靜態(tài)隨機存取存儲器(SRAM)的FPGA,其配置可以在每次上電時重新加載。這類FPGA具有較高的靈活性,但功耗較高。
Flash-based FPGA :基于閃存的FPGA,其配置可以在斷電后保持。這類
2024-01-26 10:09:17
標(biāo)準(zhǔn)作出的相應(yīng)改進(jìn),從而可以加速產(chǎn)品的上市時間,并降低產(chǎn)品的失敗風(fēng)險和維護成本。相對于無法對售后產(chǎn)品設(shè)計進(jìn)行修改的ASIC和ASSP來說,這是FPGA特有的一個優(yōu)勢。由于FPGA 可編程的靈活性以及近年來
2015-03-10 11:34:28
有限、應(yīng)用范圍也相對較窄的ASIC(包括各種MCU、MPU、DSP等)相比,FPGA器件則有著更大的可選擇性和靈活性,可用于各種不同數(shù)字邏輯電路功能的實現(xiàn)。 如果把各種ASIC比作是風(fēng)格迥異、功能
2015-03-26 11:00:19
為設(shè)計提供可編程邏輯解決方案所固有的靈活性特點,以及定制門陣列(如ASIC)解決方案所具有的高性能及集成度?! ≡鰪奃SP處理能力的傳統(tǒng)方法是采用多個處理器。選擇此類方案的缺點是成本昂貴,需要眾多附加
2011-02-17 11:21:37
有限、應(yīng)用范圍也相對較窄的ASIC(包括各種MCU、MPU、DSP等)相比,FPGA器件則有著更大的可選擇性和靈活性,可用于各種不同數(shù)字邏輯電路功能的實現(xiàn)。 如果把各種ASIC比作是風(fēng)格迥異、功能
2019-04-12 00:25:04
從如下三大方面總結(jié)出在產(chǎn)品的開發(fā)或產(chǎn)品的生命周期中,使用FPGA技術(shù)實現(xiàn)所能夠帶來的潛在優(yōu)勢?!?b class="flag-6" style="color: red">靈活性:可重編程,可定制。易于維護,方便移植、升級或擴展。降低NRE成本,加速產(chǎn)品上市時間。支持豐富
2017-12-20 10:07:44
的基礎(chǔ)上發(fā)展起來的,它克服了專用 ASIC 不夠靈活的缺點。與其他中小規(guī)模集成電路相比,其優(yōu)點主要在于它的靈活性很強,即其內(nèi)部具體的邏輯功能可以根據(jù)需要配置,對電路的修改和維護很方便。目前,FPGA
2018-12-06 10:05:49
實現(xiàn)汽車測功器應(yīng)用的靈活性本文將向您介紹運用National Instruments產(chǎn)品建立靈活的汽車測功器測試平臺。目錄:? 簡介? 汽車測功器應(yīng)用? 測功器技術(shù)? 應(yīng)用示例? 綜合控制系統(tǒng)
2009-10-06 15:07:23
現(xiàn)企業(yè)最不想看到的現(xiàn)象:時間成本、勞動力成本、系統(tǒng)總成本的流失??墒?,如果你為您的來工業(yè)系統(tǒng)設(shè)計及應(yīng)用選擇FPGA解決方案,你就可以根據(jù)需要修改你的設(shè)計、降低設(shè)計的復(fù)雜度、大大提高工業(yè)應(yīng)用的靈活性
2013-10-11 10:43:19
DN127-3V和5V 12位軌到軌微功率DAC結(jié)合了靈活性和性能
2019-07-05 16:36:02
,Pogo pin連接器便于升級.最后,使用Pogo pin連接器可以提高設(shè)計的多樣性和靈活性.生活中離不開電,也就離不開Pogo pin連接器.Pogo pin連接器在國內(nèi)也被稱為插件、插座和插頭,一般都是指電Pogo pin連接器,也就是連接兩個有源器件的器件來傳輸電流或信號.
2016-06-28 15:27:32
與網(wǎng)絡(luò)架構(gòu)師和運營商一起制定了 SDN 的愿景。他們一遍又一遍地告訴我們,正確實施的 SDN 意味著您的網(wǎng)絡(luò)架構(gòu)將實時改變和適應(yīng)流量模式和用戶需求。這一靈活性以傳統(tǒng)成本的一小部分實現(xiàn)了性能的大幅提升
2019-06-20 06:13:19
出在產(chǎn)品的開發(fā)或產(chǎn)品的生命周期中,使用FPGA技術(shù)實現(xiàn)所能夠帶來的潛在優(yōu)勢。● 靈活性:可重編程,可定制。易于維護,方便移植、升級或擴展。降低NRE成本,加速產(chǎn)品上市時間。支持豐富的外設(shè)接口,可根據(jù)需求配置
2019-03-12 18:08:38
人力物力,靈活性好但開發(fā)效率低下。如果設(shè)計較為理想,全定制能夠比半定制的ASIC芯片運行速度更快。半定制使用庫里的標(biāo)準(zhǔn)邏輯單元(Standard Cell),設(shè)計時可以從標(biāo)準(zhǔn)邏輯單元庫中選擇SSI
2012-02-27 17:46:03
本應(yīng)用說明描述了nRF24XX的低級別頻率靈活性協(xié)議。這是一種提供保護以防止頻率固定系統(tǒng)干擾業(yè)務(wù)的協(xié)議諸如WLAN和諸如藍(lán)牙的跳頻設(shè)備。
該協(xié)議是通用的,可以用于許多需要阻力的不同系統(tǒng)防止來自其他
2023-09-26 07:40:47
,及其對應(yīng)的NPU指令集。這個軟核NPU實質(zhì)上是在高性能與高靈活性之間的一種折中。從宏觀上看,DNN的硬件實現(xiàn)可以使用諸如CPU、GPU、FPGA或者ASIC等多種方式實現(xiàn)。在前文中講過,CPU有著最高
2019-08-11 04:00:00
的計算性能沒有意義。FPGA主要是其靈活性和可擴展性,因此BogoMIPS參數(shù)僅供參考。同時觀察FPGA的ARM核,發(fā)現(xiàn)最高頻率“CPU_max_MHz是1199.9990”即1.2GHz,并不是資料中描述的最高1.5GHz。
2021-04-29 21:45:43
不斷演進(jìn)的無源光網(wǎng)絡(luò)(PON)需要FPGA設(shè)計的靈活性支持
2012-08-17 09:49:27
,CPLD的連續(xù)式布線結(jié)構(gòu)決定了它的時序延遲是均勻的和可預(yù)測的,而FPGA的分段式布線結(jié)構(gòu)決定了其延遲的不可預(yù)測性。三,在編程上FPGA比CPLD具有更大的靈活性。CPLD通過修改具有固定內(nèi)連電路的邏輯功能
2009-10-05 16:32:12
升級,但執(zhí)行速度慢、效率低;而專用集成電路(ASIC)采用硬件模式,通過固化的特定運算和單元電路完成功能。指令并行執(zhí)行,執(zhí)行速度快、效率高,但開發(fā)周期長、缺乏靈活性。在一些實時性和靈活性要求都比較高的場合,采用通用微處理器或者ASIC效果都欠佳。
2019-10-15 07:28:55
高效的做法?! 。?)強調(diào)一下這里并不是說基于FPGA的AI實現(xiàn)就沒有未來,(相反我覺得還潛力無限),本文只是對于從FPGA到ASIC的直接移植提出了一點小想法。我們預(yù)計FPGA將會配合敏捷設(shè)計擁有自己
2023-03-28 11:14:04
產(chǎn)品的生命周期中,使用FPGA技術(shù)實現(xiàn)所能夠帶來的潛在優(yōu)勢?!?靈活性:可重編程,可定制。易于維護,方便移植、升級或擴展。降低NRE成本,加速產(chǎn)品上市時間。支持豐富的外設(shè)接口,可根據(jù)需求配置。● 并行性
2016-06-29 09:37:38
DSP技術(shù)廣泛應(yīng)用于各個領(lǐng)域,但傳統(tǒng)的數(shù)字信號處理器由于以順序方式工作使得數(shù)據(jù)處理速度較低,且在功能重構(gòu)及應(yīng)用目標(biāo)的修改方面缺乏靈活性。而使用具有并行處理特性的FPGA實現(xiàn)數(shù)字信號處理系統(tǒng),具有很強的實時性和靈活性,因此利用FPGA實現(xiàn)數(shù)字信號處理成為數(shù)字信號處理領(lǐng)域的一種新的趨勢。
2019-10-17 08:12:27
提供的門電路規(guī)模足夠大,通過編程,就能夠實現(xiàn)任意ASIC的邏輯功能。
FPGA開發(fā)套件,中間那個是FPGA芯片
我們再看看FPGA的發(fā)展歷程。
FPGA是在PAL(可編程
2024-01-23 19:08:55
降低產(chǎn)品的失敗風(fēng)險和維護成本。相對于無法對售后產(chǎn)品設(shè)計進(jìn)行修改的ASIC和ASSP來說,這是FPGA特有的一個優(yōu)勢。由于FPGA可編程的靈活性以及近年來電子技術(shù)領(lǐng)域的快速發(fā)展,FPGA也正在向高集成
2017-09-21 22:00:39
面總結(jié)出在產(chǎn)品的開發(fā)或產(chǎn)品的生命周期中,使用FPGA技術(shù)實現(xiàn)所能夠帶來的潛在優(yōu)勢。● 靈活性:可重編程,可定制。易于維護,方便移植、升級或擴展。降低NRE成本,加速產(chǎn)品上市時間。支持豐富的外設(shè)接口
2017-10-07 20:19:04
的靈活性和更高的性能,它正迅速成為軍事、公共安全和商業(yè)無線領(lǐng)域的事實標(biāo)準(zhǔn)。 SDR在商業(yè)領(lǐng)域日益流行的一個關(guān)鍵原因是它既能對多種波形執(zhí)行基帶處理,又能進(jìn)行數(shù)字中頻(IF)處理。中頻處理將DSP的應(yīng)用范圍
2019-07-29 07:21:01
ASIC不夠靈活的缺點。與其他中小規(guī)模集成電路相比,其優(yōu)點主要在于它有很強的靈活性,即其內(nèi)部的具體邏輯功能可以根據(jù)需要配置,對電路的修改和維護很方便。DSP+FPGA結(jié)構(gòu)最大的特點是結(jié)構(gòu)靈活,有較強
2019-09-19 08:21:16
可重構(gòu)結(jié)構(gòu)是一種可以根據(jù)具體運算情況重組自身資源,實現(xiàn)硬件結(jié)構(gòu)自身優(yōu)化、自我生成的計算技術(shù)。動態(tài)可重構(gòu)技術(shù)可快速實現(xiàn)器件的邏輯重建,它的出現(xiàn)為處理大規(guī)模計算問題提供了一種兼具通用處理器靈活性
2019-07-10 07:56:06
有什么方法可以提高電源管理的靈活性嗎?
2021-04-23 06:24:02
的快速發(fā)展以及新一代設(shè)備的不斷出現(xiàn)也時刻改變著競爭格局。二、為什么選擇FPGA?如圖所示神經(jīng)網(wǎng)絡(luò)實現(xiàn)的硬件架構(gòu)范例。GPU是具有高靈活性的通用硬件;但是其利用率/效率相對較低,ASIC專用集成電路可以
2023-02-08 15:26:46
嵌入式Linux的靈活性,為嵌入式計算而設(shè)計的高效、節(jié)能的處理器的可用性,以及新處理器的低成本,使許多工業(yè)公司在嵌入式處理器的基礎(chǔ)上開發(fā)新的產(chǎn)品成為可能?,F(xiàn)在的工程師雖然可以用強大的工具開...
2021-11-04 08:51:10
在測試應(yīng)用中使用FPGA的關(guān)鍵特性有哪些?開放式FPGA能否增加測試的靈活性?
2021-05-11 06:40:12
,更何況它們還擁有支持快速演進(jìn)算法所需的靈活性和可擴展性。無論采取哪種方法,都意味著設(shè)計人員可以采用萊迪思sensAI以及一片低功耗的iCE40 UltraPlus FPGA對傳感器數(shù)據(jù)進(jìn)行預(yù)處理,從而
2020-10-23 11:43:04
您可以顯著提高無線系統(tǒng)中信號處理功能的性能。怎樣提高呢?有效方法是利用FPGA結(jié)構(gòu)的靈活性和目前受益于并行處理的FPGA架構(gòu)中的嵌入式DSP模塊。
2019-08-15 07:51:10
可重構(gòu)結(jié)構(gòu)是一種可以根據(jù)具體運算情況重組自身資源,實現(xiàn)硬件結(jié)構(gòu)自身優(yōu)化、自我生成的計算技術(shù)。動態(tài)可重構(gòu)技術(shù)可快速實現(xiàn)器件的邏輯重建,它的出現(xiàn)為處理大規(guī)模計算問題提供了一種兼具通用處理器靈活性和ASIC電路高速性的解決方案。
2019-08-13 07:56:00
背景介紹數(shù)據(jù)、算法和算力是人工智能技術(shù)的三大要素。其中,算力體現(xiàn)著人工智能(AI)技術(shù)具體實現(xiàn)的能力,實現(xiàn)載體主要有CPU、GPU、FPGA和ASIC四類器件。CPU基于馮諾依曼架構(gòu),雖然靈活,卻
2021-07-26 06:47:30
新一代小區(qū)網(wǎng)關(guān):靈活性與高性能至關(guān)重要各種各樣的數(shù)字設(shè)備進(jìn)入到越來越多的家庭之中,如各種多媒體應(yīng)用、網(wǎng)絡(luò)設(shè)備、語音與數(shù)據(jù)通信平臺,以及娛樂系統(tǒng)等。當(dāng)今消費者通常可在家中通過因特網(wǎng)寬帶連接獲得日益豐富
2009-10-05 09:18:53
:設(shè)計靈活性的諸多優(yōu)勢也許電子產(chǎn)業(yè)最顯著的特點就是能夠不斷改進(jìn)集成電路的基本技術(shù),這要通過使用更小巧的電路元件來實現(xiàn),這些元件的運行速度更快,且功耗和制造成本更低。 摩爾定律意味著下一年的數(shù)字邏輯的相對成本將會
2017-04-07 15:06:26
請問有沒有基于太空級Virtex FPGA的靈活高性能計算平臺?
2021-04-15 06:01:10
,從而降低成本。 2. 可重新編程能力——在一個公共開發(fā)平臺的一片 FPGA中,使工業(yè)設(shè)計能夠適應(yīng)協(xié)議、IP以及新硬件功能的發(fā)展變化?! ?. 性能調(diào)整——通過FPGA中的嵌入式處理器、定制指令和IP
2014-11-05 14:03:37
FPGA技術(shù)的靈活性整合到測量和控制系統(tǒng)當(dāng)中。您可以使用LabVIEW 這一專門為測量和自動化控制應(yīng)用開發(fā)所設(shè)計的圖形化開發(fā)環(huán)境,對嵌入在NI R 系列RIO 設(shè)備中的FPGA 進(jìn)行配置,進(jìn)而創(chuàng)建一個
2009-07-23 08:15:57
MS-1849:集成組件為超聲系統(tǒng)設(shè)計提供了靈活性
2019-07-16 11:55:01
:通過對 FPGA 編程,FPGA 能夠執(zhí)行 ASIC 能夠執(zhí)行的任何邏輯功能。FPGA 的獨特優(yōu)勢在于其靈活性,即隨時可以改變芯片功能,在技術(shù)還未成熟的階段,這種特性能夠降低產(chǎn)品的成本與風(fēng)險,在 5G
2023-11-20 18:56:02
在過去10年間,全世界的設(shè)計人員都討論過使用ASIC或者FPGA來實現(xiàn)數(shù)字電子設(shè)計的好處。通常這些討論將完全定制IC的性能優(yōu)勢和低功耗與FPGA的靈活性和低NRE成本進(jìn)行比較。設(shè)計隊伍應(yīng)當(dāng)在ASIC
2019-07-15 07:00:39
可編程系統(tǒng)級芯片提供了最大設(shè)計的靈活性
極端靈活且完全可編程的混合信號SOC 的基本原理是促使賽普拉斯微系統(tǒng)公司(Cypress MicroSystems)推出名為PSoCTM(Pr
2010-03-22 11:29:0926 摘要: HDLC(高級數(shù)據(jù)鏈路控制)的一般實現(xiàn)方法為采用ASIC器件和軟件編程等。應(yīng)用ASIC器件時設(shè)計簡單,但靈活性較差;軟件編程方法靈活,但占用處理器資源多
2009-06-20 13:47:153244 基于FPGA的網(wǎng)絡(luò)處理技術(shù)的性能和靈活性分析
網(wǎng)絡(luò)處理是指對在通信和網(wǎng)絡(luò)設(shè)備中傳送的數(shù)據(jù)包進(jìn)行的處理,網(wǎng)絡(luò)處理不僅出現(xiàn)在網(wǎng)絡(luò)核心,還出現(xiàn)
2009-12-26 14:58:14731 利用賽靈思 FPGA 的動態(tài)重配置功能,同構(gòu)多線程執(zhí)行模型可同時兼得軟件靈活性和硬件性能。
2011-09-01 09:27:26584 由于ASIC解決方案NRE成本高,產(chǎn)品開發(fā)周期較長,在支持各種不同無線標(biāo)準(zhǔn)升級上靈活性不足。
2012-04-29 12:26:51967 本文檔介紹使用Altera工業(yè)級FPGA作為協(xié)處理器或者芯片系統(tǒng)(SoC)解決方案,提高工業(yè)應(yīng)用的靈活性。作為多種工業(yè)產(chǎn)品一個高度集成的平臺,Altera FPGA有效的縮短了開發(fā)時間,降低了風(fēng)險。
2013-10-10 21:02:110 來自賽靈思的Adrian Cosoroaba和Terry Magee在圣克拉拉會議中心的Memcon中發(fā)表了關(guān)于高性能DDR4接口和FPGA靈活性的主題演講。賽靈思首席工程師Magee,設(shè)計了用于
2017-02-09 09:53:07200 你是不是感到奇怪,為什么MSP微控制器 (MCU) 在其集成式模數(shù)轉(zhuǎn)換器 (ADC) 中提供靈活性,比如說可編程分辨率或功率模式?這個靈活性程度通常不在單個的ADC中提供。開發(fā)人員可以將MSP MCU用于多個應(yīng)用,借助靈活性來優(yōu)化多種應(yīng)用的性能、易用性和功耗。
2017-04-26 15:33:11821 對于能量收集應(yīng)用,提高電源電壓或提供負(fù)電源軌的能力在電路設(shè)計方面提供了極大的靈活性。
2017-06-17 10:43:3612 通信設(shè)計中考慮協(xié)議的靈活性,經(jīng)常把協(xié)議設(shè)計成“不定長度”。一個實例如下圖:銳米LoRa終端的通信協(xié)議幀。
2018-07-03 09:54:002279 了解評估供應(yīng)商系統(tǒng)的可靠性和靈活性
2018-06-22 04:57:001706 LTM9100 提供一個具隔離型電源的全集成化隔離式熱插拔控制和通信接口。隔離勢壘允許控制器隨應(yīng)用浮動,從而實際上消除了工作電壓限制,同時提供了靈活的配置。本視頻突出介紹了 LTM9100 所擁有的特點和靈活性。
2018-06-28 02:02:003111 該視頻重點介紹了Xilinx 16nm Kintex UltraScale +器件中雙工作電壓的性能,功耗和靈活性。
2018-11-21 06:11:004627 該視頻展示了16nm FinFet器件的性能,并討論了Xilinx RFSoC技術(shù)如何減少占位面積和功耗,同時提高下一代無線電和RF通信系統(tǒng)的硬件靈活性。
2018-11-30 06:27:003123 演示說明了新興的Beyond 100G(B100G)標(biāo)準(zhǔn)的靈活性和可擴展性,以及現(xiàn)有100G標(biāo)準(zhǔn)的支持,所有這些都可以通過Xilinx的All Programmable UltraScale FPGA實現(xiàn)。
2018-11-22 06:43:002845 盡管 FPGA 為嵌入式設(shè)計帶來了強大的功能與靈活性,但額外的開發(fā)流程也給設(shè)計工作增加了新的復(fù)雜性和限制問題。整合傳統(tǒng)的硬件-FPGA-軟件設(shè)計流程并充分利用 FPGA 的可再編程功能是我們的一個解決之道。
2019-01-02 15:29:241084 FPGA SoC通過融合FPGA和ASIC兩者的元件,跨越了靈活性和性能之間的界限。但隨著它們進(jìn)入高安全性、任務(wù)關(guān)鍵型市場,它們也面臨著與標(biāo)準(zhǔn)SoC相同的問題,包括在日益復(fù)雜的器件中快速傳輸越來越多的數(shù)據(jù),以及在驗證和調(diào)試中可能出現(xiàn)的一切棘手的問題。
2019-02-13 15:58:27692 邁向工業(yè)4.0對工廠運營者和他們的供應(yīng)商來說都是一個巨大的挑戰(zhàn)。ADI公司正在加速這一旅程,通過在當(dāng)前提供新一代兼具靈活性和連接性的解決方案,同時讓后續(xù)投資能夠滿足未來需求。
2019-08-05 06:07:001932 信號調(diào)理方案,對于實現(xiàn)傳感器性能與靈活性、最大化降低成本與面市時間所需的關(guān)鍵元件性能指標(biāo)和特性給予高度關(guān)注。
2019-07-19 06:17:001872 “
FPGA的應(yīng)用設(shè)計是從
FPGA本身的
靈活性出發(fā)的,只是剛好
AI能夠在乘法器和加法器上跑運算。因此
FPGA的SoC和
ASIC屬于健康競爭的關(guān)系,更多時候是優(yōu)勢互補,通過
性能搭配
實現(xiàn)雙贏?!?/div>
2019-05-23 15:22:071207 近日,基于FPGA的硬件加速器件和高性能嵌入式FPGA(eFPGA)半導(dǎo)體知識產(chǎn)權(quán)(IP)領(lǐng)導(dǎo)性企業(yè)Achronix半導(dǎo)體公司推出了創(chuàng)新性的Speedster7t FPGA系列產(chǎn)品,以其具有ASIC一樣的性能,還可簡化設(shè)計的FPGA靈活性和增強功能,從而遠(yuǎn)遠(yuǎn)超越傳統(tǒng)的FPGA解決方案。
2019-05-27 14:13:043517 AI語音助手和AI圖像優(yōu)化是離我們最近的AI應(yīng)用,然而這只是AI能力比較初級的體現(xiàn),未來,AI將會以目前難以想象的方式改變我們的生活。
2019-07-01 14:54:13689 隨著AI、物聯(lián)網(wǎng)、無人駕駛、5G在內(nèi)的新興行業(yè)興起的同時,對極具靈活性、可重構(gòu)的FPGA有很大的需求,也給FPGA廠商帶來更多機會,構(gòu)成龐大的市場。
2019-10-14 17:33:49814 彈性塊存儲(Elastic Block Storage)是近年來利用云存儲的靈活性和簡單性如何得到改善的一個例子。
2020-03-21 17:33:22897 8 通道、同時采樣 ADC 實現(xiàn)真正 18 位性能并提供前所未有的靈活性
2021-03-20 10:01:382 DN127-3V和5V 12位軌對軌微功率DAC集靈活性和性能于一身
2021-05-07 14:11:150 PGA常年來被用作專用芯片(ASIC)的小批量替代品,然而近年來在微軟、百度等公司的數(shù)據(jù)中心大規(guī)模部署,以同時提供強大的計算能力和足夠的靈活性。
2022-03-11 10:49:291359 為了滿足設(shè)計人員對更高性能、更高效系統(tǒng)的需求,UnitedSiC 宣布了新的 SiC FET,可實現(xiàn)更高水平的設(shè)計靈活性,最顯著的是 750 V、6 mΩ 的解決方案,其穩(wěn)健的短路耐受時間額定值為 5微秒。
2022-08-03 08:04:48908 FPGA 的另一用途,是作為 ASIC 的補充。構(gòu)建 ASIC 的目的在于實現(xiàn)固定的功能,添加 FPGA 則可為產(chǎn)品的最新更改以及適應(yīng)不同的市場提供一定的靈活性。
2022-10-31 12:07:56512 DPU目前分為SoC(Arm與ASIC協(xié)同架構(gòu))、FPGA、ASIC三種主要技術(shù)形態(tài)?;?b class="flag-6" style="color: red">FPGA的DPU擁有最佳的靈活性,但吞吐量、功耗在一定程度上受到限制。
2022-11-02 20:41:33791 在一些特定的應(yīng)用中,連接器通常需要具有良好的柔性,這在互連和操作中都可以起到關(guān)鍵作用。在本文中,康瑞連接器廠家主要為大家講解連接器設(shè)計的靈活性是關(guān)鍵。
康瑞電子講解連接器的設(shè)計具備靈活性是關(guān)鍵
2022-12-28 16:25:25176 FPGA常年來被用作專用芯片(ASIC)的小批量替代品,然而近年來在微軟、百度等公司的數(shù)據(jù)中心大規(guī)模部署,以同時提供強大的計算能力和足夠的靈活性。
2023-01-04 13:53:351068 是超異構(gòu)計算架構(gòu)。CPU+GPU+FPGA+DSA等多種架構(gòu)處理引擎組成的超異構(gòu)計算;實現(xiàn)既要又要:接近CPU的靈活性,接近ASIC的性能效率,以及多個數(shù)量級提升的性能。
2023-01-05 11:31:581532 電源排序是數(shù)字電源架構(gòu)的關(guān)鍵組件。在這篇文章中,我們將介紹幾種構(gòu)建排序的方法及其后果。特別是,我們將看到設(shè)計選擇如何影響設(shè)計過程后期的靈活性。
2023-01-17 09:18:32546 本文將回顧提供基于性能的便攜式產(chǎn)品時必須解決的前期考慮因素,這些產(chǎn)品為超聲系統(tǒng)設(shè)計人員提供了將新成像產(chǎn)品推向全球市場所需的靈活性。
2023-01-31 18:08:31585 尋求最高集成度的設(shè)計人員可以選擇去開發(fā)一款包含Speedcore eFPGA IP的單芯片ASIC。然而,在某些應(yīng)用中,單芯片集成無法實現(xiàn)某些產(chǎn)品靈活性,而這在使用基于chiplet的方案中就有更多靈活性。
2023-09-06 15:12:11234 的一個解決之道。 隨著 FPGA 技術(shù)逐步延伸至軍事電子系統(tǒng)以及嵌入式電子產(chǎn)業(yè)的幾乎全部領(lǐng)域,能發(fā)揮可編程邏輯優(yōu)勢的應(yīng)用已經(jīng)占據(jù)主流地位。通信、機載和控制系統(tǒng)尤其受益于 FPGA 的設(shè)計靈活性、現(xiàn)場重構(gòu)和并行處理功能。同時,較短的設(shè)計周期和更加簡化的驗證
2023-12-07 09:35:02166
已全部加載完成
評論
查看更多