0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx 16nm Kintex UltraScale+器件的性能、功耗和靈活性介紹

Xilinx視頻 ? 作者:郭婷 ? 2018-11-21 06:11 ? 次閱讀

全新的16nm UltraScale+產(chǎn)品系列包括FPGA、3DIC和多處理SoC(MPSoC),基于臺(tái)積公司(TSMC)行業(yè)最新先進(jìn)的16FinFET+工藝,且擁有多項(xiàng)賽靈思行業(yè)首創(chuàng)的技術(shù),主攻LTE Advanced、早期5G無線、Tb級(jí)有線通信、汽車高級(jí)駕駛員輔助系統(tǒng)(ADAS),以及工業(yè)物聯(lián)網(wǎng)五大下一代關(guān)鍵應(yīng)用。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21736

    瀏覽量

    603419
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    131280
  • 物聯(lián)網(wǎng)
    +關(guān)注

    關(guān)注

    2909

    文章

    44635

    瀏覽量

    373388
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    ALINX 發(fā)布 AXVU13P:AMD Virtex UltraScale+ 高端 FPGA PCle 3.0 綜合開發(fā)平臺(tái)

    ALINX 正式發(fā)布 AMD Virtex UltraScale+ 系列 FPGA PCIe 3.0 綜合開發(fā)平臺(tái)?AXVU13P! 這款搭載 AMD 16nm 工藝 XCVU13P 芯片的高性能
    的頭像 發(fā)表于 12-20 16:46 ?199次閱讀
    ALINX 發(fā)布 AXVU13P:AMD Virtex <b class='flag-5'>UltraScale+</b> 高端 FPGA PCle 3.0 綜合開發(fā)平臺(tái)

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評(píng)估套件

    Zynq UltraScale+ MPSoC 器件,具有四核 Arm? Cortex-A53、雙核 Cortex-R5 實(shí)時(shí)處理器和基于 AMD/Xilinx 16nm FinFET
    的頭像 發(fā)表于 11-20 15:32 ?344次閱讀
    AMD/<b class='flag-5'>Xilinx</b> Zynq? <b class='flag-5'>UltraScale+</b> ? MPSoC ZCU102 評(píng)估套件

    在米爾電子MPSOC實(shí)現(xiàn)12G SDI視頻采集H.265壓縮SGMII萬兆以太網(wǎng)推流

    4K UHD音視頻廣播領(lǐng)域的優(yōu)勢 1.高性能與低功耗的結(jié)合:Zynq UltraScale+ MPSoC采用了16nm FinFET工藝,集成了多核處理器和可編程邏輯,能夠在提高
    發(fā)表于 11-01 16:56

    在米爾電子MPSOC實(shí)現(xiàn)12G SDI視頻采集H.265壓縮SGMII萬兆以太網(wǎng)推流

    協(xié)議。 3.MPSoC與VCU架構(gòu)在4K UHD音視頻廣播領(lǐng)域的優(yōu)勢 高性能與低功耗的結(jié)合 :Zynq UltraScale+ MPSoC采用了16nm FinFET工藝,集成了多核
    發(fā)表于 10-14 17:42

    使用低成本MSPM0 MCU提高電池管理設(shè)計(jì)的靈活性

    電子發(fā)燒友網(wǎng)站提供《使用低成本MSPM0 MCU提高電池管理設(shè)計(jì)的靈活性.pdf》資料免費(fèi)下載
    發(fā)表于 09-07 10:53 ?0次下載
    使用低成本MSPM0 MCU提高電池管理設(shè)計(jì)的<b class='flag-5'>靈活性</b>

    使用低成本MSPM0 MCU提高電子溫度計(jì)設(shè)計(jì)的靈活性

    電子發(fā)燒友網(wǎng)站提供《使用低成本MSPM0 MCU提高電子溫度計(jì)設(shè)計(jì)的靈活性.pdf》資料免費(fèi)下載
    發(fā)表于 09-07 09:46 ?0次下載
    使用低成本MSPM0 MCU提高電子溫度計(jì)設(shè)計(jì)的<b class='flag-5'>靈活性</b>

    使用BQ27Z746實(shí)現(xiàn)反向充電保護(hù)的設(shè)計(jì)靈活性

    電子發(fā)燒友網(wǎng)站提供《使用BQ27Z746實(shí)現(xiàn)反向充電保護(hù)的設(shè)計(jì)靈活性.pdf》資料免費(fèi)下載
    發(fā)表于 08-30 11:45 ?0次下載
    使用BQ27Z746實(shí)現(xiàn)反向充電保護(hù)的設(shè)計(jì)<b class='flag-5'>靈活性</b>

    OPSL 優(yōu)勢1:波長靈活性

    與其他類型的連續(xù)激光器相比,光泵半導(dǎo)體激光器 (OPSL) 技術(shù)有許多優(yōu)勢,包括波長的靈活性。 特別是OPSL打破了傳統(tǒng)技術(shù)的限制,可以通過設(shè)計(jì)與應(yīng)用的波長要求相匹配。 不折不扣的波長靈活性 光泵
    的頭像 發(fā)表于 07-08 06:30 ?327次閱讀
    OPSL 優(yōu)勢1:波長<b class='flag-5'>靈活性</b>

    8芯M16公頭如何提升靈活性

      德索工程師說道在電子設(shè)備的連接和傳輸中,8芯M16公頭作為一種重要的電氣連接器,其靈活性對(duì)于提高連接效率、降低故障率和增強(qiáng)用戶體驗(yàn)至關(guān)重要。因此,本文將詳細(xì)探討如何提升8芯M16公頭的靈活
    的頭像 發(fā)表于 05-25 17:48 ?258次閱讀
    8芯M<b class='flag-5'>16</b>公頭如何提升<b class='flag-5'>靈活性</b>

    KU115+ZU19EG+DSP6678的雙FMC 6U VPX處理板

    VPX 數(shù)字處理板是一款高性能的 6U VPX 載板。主要芯片為 1 片 Xilinx 公司的 Kintex UltraScale 系列 FPGA 家族中的 XCKU115-2FLVA
    的頭像 發(fā)表于 04-08 11:11 ?604次閱讀
    KU115+ZU19EG+DSP6678的雙FMC 6U VPX處理板

    英特爾銳炫A系列顯卡為客戶提供了強(qiáng)大的性能靈活性

    在當(dāng)今快速發(fā)展的邊緣計(jì)算和人工智能領(lǐng)域,英特爾憑借其創(chuàng)新的軟硬件解決方案,為客戶提供了強(qiáng)大的性能靈活性。其中,推出的英特爾銳炫 A 系列顯卡備受關(guān)注。
    的頭像 發(fā)表于 03-22 15:17 ?530次閱讀
    英特爾銳炫A系列顯卡為客戶提供了強(qiáng)大的<b class='flag-5'>性能</b>和<b class='flag-5'>靈活性</b>

    中國臺(tái)灣將資助當(dāng)?shù)?b class='flag-5'>16nm以下芯片研發(fā) 最高補(bǔ)貼50%

    最新消息,中國臺(tái)灣經(jīng)濟(jì)部門(MOEA)推出了一項(xiàng)針對(duì)16nm及以下芯片研發(fā)的補(bǔ)貼計(jì)劃,旨在支持當(dāng)?shù)仄髽I(yè),幫助中國臺(tái)灣成為集成電路設(shè)計(jì)的領(lǐng)先者。
    的頭像 發(fā)表于 03-21 14:19 ?940次閱讀

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD 已經(jīng)擁有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPGA 系列的推出使其不斷現(xiàn)代化。
    發(fā)表于 03-18 10:40 ?391次閱讀
    AMD推出全新Spartan <b class='flag-5'>UltraScale+</b> FPGA系列

    AMD發(fā)布全新FPGA:升級(jí)16nm功耗驟降60%

    收購賽靈思已經(jīng)整整兩年,AMD FPGA產(chǎn)品和業(yè)務(wù)也一直在不斷取得新的進(jìn)步,今天又正式發(fā)布了全新的FPGA產(chǎn)品“Spartan UltraScale+”,這也是Spartan FGPA系列的第六代。
    的頭像 發(fā)表于 03-07 11:46 ?1224次閱讀
    AMD發(fā)布全新FPGA:升級(jí)<b class='flag-5'>16nm</b>、<b class='flag-5'>功耗</b>驟降60%

    采用UltraScale/UltraScale+芯片的DFX設(shè)計(jì)注意事項(xiàng)

    采用UltraScale/UltraScale+芯片進(jìn)行DFX設(shè)計(jì)時(shí),建議從以下角度對(duì)設(shè)計(jì)進(jìn)行檢查。
    的頭像 發(fā)表于 01-18 09:27 ?921次閱讀
    采用<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b>芯片的DFX設(shè)計(jì)注意事項(xiàng)