0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FIN1216 LVDS 21位串并/并串轉(zhuǎn)換器

數(shù)據(jù):

產(chǎn)品信息

FIN1217和FIN1215可將21位寬并行LVTTL(低壓TTL)數(shù)據(jù)轉(zhuǎn)換為三個(gè)串行LVDS(低壓差分信號(hào))數(shù)據(jù)流。 鎖相傳輸時(shí)鐘與數(shù)據(jù)流一起通過LVDS鏈路并行傳輸。 在每個(gè)傳輸時(shí)鐘周期內(nèi),采樣并傳輸21位輸入LVTTL數(shù)據(jù)。FIN1218和FIN1216接收這三個(gè)串行LVDS數(shù)據(jù)流并轉(zhuǎn)換回21位LVTTL數(shù)據(jù)。 表1為所提供的串并/并串轉(zhuǎn)換器的摘要表。 對(duì)于FIN1217,在85MHz的傳輸時(shí)鐘頻率時(shí),每個(gè)LVDS通道上以595Mbps的速率傳輸21位LVTTL數(shù)據(jù)。這些芯片組解決了與寬型高速TTL接口相關(guān)的EMI和線纜尺寸問題。
  • 低功耗
  • 20 MHz到85 MHz移位時(shí)鐘支持
  • 接收器時(shí)鐘輸出具有50%占空比
  • 約1.2V的±1V共模范圍
  • 窄總線減小了線纜尺寸和成本
  • 高吞吐速率(最高可達(dá)1.785 Gbps)
  • 每通道最高可達(dá)595 Mbps
  • 內(nèi)部PLL,無外部組件
  • 兼容TIA/EIA-644規(guī)格
  • 器件以48引線TSSOP封裝提供