電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>嵌入式技術(shù)>編程語(yǔ)言及工具>vhdl語(yǔ)言的操作符_vhdl語(yǔ)言有什么用

vhdl語(yǔ)言的操作符_vhdl語(yǔ)言有什么用

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

VHDL語(yǔ)言在EDA仿真中的應(yīng)用

EDA技術(shù)徹底改變了數(shù)字系統(tǒng)的設(shè)計(jì)方法和實(shí)現(xiàn)手段,借助于硬件描述語(yǔ)言的國(guó)際標(biāo)準(zhǔn)VHDL 和強(qiáng)大的EDA工具,可減少設(shè)計(jì)風(fēng)險(xiǎn)并縮短周期,隨著VHDL語(yǔ)言使用范圍的日益擴(kuò)大
2011-04-11 11:34:471842

VHDL語(yǔ)言

本帖最后由 eehome 于 2013-1-5 09:46 編輯 這是幾年前從網(wǎng)絡(luò)下載的VHDL語(yǔ)言學(xué)習(xí)資料,對(duì)初學(xué)者一定的幫助作用。原作者未注明姓名。但要謝謝他(她)。實(shí)用教程16M多,因此,拆分成兩個(gè)文檔上傳。
2012-08-13 10:57:05

VHDL語(yǔ)言100例詳解

本帖最后由 eehome 于 2013-1-5 09:51 編輯 VHDL語(yǔ)言100例詳解
2012-08-20 20:45:49

VHDL語(yǔ)言基礎(chǔ)

VHDL語(yǔ)言基礎(chǔ)
2012-08-15 17:36:58

VHDL語(yǔ)言是什么可以用來(lái)干嘛?

VHDL語(yǔ)言是什么可以用來(lái)干嘛
2023-10-18 07:34:39

VHDL語(yǔ)言的程序結(jié)構(gòu)與數(shù)據(jù)類(lèi)型

VHDL語(yǔ)言的程序結(jié)構(gòu)與數(shù)據(jù)類(lèi)型第2節(jié) VHDL語(yǔ)言的程序結(jié)構(gòu)與數(shù)據(jù)類(lèi)型[學(xué)習(xí)要求] 掌握VHDL硬件描述語(yǔ)言的基本語(yǔ)法和源文件的結(jié)構(gòu),學(xué)會(huì)用VHDL硬件描述語(yǔ)言設(shè)計(jì)典型數(shù)字邏輯電路。[重點(diǎn)與難點(diǎn)
2009-03-19 14:52:00

VHDL語(yǔ)言要素

VHDL語(yǔ)言要素,需要的朋友可以看看。
2017-02-05 14:31:26

VHDL語(yǔ)言詳解

希望了解VHDL語(yǔ)言的可以看下。。內(nèi)容比較通俗,詳細(xì)。
2008-11-14 10:42:48

VHDL語(yǔ)言詳解(修正版).pdf

VHDL語(yǔ)言詳解(修正版)希望對(duì)需要的人幫助
2013-06-28 13:00:18

VHDL程序設(shè)計(jì)教程 (pdf 經(jīng)典電子書(shū))

關(guān)系運(yùn)算 , 3. 6. 4 并置運(yùn)算 , 3. 6. 5 操作符的運(yùn)算優(yōu)先級(jí) , 第4章 VHDL語(yǔ)法基礎(chǔ) , 4. 1 并行語(yǔ)句 , 4. 1. 1 進(jìn)程語(yǔ)句(Process) , 4.
2009-10-09 17:47:27

Vhdl語(yǔ)言教程

跟大家共享兩個(gè)vhdl語(yǔ)言教程,希望對(duì)大家有所幫助
2013-12-07 04:10:48

vhdl語(yǔ)言

如何用VHDL 語(yǔ)言實(shí)現(xiàn)右移位???求大神幫看看為什么實(shí)現(xiàn)不了右移位?library ieee;use ieee.std_logic_1164.all;use
2016-05-28 15:46:38

vhdl語(yǔ)言與flash芯片讀寫(xiě)

我想把一個(gè)正弦波的數(shù)據(jù)點(diǎn)集先寫(xiě)入flash芯片(現(xiàn)在開(kāi)發(fā)板上是JS28F320J3D75芯片),然后讀取出來(lái),新手不知該如何下手,我vhdl語(yǔ)言,有沒(méi)有做過(guò)的?求大神們指點(diǎn)。。。
2015-11-03 14:53:56

vhdl語(yǔ)言實(shí)例大全下載

vhdl語(yǔ)言實(shí)例大全下載 
2008-05-20 09:36:01

vhdl語(yǔ)言教程精華

VHDL語(yǔ)言教程精華
2013-11-17 13:12:02

vhdl實(shí)用教程pdf下載

自定義數(shù)據(jù)類(lèi)型方式4.3.5 枚舉類(lèi)型4.3.6 整數(shù)類(lèi)型和實(shí)數(shù)類(lèi)型4.3 對(duì)數(shù)組類(lèi)型4.3.8 記錄類(lèi)型4.3.9 數(shù)據(jù)類(lèi)型轉(zhuǎn)換4.4 VHDL操作符4.4.1 操作符種類(lèi)4.4.2 邏輯操作符
2008-06-04 10:31:29

操作符的相關(guān)資料分享

嵌入式C語(yǔ)言入門(mén)——操作符
2021-12-15 06:50:10

C語(yǔ)言,操作符優(yōu)先級(jí)順序。

`下午,在圖書(shū)館看了會(huì)《C陷阱與缺陷》這本書(shū),看到操作符優(yōu)先級(jí)部分,想著這部分很重要,我就記錄下來(lái),方便自己以后查看。先上張圖片吧。書(shū)中做的總結(jié),我也敘述一下:優(yōu)先級(jí)最高的是非操作符部分
2017-01-16 17:30:02

CPLD系統(tǒng)設(shè)計(jì)及VHDL語(yǔ)言的視頻教程

各位好,請(qǐng)問(wèn)哪里免費(fèi)下載的 CPLD系統(tǒng)設(shè)計(jì)及VHDL語(yǔ)言的視頻教程?是天祥的。淘寶里好多賣(mài)的,可是要淘寶帳戶(hù)和錢(qián)呀?
2008-07-20 10:29:10

FPGA 加三移位法怎么vhdl語(yǔ)言寫(xiě)?

FPGA 加三移位法,有人vhdl 語(yǔ)言寫(xiě)過(guò)嗎
2019-03-20 15:59:05

FPGA中的VHDL語(yǔ)言的數(shù)據(jù)類(lèi)型和運(yùn)算

VHDL 和其他高級(jí)語(yǔ)言一樣,具有多種數(shù)據(jù)類(lèi)型。對(duì)大多數(shù)數(shù)據(jù)類(lèi)型的定義兩者是一致的(例如整數(shù)型),但是也有一些數(shù)據(jù)類(lèi)型是 VHDL 所獨(dú)有的。表 2-2 所示為 VHDL 支持的數(shù)據(jù)類(lèi)型和它的數(shù)據(jù)對(duì)象。
2018-09-10 10:09:12

FPGA的VHDL哪些優(yōu)點(diǎn)?怎么理解VHDL?

支持大規(guī)模設(shè)計(jì)的分解和已有設(shè)計(jì)的再利用功能。4.門(mén)級(jí)網(wǎng)表對(duì)于 VHDL 完成的一個(gè)確定的設(shè)計(jì),可以利用 EDA 工具進(jìn)行邏輯綜合和優(yōu)化,并自動(dòng)把VHDL 描述設(shè)計(jì)轉(zhuǎn)變成門(mén)級(jí)網(wǎng)表。5.獨(dú)立性VHDL 對(duì)設(shè)計(jì)的描述具有相對(duì)獨(dú)立性,設(shè)計(jì)者可以不懂硬件的結(jié)構(gòu),也不必對(duì)最終設(shè)計(jì)實(shí)現(xiàn)的目標(biāo)器件很深入地了解。
2018-09-07 09:04:45

MaxplusII-VHDL語(yǔ)言入門(mén)

MaxplusII-VHDL語(yǔ)言入門(mén)
2008-07-24 15:47:41

PID的VHDL語(yǔ)言代碼

PID的VHDL語(yǔ)言代碼學(xué)學(xué)! [hide][/hide]
2009-11-27 09:48:45

【FPGA】VHDL 語(yǔ)言的運(yùn)算哪些?計(jì)算的優(yōu)先級(jí)是怎樣的?

VHDL 語(yǔ)言中,常用的運(yùn)算邏輯運(yùn)算(Logic)、關(guān)系運(yùn)算(Relational)、算術(shù)運(yùn)算(Arithmetic)和移位運(yùn)算(Shift),下面分別對(duì)它們進(jìn)行介紹。1.邏輯運(yùn)算邏輯運(yùn)算
2018-09-12 09:51:50

【FPGA學(xué)習(xí)】 Verilog HDL 語(yǔ)言的表達(dá)式及操作符詳細(xì)介紹

表達(dá)式是 Verilog HDL 語(yǔ)言中進(jìn)行邏輯運(yùn)算和表達(dá)最基本的元素。表達(dá)式由操作符操作數(shù)按照一定的規(guī)則組合而成,下面進(jìn)行詳細(xì)介紹。1.操作數(shù)操作數(shù)的類(lèi)型包括:常量、參數(shù)、線網(wǎng)、寄存器、存儲(chǔ)器
2018-09-20 09:23:23

【FPGA學(xué)習(xí)】VHDL并行語(yǔ)句哪些 VHDL并行語(yǔ)句怎么寫(xiě)

賦值;? 選擇信號(hào)賦值。其中進(jìn)程語(yǔ)句和塊語(yǔ)句已經(jīng)在結(jié)構(gòu)體的描述方法中介紹過(guò)了,在此不再累贅,本小節(jié)將主要介紹余下的 3 種并行語(yǔ)句。1.并發(fā)信號(hào)賦值信號(hào)賦值就是使用信號(hào)賦值操作符
2018-09-13 10:14:51

一句verilog語(yǔ)言轉(zhuǎn)成VHDL語(yǔ)言的問(wèn)題

小弟遇到一個(gè)問(wèn)題需要把一句verilog語(yǔ)言VHDL語(yǔ)言表達(dá)出來(lái),語(yǔ)言如下:adc_data_out[15:14]
2014-09-17 10:00:21

操作C語(yǔ)言支持的幾種位操作符是哪些呢

一、位操作C語(yǔ)言支持的6種位操作符如下:1.不改變其他位的值的狀況下,對(duì)某幾個(gè)位進(jìn)行設(shè)值。方法:先對(duì)需要設(shè)置的位&操作符(對(duì)應(yīng)位&0)進(jìn)行清零操作,然后用|操作符設(shè)值(對(duì)應(yīng)位|你想
2021-12-22 08:07:56

使用VHDL語(yǔ)言設(shè)計(jì)FPGA哪些常見(jiàn)問(wèn)題?

請(qǐng)問(wèn)使用VHDL語(yǔ)言設(shè)計(jì)FPGA哪些常見(jiàn)問(wèn)題?
2021-05-06 09:05:31

基于CPLD和FPGA的VHDL語(yǔ)言電路優(yōu)化設(shè)計(jì)

成為描述、驗(yàn)證和設(shè)計(jì)數(shù)字系統(tǒng)中最重要的標(biāo)準(zhǔn)語(yǔ)言之一。由于VHDL在語(yǔ)法和風(fēng)格上類(lèi)似于高級(jí)編程語(yǔ)言,可讀性好,描述能力強(qiáng),設(shè)計(jì)方法靈活,可移植性強(qiáng),因此它已成為廣大EDA工程師的首選。目前,使用VHDL
2019-06-18 07:45:03

尋找VHDL語(yǔ)言編寫(xiě)的UDP IP堆棧

各位大家好,我正在尋找VHDL語(yǔ)言編寫(xiě)的UDP / IP堆棧(我必須在Spartan-6 FPGA中實(shí)現(xiàn)它)。我正在尋找一個(gè)盡可能簡(jiǎn)單的功能:使用VHDL語(yǔ)言編寫(xiě),而不是Verilog - 在
2019-08-06 02:37:22

應(yīng)用VHDL語(yǔ)言的FFT算法實(shí)現(xiàn)

應(yīng)用VHDL語(yǔ)言的FFT算法實(shí)現(xiàn)
2012-08-20 20:17:57

怎么VHDL語(yǔ)言在CPLD上實(shí)現(xiàn)串行通信?

串行通信發(fā)送器是什么工作原理?怎么VHDL語(yǔ)言在CPLD上實(shí)現(xiàn)串行通信?
2021-04-13 06:26:46

怎么利用CPLD/FPGA的VHDL語(yǔ)言優(yōu)化電路?

VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,是隨著可編程邏輯器件
2019-08-28 08:05:46

怎么設(shè)計(jì)優(yōu)化VHDL語(yǔ)言電路?

什么是VHDL?VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,是隨著
2019-08-08 07:08:00

數(shù)字設(shè)計(jì)的VHDL代碼中乘法運(yùn)算用途是什么?

HII實(shí)際上我想知道數(shù)字設(shè)計(jì)的VHDL代碼中乘法運(yùn)算(MOD REM)的確切用途是什么?為什么它包含在這種語(yǔ)言中..以上來(lái)自于谷歌翻譯以下為原文hiiactually i want to know
2019-02-18 13:08:56

有關(guān)FPGA開(kāi)發(fā)語(yǔ)言VHDL和Verilog的疑惑

本人小菜鳥(niǎo),開(kāi)始學(xué)FPGA的時(shí)候?qū)W的Verilog語(yǔ)言,后來(lái)因?yàn)檎n題組前期的工作都是VHDL就該學(xué)VHDL了。最近聽(tīng)了幾個(gè)師兄的看法,說(shuō)國(guó)內(nèi)VHDL的已經(jīng)很少了,建議我還是堅(jiān)持Verilog,小菜現(xiàn)在好糾結(jié),請(qǐng)問(wèn)到底應(yīng)該用哪種語(yǔ)言呢?望各位大神指點(diǎn)!
2015-07-08 10:07:56

本人珍藏的VHDL基本語(yǔ)言現(xiàn)象和實(shí)用技術(shù)教程

`本書(shū)比較系統(tǒng)地介紹了VHDL的基本語(yǔ)言現(xiàn)象和實(shí)用技術(shù) 全書(shū)以實(shí)用和可操作為基點(diǎn) 簡(jiǎn)潔而又不失完整地介紹了 VHDL基于 EDA技術(shù)的理論與實(shí)踐方面的知識(shí)其中包括VHDL語(yǔ)句語(yǔ)法基礎(chǔ)知識(shí) 第1章 第
2012-02-27 13:52:50

模擬IC設(shè)計(jì)與使用VHDL語(yǔ)言設(shè)計(jì)IC的區(qū)別

感覺(jué)模擬IC設(shè)計(jì)就應(yīng)該是設(shè)計(jì)模擬電路.設(shè)計(jì)運(yùn)放等,通過(guò)設(shè)計(jì)電路、在硅片上搭建TTL.CMOS......從而做成IC芯片;而我經(jīng)??吹秸f(shuō)IC設(shè)計(jì)就是使用VHDL語(yǔ)言設(shè)計(jì)IC,寫(xiě)好VHDL語(yǔ)言后燒錄到FPGA.CPLD.......從而做成芯片。我想問(wèn)的是這兩者什么區(qū)別?
2018-08-29 09:45:43

請(qǐng)問(wèn)VHDL語(yǔ)言和verilog語(yǔ)言什么區(qū)別?

VHDL語(yǔ)言和verilog語(yǔ)言何區(qū)別
2019-03-28 06:52:52

請(qǐng)問(wèn)VHDL語(yǔ)言和verilog語(yǔ)言什么區(qū)別?

VHDL語(yǔ)言和verilog語(yǔ)言何區(qū)別
2019-03-29 07:55:09

請(qǐng)問(wèn)C語(yǔ)言文件中的預(yù)處理操作符#和##各有什么作用?

C語(yǔ)言文件中的預(yù)處理操作符#和##各有什么作用?
2023-11-06 08:09:24

X-HDL v3.2.55 VHDL/Verilog語(yǔ)言翻譯器

X-HDL:軟件簡(jiǎn)介—SoftWare Description: X-HDL v3.2.55 VHDL/Verilog語(yǔ)言翻譯器 一款VHDL/Verilog語(yǔ)言翻譯器??蓪?shí)現(xiàn)VHDL和Verilog語(yǔ)言的相互智能化轉(zhuǎn)化。這分別是windows、linux、solaris版本。
2006-03-25 12:00:47355

VHDL硬件描述語(yǔ)言教學(xué).

VHDL硬件描述語(yǔ)言教學(xué):包括fpga講義,VHDL硬件描述語(yǔ)言基礎(chǔ),VHDL語(yǔ)言的層次化設(shè)計(jì)的教學(xué)幻燈片
2006-03-27 23:46:4993

VHDL語(yǔ)言100例下載

VHDL語(yǔ)言100例第1例 帶控制端口的加法器第2例 無(wú)控制端口的加法器第3例 乘法器第4例 比較器第5例 二路選擇器第6例 寄存器第7例 移位寄存器第8例 綜合單元庫(kù)
2008-05-20 09:58:18441

vhdl語(yǔ)言ppt

VHDL的定義和功能VHDL的發(fā)展概況程序編程語(yǔ)言和硬件描述語(yǔ)言的對(duì)比引入硬件描述語(yǔ)言對(duì)系統(tǒng)進(jìn)
2008-09-03 12:58:4139

VHDL硬件描述語(yǔ)言 pdf

全面地介紹了VHDL硬件描述語(yǔ)言的基本知識(shí)和利用VHDL進(jìn)行數(shù)字電路系統(tǒng)設(shè)計(jì)的方法。全書(shū)共分13章:第1-6
2008-09-11 15:45:271333

VHDL語(yǔ)言及其應(yīng)用 pdf

VHDL語(yǔ)言及其應(yīng)用是在作者歷時(shí)七年為通信與信息系統(tǒng)、信號(hào)與信息處理專(zhuān)業(yè)研究生講授VHDL語(yǔ)言及其應(yīng)用課程的教學(xué)實(shí)踐基礎(chǔ)上編寫(xiě)而成的。全書(shū)共分15章,以教授完整的VHDL語(yǔ)言
2009-02-12 09:41:38172

VHDL語(yǔ)言的程序結(jié)構(gòu)與數(shù)據(jù)類(lèi)型

[學(xué)習(xí)要求] 掌握VHDL硬件描述語(yǔ)言的基本語(yǔ)法和源文件的結(jié)構(gòu),學(xué)會(huì)用VHDL硬件描述語(yǔ)言設(shè)計(jì)典型數(shù)字邏輯電路。[重點(diǎn)與難點(diǎn)]重點(diǎn):VHDL語(yǔ)言的程序結(jié)構(gòu);VHDL語(yǔ)言的數(shù)據(jù)類(lèi)型及數(shù)
2009-03-18 20:02:3547

基于VHDL語(yǔ)言的IP核驗(yàn)證

探討了IP 核的驗(yàn)證與測(cè)試的方法及其和VHDL 語(yǔ)言在IC 設(shè)計(jì)中的應(yīng)用,并給出了其在RISC8 框架CPU 核中的下載實(shí)例。關(guān)鍵詞:IP 核;片上系統(tǒng);驗(yàn)證
2009-06-15 10:59:1432

VHDL語(yǔ)言及其應(yīng)用

VHDL語(yǔ)言及其應(yīng)用是在作者歷時(shí)七年為通信與信息系統(tǒng)、信號(hào)與信息處理專(zhuān)業(yè)研究生講授VHDL語(yǔ)言及其應(yīng)用課程的教學(xué)實(shí)踐基礎(chǔ)上編寫(xiě)而成的。全書(shū)共分15章,以教授完整的VHDL語(yǔ)言
2009-07-10 17:21:4418

VHDL語(yǔ)言及其應(yīng)用

VHDL語(yǔ)言及其應(yīng)用的主要內(nèi)容:第一章 硬件模型概述第二章 基本的VHDL編程語(yǔ)言第三章 VHDL模型的組織第四章 VHDL綜合工具第五章 VHDL應(yīng)用樣例附錄A VHDL
2009-07-20 12:06:150

VHDL語(yǔ)言概述

VHDL語(yǔ)言概述:本章主要內(nèi)容:􀁺硬件描述語(yǔ)言(HDL)􀁺VHDL語(yǔ)言的特點(diǎn)􀁺VHDL語(yǔ)言的開(kāi)發(fā)流程 1.1 1.1 硬件描述語(yǔ)言( 硬件描述語(yǔ)言(HDL HDL)􀂾H
2009-08-09 23:13:2047

VHDL語(yǔ)言描述數(shù)字系統(tǒng)

VHDL語(yǔ)言描述數(shù)字系統(tǒng):本章介紹用 VHDL 描述硬件電路的一些基本手段和基本方法。   VHDL 語(yǔ)言是美國(guó)國(guó)防部在 20 世紀(jì) 80 年代初為實(shí)現(xiàn)其高速集成電路計(jì)劃(VHSIC)而提出的
2009-09-01 09:02:4037

使用VHDL語(yǔ)言中幾個(gè)常見(jiàn)問(wèn)題的探討

結(jié)合應(yīng)用MaxplusⅡ軟件進(jìn)行VHDL 語(yǔ)言代碼編寫(xiě)的經(jīng)驗(yàn),闡述使用VHDL 語(yǔ)言的過(guò)程中比較常見(jiàn)的幾個(gè)問(wèn)題。
2009-09-10 16:19:2425

VHDL 語(yǔ)言程序的元素

VHDL 語(yǔ)言程序的元素:本章主要內(nèi)容:􀁺VHDL語(yǔ)言的對(duì)象􀁺VHDL語(yǔ)言的數(shù)據(jù)類(lèi)型􀁺VHDL語(yǔ)言的運(yùn)算符􀁺VHDL語(yǔ)言的標(biāo)識(shí)符􀁺VHDL語(yǔ)言的詞法單元
2009-09-28 14:32:2141

VHDL基礎(chǔ)教程

VHDL基礎(chǔ)教程:VHDL語(yǔ)言及其應(yīng)用目錄:第1章 VHDL基本概念 1.1 數(shù)字系統(tǒng)建?!?.2 建模的域和級(jí) 1.3 建模語(yǔ)言 1.4 VHDL建模的概念 1.5 一個(gè)VHDL設(shè)計(jì)實(shí)例 1 6
2009-10-16 18:17:58357

vhdl是什么意思

vhdl是什么意思 VHDL 語(yǔ)言的英文全名是 Very High Speed Integrated Circuit Hardware Description Language ,即超高速集
2008-09-02 12:55:597731

VHDL的基本描述語(yǔ)句設(shè)計(jì)

實(shí)驗(yàn)六、VHDL的基本描述語(yǔ)句設(shè)計(jì)一? 實(shí)驗(yàn)?zāi)康?掌握VHDL語(yǔ)言的基本結(jié)構(gòu)及設(shè)計(jì)的輸入方法。2掌握VHDL語(yǔ)言的基本描述語(yǔ)句的使用方法。二? 實(shí)驗(yàn)設(shè)備
2009-03-13 19:23:571998

VHDL語(yǔ)言的組合電路設(shè)計(jì)

實(shí)驗(yàn)八、VHDL語(yǔ)言的組合電路設(shè)計(jì)一? 實(shí)驗(yàn)?zāi)康?掌握VHDL語(yǔ)言的基本結(jié)構(gòu)及設(shè)計(jì)的輸入方法。2掌握VHDL語(yǔ)言的組合電路設(shè)計(jì)方法。二? 實(shí)驗(yàn)設(shè)備與儀器
2009-03-13 19:26:582368

VHDL語(yǔ)言應(yīng)用實(shí)例指導(dǎo)

VHDL語(yǔ)言應(yīng)用實(shí)例指導(dǎo) VHDL中的標(biāo)識(shí)符可以是常數(shù)、變量、信號(hào)、端口、子程序或參數(shù)的名字。使用標(biāo)識(shí)符要遵守如下法則
2009-03-20 14:15:532064

VHDL語(yǔ)言在FPGA/CPLD開(kāi)發(fā)中的應(yīng)用?

【摘 要】 通過(guò)設(shè)計(jì)實(shí)例詳細(xì)介紹了用VHDL(VHSIC Hardware DescriptionLanguage)語(yǔ)言開(kāi)發(fā)FPGA/CPLD的方法,以及與電路圖輸入和其它HDL語(yǔ)言相比,使用VHDL語(yǔ)言的優(yōu)越性。
2009-05-10 19:47:301111

基于VHDL語(yǔ)言的智能撥號(hào)報(bào)警器的設(shè)計(jì)

基于VHDL語(yǔ)言的智能撥號(hào)報(bào)警器的設(shè)計(jì) 介紹了以EDA技術(shù)作為開(kāi)發(fā)手段的智能撥號(hào)報(bào)警系統(tǒng)的實(shí)現(xiàn)。本系統(tǒng)基于VHDL語(yǔ)言,采用FPGA作為控制核心,實(shí)現(xiàn)了遠(yuǎn)程防盜報(bào)警。該
2009-10-12 19:08:431167

VHDL和Verilog HDL語(yǔ)言對(duì)比

VHDL和Verilog HDL語(yǔ)言對(duì)比 Verilog HDL和VHDL都是用于邏輯設(shè)計(jì)的硬件描述語(yǔ)言,并且都已成為IEEE標(biāo)準(zhǔn)。VHDL是在1987年成為IEEE標(biāo)準(zhǔn),Verilog HDL
2010-02-09 09:01:1710317

采用CPLD/FPGA的VHDL語(yǔ)言電路優(yōu)化原理設(shè)計(jì)

采用CPLD/FPGA的VHDL語(yǔ)言電路優(yōu)化原理設(shè)計(jì) VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起
2010-03-19 11:38:022318

VHDL基本語(yǔ)言現(xiàn)象和實(shí)用技術(shù)教程

本書(shū)比較系統(tǒng)地介紹了VHDL 的基本語(yǔ)言現(xiàn)象和實(shí)用技術(shù)全書(shū)以實(shí)用和可操作 為基點(diǎn)簡(jiǎn)潔而又不失完整地介紹了VHDL 基于EDA 技術(shù)的理論與實(shí)踐方面的知識(shí) 其中包括VHDL 語(yǔ)句語(yǔ)法基礎(chǔ)知識(shí)第1 章第7 章邏輯綜合與編程技術(shù)第9 章 有限狀態(tài)機(jī)及其設(shè)計(jì)第10 章基于FPGA
2011-03-03 15:47:130

VHDL語(yǔ)言在狀態(tài)機(jī)電路中的設(shè)計(jì)

簡(jiǎn)要介紹了 VHDL 語(yǔ)言進(jìn)行工程設(shè)計(jì)的優(yōu)點(diǎn),并詳細(xì)說(shuō)明了利用VHDL語(yǔ)言設(shè)計(jì)狀態(tài)機(jī)電電路的過(guò)程,最后進(jìn)行了仿真,仿真結(jié)果證明該設(shè)計(jì)能夠?qū)崿F(xiàn)狀態(tài)機(jī)電路的功能。
2011-07-18 10:31:2083

VHDL語(yǔ)言程序設(shè)計(jì)及應(yīng)用(第二版)_姜立東

電子發(fā)燒友網(wǎng)站提供《VHDL語(yǔ)言程序設(shè)計(jì)及應(yīng)用(第二版)_姜立東.txt》資料免費(fèi)下載
2015-07-15 15:20:250

VHDL語(yǔ)言快速入門(mén)必讀

VHDL語(yǔ)言快速入門(mén),很精練的語(yǔ)言總結(jié),希望大家有用到
2015-10-29 18:24:4631

基于CPLD的VHDL語(yǔ)言數(shù)字鐘(含秒表)設(shè)計(jì)

基于CPLD的VHDL語(yǔ)言數(shù)字鐘(含秒表)設(shè)計(jì)
2015-11-04 15:14:369

硬件描述語(yǔ)言VHDL入門(mén)

vhdl語(yǔ)言,第二章介紹。關(guān)于數(shù)字系統(tǒng)設(shè)計(jì)方面的知識(shí)。
2016-01-18 14:41:550

硬件描述語(yǔ)言VHDL簡(jiǎn)介

硬件描述語(yǔ)言VHDL簡(jiǎn)介,好東西,喜歡的朋友可以下載來(lái)學(xué)習(xí)。
2016-02-19 17:19:500

VHDL語(yǔ)言在MAXPLUS軟件的設(shè)計(jì)案例

VHDL語(yǔ)言在MAXPLUS軟件的設(shè)計(jì)案例,好東西,喜歡的朋友可以下載來(lái)學(xué)習(xí)。
2016-02-19 17:18:550

VHDL語(yǔ)言(修改)

VHDL語(yǔ)言(修改)有需要的朋友下來(lái)看看
2016-08-05 17:32:5324

VHDL硬件描述語(yǔ)言

VHDL語(yǔ)言編程學(xué)習(xí)之VHDL硬件描述語(yǔ)言
2016-09-01 15:27:270

硬件描述語(yǔ)言VHDL

硬件描述語(yǔ)言VHDL的學(xué)習(xí)文檔,詳細(xì)的介紹了VHDL
2016-09-02 17:00:5312

VHDL語(yǔ)言要素

VHDL語(yǔ)言要素,大學(xué)EDA課程必備資料,在實(shí)際的應(yīng)用中,VHDL仿真器講INTEGER類(lèi)型的數(shù)據(jù)作為有符號(hào)數(shù)處理,而綜合器將INTEGER作為無(wú)符號(hào)數(shù)處理. VHDL綜合器要求利用RANGE子句
2016-11-21 15:40:340

VHDL語(yǔ)言的LCD12864

電子設(shè)計(jì)研發(fā)部分的研發(fā)人員常用資料——VHDL語(yǔ)言的LCD12864。
2016-11-03 14:26:190

VHDL硬件描述語(yǔ)言的學(xué)習(xí)

在小規(guī)模數(shù)字集成電路就要淘汰的今天,作為一個(gè)電類(lèi)專(zhuān)業(yè)的畢業(yè)生應(yīng)該熟悉VHDL語(yǔ)言和CPLD、FPGA器件的設(shè)計(jì),閻石教授新編寫(xiě)的教材也加入了VHDL語(yǔ)言方面的內(nèi)容,可見(jiàn)使用VHDL語(yǔ)言將數(shù)字系統(tǒng)集成
2017-12-05 09:00:3120

VHDL語(yǔ)言設(shè)計(jì)實(shí)體的基本結(jié)構(gòu)

VHDL語(yǔ)言是一種在EDA設(shè)計(jì)中廣泛流行的硬件描述語(yǔ)言,主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)、行為、功能和接口。除了含有許多具有硬件特征的語(yǔ)句外,VHDL語(yǔ)言的句法、語(yǔ)言形式和描述風(fēng)格十分類(lèi)似于一般的計(jì)算機(jī)高級(jí)語(yǔ)言,是目前硬件描述語(yǔ)言中應(yīng)用最為廣泛的一種。
2018-03-30 16:04:2721

VHDL語(yǔ)言編程用什么編譯軟件_需要看哪方面的書(shū)籍

本文主要介紹了VHDL語(yǔ)言編程用什么編譯軟件以及學(xué)習(xí)VHDL語(yǔ)言需要看哪方面的書(shū)籍,最后還闡述了學(xué)習(xí)VHDL語(yǔ)言應(yīng)注意的幾個(gè)問(wèn)題盤(pán)點(diǎn)。
2018-05-17 17:50:4831921

VHDL教程之VHDL語(yǔ)言元素的詳細(xì)資料概述

本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL教程之VHDL語(yǔ)言元素的詳細(xì)資料概述一內(nèi)容包括了:1. VHDL語(yǔ)言的客體2 VHDL語(yǔ)言的數(shù)據(jù)類(lèi)型3 VHDL數(shù)據(jù)類(lèi)型轉(zhuǎn)換4 VHDL詞法規(guī)則與標(biāo)識(shí)符
2018-11-05 08:00:000

VHDL硬件描述語(yǔ)言入門(mén)教程資料免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL硬件描述語(yǔ)言入門(mén)教程資料免費(fèi)下載包括了:1. VHDL語(yǔ)言基礎(chǔ),2. VHDL基本結(jié)構(gòu),3. VHDL語(yǔ)句,4. 狀態(tài)機(jī)在VHDL中的實(shí)現(xiàn),5. 常用電路VHDL程序,6. VHDL仿真,7. VHDL綜合
2019-04-08 08:00:0041

vhdl語(yǔ)言怎么仿真_vhdl語(yǔ)言的基本結(jié)構(gòu)

VHDL程序中,實(shí)體(ENTITY)和結(jié)構(gòu)體(ARCHITECTURE)這兩個(gè)基本結(jié)構(gòu)是必須的,他們可以構(gòu)成最簡(jiǎn)單的VHDL程序。通常,最簡(jiǎn)單的VHDL程序結(jié)構(gòu)中還包含另一個(gè)最重要的部分,即庫(kù)(LIBRARY)和程序包(PACKAGE)。
2020-04-23 15:43:384224

什么是vhdl語(yǔ)言_簡(jiǎn)述vhdl語(yǔ)言的特點(diǎn)

什么是vhdl語(yǔ)言 VHDL 的英文全名是VHSIC Hardware Description Language(VHSIC硬件描述語(yǔ)言)。VHSIC是Very High Speed
2020-04-23 15:58:4910242

VHDL語(yǔ)言基礎(chǔ)的學(xué)習(xí)課件免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA VHDL語(yǔ)言基礎(chǔ)的學(xué)習(xí)課件免費(fèi)下載。
2021-01-21 16:30:0026

VHDL語(yǔ)言介紹及設(shè)計(jì)的詳細(xì)資料說(shuō)明

VHDL 語(yǔ)言的英文全名為Very High Speed IntegratedCircuit Hardware Description Language,即超高速集成電路硬件描述語(yǔ)言
2021-01-21 17:03:176

VHDL硬件描述語(yǔ)言的學(xué)習(xí)課件免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL硬件描述語(yǔ)言的學(xué)習(xí)課件免費(fèi)下載包括了:VHDL概述,VHDL數(shù)據(jù)類(lèi)型與數(shù)據(jù)對(duì)象,VHDL命令語(yǔ)句
2021-01-22 08:00:005

VHDL語(yǔ)言的詳細(xì)講解學(xué)習(xí)課件免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL語(yǔ)言的詳細(xì)講解學(xué)習(xí)課件免費(fèi)下載包括了: ⅥHLD概述 VHLD的一些基本概念 VHDL的數(shù)據(jù)對(duì)象,數(shù)據(jù)類(lèi)型及類(lèi)型轉(zhuǎn)換,運(yùn)算符等 VHDL的順序描述語(yǔ)句 VHDL
2021-01-22 17:52:1416

基于VHDL語(yǔ)言的循環(huán)碼編譯碼系統(tǒng)的設(shè)計(jì)

電子發(fā)燒友網(wǎng)站提供《基于VHDL語(yǔ)言的循環(huán)碼編譯碼系統(tǒng)的設(shè)計(jì).pdf》資料免費(fèi)下載
2023-10-13 14:31:371

基于VHDL語(yǔ)言實(shí)現(xiàn)遠(yuǎn)程防盜報(bào)警設(shè)計(jì)

電子發(fā)燒友網(wǎng)站提供《基于VHDL語(yǔ)言實(shí)現(xiàn)遠(yuǎn)程防盜報(bào)警設(shè)計(jì).pdf》資料免費(fèi)下載
2023-11-08 14:33:110

已全部加載完成