0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于Arria 10 SoC FPGA的高性能低成本解決方案

電子工程師 ? 作者:工程師陳翠 ? 2018-06-16 06:31 ? 次閱讀

Intel公司的Arria 10 SoC FPGA采用TSMC 20nm工藝技術(shù),集成了雙核ARM Cortex-A9MPCore硬件處理器系統(tǒng)(HPS)和業(yè)界一流可編邏輯技術(shù)諸如硬件浮點(diǎn)數(shù)字信號(hào)處理器(DSP)區(qū)塊,提供具有豐富特性的嵌入外設(shè),硬化浮點(diǎn)可變精度DSP區(qū)塊,嵌入高速收發(fā)器,硬存儲(chǔ)器控制器和協(xié)議IP控制器,CPU工作頻率高達(dá)1.5GHz,主要用在無(wú)線基礎(chǔ)設(shè)備,計(jì)算和存儲(chǔ)設(shè)備,廣播設(shè)備,軍用設(shè)備和智能設(shè)備,有線100G線路卡,40G GPON,測(cè)試測(cè)量設(shè)備以及醫(yī)療圖像診斷設(shè)備。本文介紹了Arria 10 SoC FPGA主要特性,框圖以及Arria 10 SoC開(kāi)發(fā)板主要特性,電源分布網(wǎng)絡(luò)圖和電路圖。

The 20 nm ARM*-based Intel? Arria? 10 SoC delivers optimal performance, power efficiency, small form factor, and low cost for midrange applications. The Intel Arria 10 SoC, based on TSMC’s 20 nm process technology, combines a dual-core ARM Cortex*-A9 MPCore* Hard Processor System (HPS) with industry-leading programmable logic technology that includes hardened floating-point digital signal processing (DSP) blocks. The Intel Arria 10 SoC offers a processor with a rich feature set of embedded peripherals, hardened floating-point variable-precision DSP blocks, embedded high-speed transceivers, hard memory controllers, and protocol intellectual property (IP) controllers - all in a single highly integrated package.Intel Arria 10 SoCs: Higher System-Level Integration SoC in Production.

The Intel Arria 10 SoC combines architectural innovations with TSMC’s 20 nm process technology to deliver improvements in performance and power reduction:

65% higher processor performance with up to 1.5 GHz CPU operation per core

60% higher performance versus the previous generation, over 500 MHz-capable FPGA logic core performance (15% higher performance than previous SoC)

4X more transceiver bandwidth versus the previous generation (2X more bandwidth versus previous high-end FPGAs)

4X higher system performance (2,400 Mbps DDR4 SDRAM, Hybrid Memory Cube support)

More than 1,500 giga floating-point operation per second (GFLOPs) and up to 50 GFLOPs per Watt in a single device40% lower power with process technology improvement and innovative techniques for power reductionDesigned for Productivity

Design productivity is one of the driving philosophies of the Intel Arria 10 SoC architecture. The Intel Arria 10 SoC offers full software compatibility with previous generation SoC FPGAs, a broad ecosystem of ARM software and tools, and the enhanced FPGA and DSP hardware design flow.

Extensive ecosystem of ARM for software development.

Intel SoC FPGA Embedded Design Suite (SoC EDS) featuring the ARM* Development Studio 5* (DS-5*) Intel SoC FPGA Edition

Board support packages are available for popular operating system including Linux*, Wind River VxWorks, Wind River Linux, MicriumuC/OS-II and uC/OS-III, and more

Full software compatibility between 28 nm Cyclone? V SoC, Arria V SoC, and Intel Arria 10 SoC

Intel Quartus? Prime software FPGA design suite featuring:

High-level automated design flow with Open Computing Language (OpenCL?) compiler

Model-based digital signal processing (DSP) hardware design with DSP Builder for Intel FPGA

The Intel Arria 10 SoCs have been designed to meet the performance, power, and cost requirements for applications such as:

Wireless infrastructure equipment including remote radio unit and mobile backhaul

Compute and storage equipment including flash cache, cloud computing, and acceleration

Broadcast studio and distribution equipment including professional A/V and video conferencing

Military guidance, control, and intelligence equipment

Wireline 100G line cards, bridges and aggregation, 40G GPON

Test and measurement equipment

Diagnostic medical imaging equipment

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖1. Intel? Arria? 10 SoC框圖

Arria 10 SoC開(kāi)發(fā)板

The Arria 10 SoC development board provides a hardware platform for developing and prototyping lowpower,high-performance, and logic-intensive designs using Altera’s? Arria 10 SoC. The board provides awide range of peripherals and memory interfaces to facilitate the development of Arria 10 SoC designs.

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖2.Arria 10 SoC開(kāi)發(fā)板外形圖

Arria 10 SoC開(kāi)發(fā)板主要特性:

? Arria 10 Soc (10AS066N3F40E2SG) in a 1517-pin FBGA (FineLine Ball-Grid Array) package

? FPGA configuration circuitry

? Active Serial (AS) x1 or x4 configuration (EPCQ1024L)

? MAX? V CPLD (5M2210ZF256) in a 256-pin FBGA package as the system controller

? MAX V CPLD (5M2210ZF256) in a 256-pin FBGA package as the I/O multiplier CPLD

? Clocking circuitry

? SI5338 programmable oscillator

? LMK04828 clock cleaner

? HPS clock options: 25 MHz, 33 MHz, and SMA input (2V5 LVCMOS)

? SI5112 100MHz clock generator for PCIe interface

? SI516 148.5 MHz voltage control oscillator for SDI interface

? Supported Memory

? HPS memory size (HILO card):

? 2GB DDR3 (256Mb x 40 x dual rank)

? 1GB DDR3 (256Mb x 40 x single rank)

? 1GB DDR4 (256Mb x 40 x single rank) - ships with kit

? FPGA memory size (HILO Card):

? 4GB DDR3 (256Mb x72 x dual rank)

? 2GB DDR3 (256Mb x72 x single rank)

? 2GB DDR4 (256Mb x 72 x single rank) - ships with kit

? 16MB QDRV (4Mb x 36)

? 128MB RLDRAM3(16Mb x 72)

? HPS Boot Flash (Flash card):

? NAND flash (x8) : 128MB (MT29F1G08ABBEAH4) - ships with kit

? QSPI flash: 128MB (MT25QU01GBBA8E12-0SIT) - ships with kit

? SD Micro flash card: 4GB (Kingston) - ships with kit

? Optional FPGA File Flash (Flash card):

? NAND flash (x8): 128MB (MT29F1G08ABBEAH4)

? QSPI flash: 128MB (MT25QU01GBBA8E12-0SIT)

? SD Micro flash card: 4GB (Kingston)

? Communication ports

? HPS Communication ports:

? USB 2.0 port (PHY PN: USB3320C-EZK)

? RGMII 10/100/1000 Ethernet port (PHY PN: KSZ9031RNXCA)

? USB-UART port (FT232R)

? DB-9 RS-232 Port (MAX3221)

? I2C port (I2C1 of shared I/O bit 12 and 13)

? FPGA I/O connections:

? FPGA V57.1 High Pin Count FMC slot

? FPGA Altera Low Pin Count FMC slot

? FMC_PCIe Gen2 x8 EP cable

? FPGA PCIe GEN1/2/3 x8 RC slot

? FPGA Communication ports:

? 2x SGMII Gigabit Ethernet ports (PHY PN: 88E1111-B2-NDC2C000)

? 2x 10Gb/s SFP+ ports

? Display port (DP)

? SDI/SDO video port

? SPI port

? UART port

? FPGA Debug ports:

? 16-bit Trace port (FPGA Trace)

? General user I/O

? LEDs and displays

? 4x FPGA user LEDs

? 4x HPS user LEDs

? Configuration load LED

? Configuration done LED

? Error LED

? 3x Configuration select LEDs

? 4x On-board USB-Blaster II status LEDs

? 2x FMC interface LEDs

? 2x UART data transmit and receive LEDs

? Power on LED

? Two-line character LCD display

? Push buttons

? CPU cold reset push button and one CPU warm reset push button

? Logic reset push button

? Program select push button

? Program configuration push button

? 4x FPGA user push buttons

? 4x HPS user push buttons

? External interrupt push button

? DIP Switches

? JTAG chain control DIP switch

? Board settings DIP switch

? FPGA configuration mode DIP switch

? General user DIP switch

? Power supply

? 12V DC Input

? Mechanical

? 7.175“ x 9.3” rectangular form factor

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖3.Arria 10 SoC開(kāi)發(fā)板電源分布網(wǎng)絡(luò)圖

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖4.Arria 10 SoC開(kāi)發(fā)板電路圖(1)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖5.Arria 10 SoC開(kāi)發(fā)板電路圖(2)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖6.Arria 10 SoC開(kāi)發(fā)板電路圖(3)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖7.Arria 10 SoC開(kāi)發(fā)板電路圖(4)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖8.Arria 10 SoC開(kāi)發(fā)板電路圖(5)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖9.Arria 10 SoC開(kāi)發(fā)板電路圖(6)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖10.Arria 10 SoC開(kāi)發(fā)板電路圖(7)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖11.Arria 10 SoC開(kāi)發(fā)板電路圖(8)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖12.Arria 10 SoC開(kāi)發(fā)板電路圖(9)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖13.Arria 10 SoC開(kāi)發(fā)板電路圖(10)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖14.Arria 10 SoC開(kāi)發(fā)板電路圖(11)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖15.Arria 10 SoC開(kāi)發(fā)板電路圖(12)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖16.Arria 10 SoC開(kāi)發(fā)板電路圖(13)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖17.Arria 10 SoC開(kāi)發(fā)板電路圖(14)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖18.Arria 10 SoC開(kāi)發(fā)板電路圖(15)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖19.Arria 10 SoC開(kāi)發(fā)板電路圖(16)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖20.Arria 10 SoC開(kāi)發(fā)板電路圖(17)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖21.Arria 10 SoC開(kāi)發(fā)板電路圖(18)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖22.Arria 10 SoC開(kāi)發(fā)板電路圖(19)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖23.Arria 10 SoC開(kāi)發(fā)板電路圖(20)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖24.Arria 10 SoC開(kāi)發(fā)板電路圖(21)

圖25.Arria 10 SoC開(kāi)發(fā)板電路圖(22)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖26.Arria 10 SoC開(kāi)發(fā)板電路圖(23)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖27.Arria 10 SoC開(kāi)發(fā)板電路圖(24)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖28.Arria 10 SoC開(kāi)發(fā)板電路圖(25)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖29.Arria 10 SoC開(kāi)發(fā)板電路圖(26)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖30.Arria 10 SoC開(kāi)發(fā)板電路圖(27)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖31.Arria 10 SoC開(kāi)發(fā)板電路圖(28)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖32.Arria 10 SoC開(kāi)發(fā)板電路圖(29)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖33.Arria 10 SoC開(kāi)發(fā)板電路圖(30)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖34.Arria 10 SoC開(kāi)發(fā)板電路圖(31)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖35.Arria 10 SoC開(kāi)發(fā)板電路圖(32)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖36.Arria 10 SoC開(kāi)發(fā)板電路圖(33)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖37.Arria 10 SoC開(kāi)發(fā)板電路圖(34)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖38.Arria 10 SoC開(kāi)發(fā)板電路圖(35)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖39.Arria 10 SoC開(kāi)發(fā)板電路圖(36)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖40.Arria 10 SoC開(kāi)發(fā)板電路圖(37)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖41.Arria 10 SoC開(kāi)發(fā)板電路圖(38)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖42.Arria 10 SoC開(kāi)發(fā)板電路圖(39)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖43.Arria 10 SoC開(kāi)發(fā)板電路圖(40)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖44.Arria 10 SoC開(kāi)發(fā)板電路圖(41)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖45.Arria 10 SoC開(kāi)發(fā)板電路圖(42)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖46.Arria 10 SoC開(kāi)發(fā)板電路圖(43)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖47.Arria 10 SoC開(kāi)發(fā)板電路圖(44)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖48.Arria 10 SoC開(kāi)發(fā)板電路圖(45)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖49.Arria 10 SoC開(kāi)發(fā)板電路圖(46)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖50.Arria 10 SoC開(kāi)發(fā)板電路圖(47)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖51.Arria 10 SoC開(kāi)發(fā)板電路圖(48)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖52.Arria 10 SoC開(kāi)發(fā)板電路圖(49)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖53.Arria 10 SoC開(kāi)發(fā)板電路圖(50)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖54.Arria 10 SoC開(kāi)發(fā)板電路圖(51)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖55.Arria 10 SoC開(kāi)發(fā)板電路圖(52)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖56.Arria 10 SoC開(kāi)發(fā)板電路圖(53)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖57.Arria 10 SoC開(kāi)發(fā)板電路圖(54)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖58.Arria 10 SoC開(kāi)發(fā)板電路圖(55)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖59.Arria 10 SoC開(kāi)發(fā)板電路圖(56)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖60.Arria 10 SoC開(kāi)發(fā)板電路圖(57)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖61.Arria 10 SoC開(kāi)發(fā)板電路圖(58)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖62.Arria 10 SoC開(kāi)發(fā)板電路圖(59)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖63.Arria 10 SoC開(kāi)發(fā)板電路圖(60)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖64.Arria 10 SoC開(kāi)發(fā)板電路圖(61)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖65.Arria 10 SoC開(kāi)發(fā)板電路圖(62)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖66.Arria 10 SoC開(kāi)發(fā)板電路圖(63)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖67.Arria 10 SoC開(kāi)發(fā)板電路圖(64)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖68.Arria 10 SoC開(kāi)發(fā)板電路圖(65)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖69.Arria 10 SoC開(kāi)發(fā)板電路圖(66)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖70.Arria 10 SoC開(kāi)發(fā)板電路圖(67)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖71.Arria 10 SoC開(kāi)發(fā)板電路圖(68)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖72.Arria 10 SoC開(kāi)發(fā)板電路圖(69)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖73.Arria 10 SoC開(kāi)發(fā)板電路圖(70)

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21736

    瀏覽量

    603375
  • Arria
    +關(guān)注

    關(guān)注

    0

    文章

    10

    瀏覽量

    9471
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    面向Altera Arria 10并經(jīng)驗(yàn)證的FPGA電源解決方案

    凌力爾特公司 (Linear Technology Corporation) 推出面向Altera? Arria? 10 FPGA開(kāi)發(fā)套件的電源管理解決方案。這電路板的技術(shù)細(xì)節(jié)可于
    發(fā)表于 08-28 14:58 ?2425次閱讀
    面向Altera <b class='flag-5'>Arria</b> <b class='flag-5'>10</b>并經(jīng)驗(yàn)證的<b class='flag-5'>FPGA</b>電源<b class='flag-5'>解決方案</b>

    FPGASoC在設(shè)計(jì)中面臨小尺寸和低成本挑戰(zhàn),如何解決

    )的工業(yè)系統(tǒng)需要多個(gè)電源軌,同時(shí)面臨小尺寸和低成本的挑戰(zhàn)。集成柔性功率器件可以為這種應(yīng)用顯著降低成本,減小解決方案尺寸。
    發(fā)表于 07-16 17:32 ?938次閱讀
    <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b>在設(shè)計(jì)中面臨小尺寸和<b class='flag-5'>低成本</b>挑戰(zhàn),如何解決

    FPGA構(gòu)建高性能DSP

      FPGA方案選擇  幸運(yùn)的是,需要高性能DSP功能的便攜式設(shè)備設(shè)計(jì)者還有其它選擇。最近FPGA開(kāi)始達(dá)到了應(yīng)用所要求的成本競(jìng)爭(zhēng)力。優(yōu)選的
    發(fā)表于 02-17 11:21

    Altera率先交付高性能28nm FPGA量產(chǎn)芯片

    Altera公司近期宣布,開(kāi)始交付業(yè)界第一款高性能28-nm FPGA量產(chǎn)芯片。Stratix V FPGA是唯一使用TSMC 28HP工藝制造的FPGA,比競(jìng)爭(zhēng)
    發(fā)表于 05-14 12:38

    面向GSPS ADC的低成本、高性能時(shí)鐘解決方案包含BOM,PCB文件和組裝圖

    描述適用于 GSPS 數(shù)據(jù)轉(zhuǎn)換器的低成本高性能時(shí)鐘解決方案。此參考設(shè)計(jì)討論如何使用低噪聲頻率合成器 TRF3765 為 4 GSPS 模數(shù)轉(zhuǎn)換器 (ADC12J4000) 生成采樣時(shí)鐘。實(shí)驗(yàn)展示了
    發(fā)表于 08-16 06:56

    給Altera Arria 10 FPGAArria 10 SoC供電:經(jīng)過(guò)測(cè)試和驗(yàn)證的電源管理解決方案

    Arria 10 SoC 開(kāi)發(fā)套件板針對(duì)內(nèi)核、系統(tǒng)和 I/O 的電源管理謹(jǐn)慎地選擇高端 FPGA (包括 Arria
    發(fā)表于 10-29 17:01

    Altera Arria V GX FPGA電源設(shè)計(jì)方案

    分立式 IC,由單個(gè) 5V 輸入供電。主要特色提供為 Altera? Arria? V GX FPGA 供電時(shí)所需的所有電源軌設(shè)計(jì)已經(jīng)過(guò)優(yōu)化,可支持 5V 輸入板載電源定序低成本分立式解決方案
    發(fā)表于 12-04 11:33

    集成柔性功率器為FPGASoC設(shè)計(jì)降低成本

    )的工業(yè)系統(tǒng)需要多個(gè)電源軌,同時(shí)面臨小尺寸和低成本的挑戰(zhàn)。集成柔性功率器件可以為這種應(yīng)用顯著降低成本,減小解決方案尺寸。 集成柔性功率器件在同一封裝內(nèi)包含多個(gè)DC/DC轉(zhuǎn)換器。這些DC/DC轉(zhuǎn)換器可以是單個(gè)
    發(fā)表于 03-08 06:45

    Altera宣布為高性能FPGA提供高效的電源轉(zhuǎn)換解決方案

    解決方案包括單片40A驅(qū)動(dòng)器和同步MOSFET電源,經(jīng)過(guò)優(yōu)化,可以滿足Altera高性能Stratix V、Arria 10以及Stratix 10
    的頭像 發(fā)表于 02-11 14:30 ?5143次閱讀

    介紹Arria II GX的特點(diǎn)性能及應(yīng)用

    能夠:   了解這一功耗和成本不到競(jìng)爭(zhēng)高端FPGA的一半,卻具有高性能架構(gòu)的FPGA。   了解運(yùn)行PCI Express、XAUI和3G-SDI的
    的頭像 發(fā)表于 06-22 06:56 ?3544次閱讀

    英特爾Arria 10 SOC FPGA開(kāi)發(fā)板硬件支持32位 DDR4 SDRAM

    ,廣泛的ARM軟件和工具生態(tài)系統(tǒng)以及增強(qiáng)的FPGA和數(shù)字信號(hào)處理(DSP)硬件設(shè)計(jì)流程。Arria 10 SoC旨在滿足中端應(yīng)用的性能和功耗
    發(fā)表于 05-20 14:05 ?1449次閱讀

    Altera Arria V系列FPGA的電源解決方案

    Altera Arria V系列FPGA的電源解決方案
    發(fā)表于 04-29 08:58 ?9次下載
    Altera <b class='flag-5'>Arria</b> V系列<b class='flag-5'>FPGA</b>的電源<b class='flag-5'>解決方案</b>

    英特爾Arria 10 FPGA的應(yīng)用之路

    可提供中端市場(chǎng)中的最佳性能和能效。英特爾 Arria 10 FPGASoC高性能邏輯結(jié)
    的頭像 發(fā)表于 05-31 09:42 ?3193次閱讀

    Arria 10 SoC確保系統(tǒng)設(shè)計(jì)滿足現(xiàn)在和未來(lái)性能要求

      借助 Arria 10 SoC,您可以通過(guò)將 GHz 級(jí)處理器、FPGA 邏輯和數(shù)字信號(hào)處理 (DSP) 集成到單個(gè)可定制的片上系統(tǒng)中來(lái)減小電路板尺寸,同時(shí)提
    的頭像 發(fā)表于 06-30 09:50 ?1164次閱讀

    進(jìn)階的電動(dòng)兩輪車(chē)——更低成本,更高性能的BMS解決方案

    進(jìn)階的電動(dòng)兩輪車(chē)——更低成本,更高性能的BMS解決方案
    發(fā)表于 10-28 12:00 ?3次下載
    進(jìn)階的電動(dòng)兩輪車(chē)——更<b class='flag-5'>低成本</b>,更<b class='flag-5'>高性能</b>的BMS<b class='flag-5'>解決方案</b>