0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

奇異摩爾32GT/s Kiwi Link Die-to-Die IP全面上市

奇異摩爾 ? 來源: 奇異摩爾 ? 2024-12-10 11:33 ? 次閱讀

隨著帶寬需求飆升至新高度,多芯粒系統(tǒng)正成為許多應用領(lǐng)域的解決方案。通過在單一封裝中異構(gòu)集成多個芯粒,Chiplet芯粒系統(tǒng)能夠為人工智能、高性能計算和超大規(guī)模數(shù)據(jù)中心提供更高的處理能力和性能。一系列技術(shù)創(chuàng)新為多芯粒系統(tǒng)的出現(xiàn)鋪平了道路,其中關(guān)鍵的一項創(chuàng)新是UCIe標準。UCIe標準于2022年3月推出,是芯?;ヂ?lián)國際標準,UCIe有助于構(gòu)建一個更廣泛的、經(jīng)過驗證的芯粒生態(tài)系統(tǒng)。

奇異摩爾是最早一批加入UCIe 聯(lián)盟的成員,從成立至今持續(xù)致力于芯粒生態(tài)的建設(shè)。經(jīng)過不斷的研發(fā)并積極踐行UCIe標準,現(xiàn)榮幸宣布基于UCIe 1.1v的32GT/s Kiwi Link Die-to-Die IP正式問世。奇異摩爾將在后天舉行的ICCAD 2024展會上全面展示該創(chuàng)新產(chǎn)品并提供1v1的專業(yè)技術(shù)交流。

01奇異摩爾32GT/s Kiwi Link

Die-to-Die IP 全面上市

奇異摩爾提供完整的UCIe Die-to-Die IP解決方案,包括Controller,PHY和驗證完成的IP。該款I(lǐng)P Standard版本以32Gbps的速度運行,實現(xiàn)芯粒之間的超高速互聯(lián)通信,同時保持完全符合UCIe 1.1版本規(guī)范。

dd48365e-b60c-11ef-93f3-92fbcf53809c.png

奇異摩爾的UCIe Die-to-Die IP包含基于了UCIe標準的低時延Controller(控制器),它包括Die-to-Die Adapter 和Protocol Layer 負責Sideband信息的收發(fā)實現(xiàn)Link bring up和Link magement,負責Mainband數(shù)據(jù)的發(fā)送和接收。UCIe Controller內(nèi)部Die-to-Die Adapter Adapter 和Protocol Layer之間支持FDI接口, UCIe Controller與PHY之間支持RDI接口。

奇異摩爾UCIe Die-to-Die IP提供了卓越的高帶寬、極低延遲和較高的可兼容性。為了確保鏈路傳輸?shù)目煽啃裕揑P支持CRC(循環(huán)冗余碼)檢查和重傳機制。其設(shè)計適用于單模塊和多模塊配置,并能夠應用于多種封裝形式,包括標準封裝及先進封裝。

產(chǎn)品主要亮點

1符合UCIe v1.1 國際互聯(lián)標準;

2帶寬32Gbps速率、延遲ns;

3提供基于UCIe 的多芯粒低延遲的Controller (控制器);

4支持單模塊和多模塊 UCIe 配置;

5支持多種協(xié)議包括PCIe、CXL 及Streaming協(xié)議;

6支持多種封裝形態(tài)(標準封裝/先進封裝);

02Kiwi Link Die-to Die IP

差異化特性 (UCIe 標準外)

物理層是封裝介質(zhì)的電氣接口。它包括支持高速數(shù)據(jù)收發(fā)的電氣PHY,以及可實現(xiàn)鏈路初始化、訓練和校準算法以及測試和修復功能的邏輯 PHY。

dd64c85a-b60c-11ef-93f3-92fbcf53809c.png

UCIe 提供了兩大數(shù)據(jù)通路:Mainband 及 Sideband。Mainband 用來傳輸業(yè)務數(shù)據(jù)流,Sideband 用來來處理一些 鏈路訓練、鏈路管理、參數(shù)交換及寄存器訪問 等非數(shù)據(jù)傳輸業(yè)務。Sideband 作為 Mainband 的 Back Channel,能夠簡化UCIE中的鏈路訓練、鏈路管理和D2D參數(shù)交換,簡化數(shù)據(jù)鏈路的建立過程、提升 Mainband 的帶寬利用率、簡化 Mainband 設(shè)計復雜度。

物理層的Mainband和Sideband 在進行鏈路初始化和訓練需要平衡鏈路兩側(cè)的UCIe Die的速率,達到速率一致性。一般的UCIe Die-to-Die IP 僅支持32>24>16>12>8>4 GT/s 階梯形態(tài)的速率下降。奇異摩爾Kiwi Link Die-to-Die IP 使用精確的速率控制管理僅以0.8Gbps對兩側(cè)Die的速率進行微調(diào)下降,從而保證Die與Die之間仍舊維持較高的速率通信。

產(chǎn)品驗證

我們的IP產(chǎn)品全面經(jīng)過UCIe 1.1 從物理層合規(guī)、Die to Die適配層合規(guī)及協(xié)議層合規(guī)等多個維度進行測試認證包括回環(huán)測試/Die-to-Die互連測試/信號質(zhì)量測試并提供完整真實可靠的測試報告,滿足客戶所需的IP驗證需求。

應用范圍

人工智能/智算中心及其他邊緣計算用所需大算力擴展的Chiplet芯片互聯(lián),不限于GPUCPU及xPU等。

更多最新產(chǎn)品信息,誠邀您蒞臨12月11-12日舉辦的ICCAD 2024,打卡奇異摩爾展位(D63/64),我們的技術(shù)專家將為您做1對1的技術(shù)講解。

關(guān)于我們

AI網(wǎng)絡(luò)全棧式互聯(lián)架構(gòu)產(chǎn)品及解決方案提供商

奇異摩爾,成立于2021年初,是一家行業(yè)領(lǐng)先的AI網(wǎng)絡(luò)全棧式互聯(lián)產(chǎn)品及解決方案提供商。公司依托于先進的高性能RDMA 和Chiplet技術(shù),創(chuàng)新性地構(gòu)建了統(tǒng)一互聯(lián)架構(gòu)——Kiwi Fabric,專為超大規(guī)模AI計算平臺量身打造,以滿足其對高性能互聯(lián)的嚴苛需求。我們的產(chǎn)品線豐富而全面,涵蓋了面向不同層次互聯(lián)需求的關(guān)鍵產(chǎn)品,如面向北向Scale out網(wǎng)絡(luò)的AI原生智能網(wǎng)卡、面向南向Scale up網(wǎng)絡(luò)的GPU片間互聯(lián)芯粒、以及面向芯片內(nèi)算力擴展的2.5D/3D IO Die和UCIe Die2Die IP等。這些產(chǎn)品共同構(gòu)成了全鏈路互聯(lián)解決方案,為AI計算提供了堅實的支撐。

奇異摩爾的核心團隊匯聚了來自全球半導體行業(yè)巨頭如NXP、Intel、Broadcom等公司的精英,他們憑借豐富的AI互聯(lián)產(chǎn)品研發(fā)和管理經(jīng)驗,致力于推動技術(shù)創(chuàng)新和業(yè)務發(fā)展。團隊擁有超過50個高性能網(wǎng)絡(luò)及Chiplet量產(chǎn)項目的經(jīng)驗,為公司的產(chǎn)品和服務提供了強有力的技術(shù)保障。我們的使命是支持一個更具創(chuàng)造力的芯世界,愿景是讓計算變得簡單。奇異摩爾以創(chuàng)新為驅(qū)動力,技術(shù)探索新場景,生態(tài)構(gòu)建新的半導體格局,為高性能AI計算奠定穩(wěn)固的基石。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1708

    瀏覽量

    149542
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    432

    瀏覽量

    12593
  • 奇異摩爾
    +關(guān)注

    關(guān)注

    0

    文章

    49

    瀏覽量

    3413

原文標題:Kiwi Link 32GT/s UCIe 1.1 Die-to-Die IP 全新上市,誠邀蒞臨ICCAD 展位了解更多

文章出處:【微信號:奇異摩爾,微信公眾號:奇異摩爾】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    回顧:奇異摩爾@ ISCAS 2024 :聚焦互聯(lián)技術(shù)與創(chuàng)新實踐

    )電路與系統(tǒng)國際研討會在新加坡召開。ISCAS 是IEEE電路與系統(tǒng)學會(Circuits and Systems, CAS)下規(guī)模最大的旗艦會議。 奇異摩爾模擬設(shè)計技術(shù)專家王彧博士,作為IEEE
    的頭像 發(fā)表于 11-05 18:29 ?503次閱讀
    回顧:<b class='flag-5'>奇異</b><b class='flag-5'>摩爾</b>@ ISCAS 2024 :聚焦互聯(lián)技術(shù)與創(chuàng)新實踐

    最新Chiplet互聯(lián)案例解析 UCIe 2.0最新標準解讀

    單個芯片性能提升的有效途徑?? ? 隨著半導體制程不斷逼近物理極限,越來越多的芯片廠商為了提升芯片性能和效率開始使用Chiplet技術(shù),將多個滿足特定功能的芯粒單元通過Die-to-Die互聯(lián)技術(shù)
    的頭像 發(fā)表于 11-05 11:39 ?989次閱讀
    最新Chiplet互聯(lián)案例解析 UCIe 2.0最新標準解讀

    潤欣科技與奇異摩爾簽署CoWoS-S封裝服務協(xié)議

    近日,潤欣科技發(fā)布公告稱,公司已與奇異摩爾正式簽署了《CoWoS-S異構(gòu)集成封裝服務協(xié)議》。這一協(xié)議的簽署標志著雙方在CoWoS-S異構(gòu)集成領(lǐng)域?qū)⒄归_深度的商業(yè)合作,共同推動技術(shù)創(chuàng)新與
    的頭像 發(fā)表于 10-30 16:44 ?962次閱讀

    智原科技與奇異摩爾2.5D封裝平臺量產(chǎn)

    近日,ASIC設(shè)計服務暨IP研發(fā)銷售廠商智原科技(Faraday Technology Corporation)與AI網(wǎng)絡(luò)全棧式互聯(lián)產(chǎn)品及解決方案提供商奇異摩爾宣布,雙方共同合作的2.5D封裝平臺已成功邁入量產(chǎn)階段。
    的頭像 發(fā)表于 10-14 16:43 ?409次閱讀

    INA826AIDRGR的DFN封裝中Exposed Thermal Die Pad是否接地?

    儀表運放INA826AIDRGR的DFN封裝中Exposed Thermal Die Pad是否接地?
    發(fā)表于 08-30 07:04

    TLC2252-DIE的數(shù)據(jù)手冊顯示其Op Temp (°C)為 0 to 0, 請問0 to 0要怎么理解?

    您好,TLC2252-DIE的數(shù)據(jù)手冊顯示其Op Temp (°C)為 0 to 0, 請問0 to 0要怎么理解? 我看OPA2348-DIE, OPA170-DIE的Op Temp (°C)為 25only 謝謝。
    發(fā)表于 08-14 07:23

    DDR4的單、雙DIE兼容,不做仿真行不行?

    高速先生成員--姜杰 地址信號一驅(qū)五的DDR4拓撲很常見,可是,一驅(qū)五拓撲還要求單DIE、雙DIE顆粒兼容的你有見過嗎? 案例開講之前,先簡單介紹下DIE,英語學的好的同學都知道這個詞的意思不太吉利
    發(fā)表于 08-05 17:05

    DDR4的單、雙DIE兼容,不做仿真行不行?

    DDR4的單、雙DIE兼容仿真案例
    的頭像 發(fā)表于 08-05 17:04 ?491次閱讀
    DDR4的單、雙<b class='flag-5'>DIE</b>兼容,不做仿真行不行?

    新思科技面向英特爾代工推出可量產(chǎn)的多裸晶芯片設(shè)計參考流程,加速芯片創(chuàng)新

    協(xié)同設(shè)計; 新思科技用于多裸晶芯片設(shè)計的IP支持高效的芯片到芯片(die-to-die)連接和高內(nèi)存帶寬要求。
    發(fā)表于 07-09 13:42 ?785次閱讀

    新思科技針對主要代工廠提供豐富多樣的UCIe IP解決方案

    ? 如今,摩爾定律逐漸放緩,開發(fā)者憑借自身的聰明才智,探索到了一些突破物理極限的創(chuàng)新方法。Multi-Die設(shè)計便是其中之一,能夠異構(gòu)集成多個半導體芯片,提供更出色的帶寬、性能和良率。而
    的頭像 發(fā)表于 07-03 15:16 ?982次閱讀

    奇異摩爾上??偛窟M駐上海浦東科海大樓

    奇異摩爾上??偛肯灿瓎踢w 起筆新篇章? 逐夢新征程 ? 2024年7月1日與黨的生日同慶,互聯(lián)領(lǐng)域的先行者奇異摩爾上??偛肯灿瓎踢w,正式進駐上海浦東科海大樓,為未來的“芯”征程設(shè)置了新
    的頭像 發(fā)表于 07-01 18:57 ?2536次閱讀
    <b class='flag-5'>奇異</b><b class='flag-5'>摩爾</b>上海總部進駐上海浦東科海大樓

    OPA170-DIE單電源、低噪聲運算放大器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《OPA170-DIE單電源、低噪聲運算放大器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 06-15 10:16 ?0次下載
    OPA170-<b class='flag-5'>DIE</b>單電源、低噪聲運算放大器數(shù)據(jù)表

    die,device和chip的定義和區(qū)別

    在半導體行業(yè)中,“die”,“device”,和“chip”這三個術(shù)語都可以用來指代芯片。
    的頭像 發(fā)表于 02-23 18:26 ?8304次閱讀

    為什么單顆裸芯會被稱為die呢?

    Wafer、die、chip是半導體領(lǐng)域常見的術(shù)語,但是為什么單顆裸芯會被稱為die呢?
    的頭像 發(fā)表于 01-24 09:14 ?2997次閱讀
    為什么單顆裸芯會被稱為<b class='flag-5'>die</b>呢?

    芯礪智能Chiplet Die-to-Die互連IP芯片成功回片

    芯礪智能近日宣布,其全自研的Chiplet Die-to-Die互連IP(CL-Link)芯片一次性流片成功并順利點亮。這一重大突破標志著芯礪智能在異構(gòu)集成芯片領(lǐng)域取得了領(lǐng)先地位,為人工智能時代的算力基礎(chǔ)設(shè)施建設(shè)提供了更加多元靈
    的頭像 發(fā)表于 01-18 16:03 ?1131次閱讀