0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

為什么單顆裸芯會被稱為die呢?

中科院半導(dǎo)體所 ? 來源:芯云知 ? 2024-01-24 09:14 ? 次閱讀

Wafer、die、chip是半導(dǎo)體領(lǐng)域常見的術(shù)語,但是為什么單顆裸芯會被稱為die呢?

Wafer

wafer即為圖片所示的晶圓,由純硅(Si)構(gòu)成。一般分為6英寸、8英寸、12英寸規(guī)格不等,晶片就是基于這個wafer上生產(chǎn)出來的。晶圓是指硅半導(dǎo)體集成電路制作所用的硅晶片,由于其形狀為圓形,故稱為晶圓;在硅晶片上可加工制作成各種電路元件結(jié)構(gòu),而成為有特定電性功能的集成電路產(chǎn)品。

Chip

一片載有Nand Flash晶圓的wafer,wafer首先經(jīng)過切割,然后測試,將完好的、穩(wěn)定的、足容量的die取下,封裝形成日常所見的Nand Flash芯片(chip)。芯片一般主要含義是作為一種載體使用,并且集成電路經(jīng)過很多道復(fù)雜的設(shè)計工序之后所產(chǎn)生的一種結(jié)果。

Die

Die指的是芯片未封裝前的晶粒,是從硅晶圓(wafer)上用激光或刀具切割而成的小片,每一個小片就是一個獨立的功能芯片die,一旦這些die完成其功能和測試過程,它們就會被封裝起來,形成我們熟知的芯片(chip)。晶粒是組成多晶體的外形不規(guī)則的小晶體,而每個晶粒有時又有若干個位向稍有差異的亞晶粒所組成。晶粒的平均直徑通常在0.015~0.25mm范圍內(nèi),而亞晶粒的平均直徑通常為0.001mm數(shù)量級。

0a8589f8-ba4d-11ee-8b88-92fbcf53809c.png

大家心里有沒有這樣一個疑問,為什么單顆裸芯要被稱為die(死亡)?下面給出三種說法以供大家參考。

劍橋詞典里對 die 名詞性質(zhì)的解釋是" a block of metal with a special shape, or with a pattern cut intoit, that is used for shaping other pieces of metal such as coins, or for makingpatterns on paper or leather"。意為一種具有特殊形狀或帶有圖案的金屬塊,用于塑造硬幣等其他金屬片的形狀,或用于在紙或皮革上制作圖案。這個解釋就有了半導(dǎo)體那味,和光刻刻蝕產(chǎn)生了關(guān)聯(lián)性。

查到的第二種說法,die起源于德語Drahtzug,意思是拉絲,用于調(diào)節(jié)金屬線的直徑和精度。

第三種說法認為

die源于diced(dice過去分詞),指的是將wafer切成小方塊的工藝。這個說法非常有趣,唱出來的是song,數(shù)出來的是count,切出來的是die...我不知道新事物叫什么,但我知道產(chǎn)生這個的動作。





審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5388

    文章

    11547

    瀏覽量

    361825
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    27363

    瀏覽量

    218709
  • 晶圓
    +關(guān)注

    關(guān)注

    52

    文章

    4912

    瀏覽量

    127988
  • 芯片封裝
    +關(guān)注

    關(guān)注

    11

    文章

    499

    瀏覽量

    30622

原文標題:為什么單顆裸芯被稱為die?

文章出處:【微信號:bdtdsj,微信公眾號:中科院半導(dǎo)體所】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    DDR4的、雙DIE兼容,不做仿真行不行?

    高速先生成員--姜杰 地址信號一驅(qū)五的DDR4拓撲很常見,可是,一驅(qū)五拓撲還要求DIE、雙DIE顆粒兼容的你有見過嗎? 案例開講之前,先簡單介紹下DIE,英語學(xué)的好的同學(xué)都知道這個詞
    發(fā)表于 08-05 17:05

    什么被稱為一次電路或電氣主接線?

    展開圖是什么意思?電阻的聯(lián)接方法有哪幾種?什么被稱為一次電路或電氣主接線?
    發(fā)表于 07-09 08:44

    單位導(dǎo)線截面所通過的電流值被稱為什么

    變壓器的電流速斷保護是指什么?額定電壓是指什么?單位導(dǎo)線截面所通過的電流值被稱為什么?
    發(fā)表于 09-24 09:19

    allegro中怎么生成flip chipdie的.DRA文件

    allegro中怎么生成flip chipdie的.dra文件,目前有的資料就是芯片的BUMP序號、坐標、直徑等信息。
    發(fā)表于 08-15 10:53

    十六die NAND閃存誕生:容量64GB

    MOSAID Technologies今天宣布,他們已經(jīng)試產(chǎn)了全球第一采用驚人十六die封裝的 NAND閃存芯片,讓他們和諧地運行在了一個高性能通道內(nèi)。
    發(fā)表于 04-06 09:53 ?1431次閱讀

    為什么OPPOFindX會被稱為未來手機

    最近OPPO Find X于法國面世,可謂是OPPO Find系列沉寂多年后的大爆發(fā)。OPPO Find X有多驚艷?很多人直接用“未來手機”來形容。
    的頭像 發(fā)表于 10-10 16:46 ?5406次閱讀

    什么樣的工程師才能被稱為資深Java工程師

    什么樣的工程師才能被稱為資深,又如何成為資深Java工程師
    的頭像 發(fā)表于 08-05 16:15 ?3679次閱讀

    傳“Switch Pro"可能被稱為SuperSwitch

    傳聞中的Switch "Pro"可能被稱為Super Switch,任天堂,pro,游戲,游戲機
    發(fā)表于 02-22 12:03 ?1525次閱讀

    簡述SiP項目成功的三要素

    芯片(die,bare die,bare chip),通常是指半導(dǎo)體元器件制造完成,封裝之前的產(chǎn)品形式。芯片通常是以晶圓形式(wafer form)或
    的頭像 發(fā)表于 05-19 10:55 ?2417次閱讀
    簡述SiP項目成功的三要素

    板介紹及板測試的重要性

    簡單來說,PCB板是指未添加任何通孔或電子組件的印制電路板。它們通常被稱為PCB板,有時也稱為PCB??瞻椎腜CB板只有基本的通道,圖案,金屬涂層和PCB基板。 &amp
    的頭像 發(fā)表于 12-30 15:41 ?5081次閱讀
    <b class='flag-5'>裸</b>板介紹及<b class='flag-5'>裸</b>板測試的重要性

    把集成電路裝配為芯片的過程被稱為什么?

    把集成電路裝配為芯片的過程被稱為什么? 把集成電路裝配為芯片的過程被稱為芯片制造工藝。 芯片制造工藝是一項極其復(fù)雜精細的過程,它涉及到多個行業(yè)的專業(yè)知識和技術(shù),包括材料科學(xué)、化學(xué)、物理、機械工程等
    的頭像 發(fā)表于 08-29 16:19 ?875次閱讀

    新思科技3DIC Compiler獲得三星多集成工藝流程的認證

    Compiler是統(tǒng)一的多晶芯片封裝探索、協(xié)同設(shè)計和分析的平臺,已經(jīng)獲得三星多集成工藝流程的認證。 全面和可擴展的新思科技多晶芯片系統(tǒng)能夠?qū)崿F(xiàn)從早期設(shè)計探索到芯片生命周期管
    的頭像 發(fā)表于 09-14 09:38 ?1307次閱讀

    為什么共源共柵運放被稱為telescope?

    為什么共源共柵運放被稱為telescope?? 共源共柵運放,也被稱為telescope,是一種特殊的MOSFET運放。它由一對共源共柵電路構(gòu)成,可以被看作是兩個基本的級MOSFET放大器級聯(lián)
    的頭像 發(fā)表于 09-20 16:29 ?1045次閱讀

    礪智能Chiplet Die-to-Die互連IP芯片成功回片

    礪智能近日宣布,其全自研的Chiplet Die-to-Die互連IP(CL-Link)芯片一次性流片成功并順利點亮。這一重大突破標志著礪智能在異構(gòu)集成芯片領(lǐng)域取得了領(lǐng)先地位,為人工智能時代的算力基礎(chǔ)設(shè)施建設(shè)提供了更加多元靈
    的頭像 發(fā)表于 01-18 16:03 ?1135次閱讀

    DDR4的、雙DIE兼容,不做仿真行不行?

    DDR4的、雙DIE兼容仿真案例
    的頭像 發(fā)表于 08-05 17:04 ?493次閱讀
    DDR4的<b class='flag-5'>單</b>、雙<b class='flag-5'>DIE</b>兼容,不做仿真行不行?