0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片新戰(zhàn)場(chǎng),EDA如何擁抱新挑戰(zhàn)?

思爾芯S2C ? 2024-03-23 08:22 ? 次閱讀

芯片科技發(fā)展的核心關(guān)鍵和技術(shù)底座。當(dāng)下RISC-V、Chiplet、AI、汽車(chē)電子等成為該行業(yè)的高頻詞。這兩年的半導(dǎo)體行業(yè),皆圍繞著這幾個(gè)技術(shù)應(yīng)用快速發(fā)展,也間接地加劇了對(duì)EDA電子設(shè)計(jì)自動(dòng)化)工具的需求。面對(duì)這些技術(shù)進(jìn)步和市場(chǎng)需求變化,在芯片新戰(zhàn)場(chǎng)上,堪稱“芯片之母”的EDA又該如何擁抱這些新挑戰(zhàn)?

芯片新戰(zhàn)場(chǎng),挑戰(zhàn)重重
說(shuō)起來(lái)RISC-V和Chiplet早已存在一段時(shí)間了,只是最近幾年才變得火熱。
RISC-V架構(gòu)確實(shí)具備眾多優(yōu)勢(shì),如免費(fèi)開(kāi)源、簡(jiǎn)潔的指令集(基礎(chǔ)指令集只有40多條),高度模塊化的設(shè)計(jì)能力,以及允許針對(duì)不同類(lèi)型的芯片進(jìn)行指令集的組合……但也正因?yàn)槿绱耍欢ǔ潭壬弦沧璧K了其發(fā)展。由于所有廠商都可以自由使用、修改或增加指令集,因此每家廠商設(shè)計(jì)的芯片可能都不相同。這不僅增加了設(shè)計(jì)的復(fù)雜性,也使得驗(yàn)證變得更加困難。為應(yīng)對(duì)這些挑戰(zhàn),EDA工具需要提供更高級(jí)的建模、模擬和驗(yàn)證功能,特別是在確保定制化的RISC-V核心滿足設(shè)計(jì)規(guī)范、性能要求以及處理器性能、功耗和安全性方面的嚴(yán)格驗(yàn)證。
Chiplet技術(shù),作為當(dāng)前芯片設(shè)計(jì)領(lǐng)域的新風(fēng)口,同樣給EDA行業(yè)帶來(lái)了一系列挑戰(zhàn)。這種技術(shù)是使用小型模塊化的“Chiplet”來(lái)組成更大、更復(fù)雜的系統(tǒng)級(jí)芯片(SoC)。同時(shí)也代表著異構(gòu)集成的芯片技術(shù)。在摩爾定律放緩的背景下,許多業(yè)界專(zhuān)家視其為中國(guó)半導(dǎo)體企業(yè)的新機(jī)遇。然而,清華大學(xué)教授魏少軍指出,Chiplet技術(shù)更多是作為先進(jìn)制造工藝的補(bǔ)充,而非替代品,其核心在于實(shí)現(xiàn)成本可控的異質(zhì)集成。這項(xiàng)技術(shù)主要應(yīng)用于計(jì)算邏輯與DRAM集成、手機(jī)領(lǐng)域以節(jié)省空間,以及汽車(chē)、工業(yè)控制物聯(lián)網(wǎng)等領(lǐng)域。
魏少軍還提到,Chiplet技術(shù)的出現(xiàn)可能促成一種新的商業(yè)模式:利用標(biāo)準(zhǔn)化的芯粒構(gòu)建專(zhuān)用芯片。這是為什么一些國(guó)際大公司正在努力制定Chiplet標(biāo)準(zhǔn)的原因,通過(guò)這些標(biāo)準(zhǔn),他們可以將自己的芯片作為標(biāo)準(zhǔn)產(chǎn)品,集成到各種終端應(yīng)用中,從而擴(kuò)大市場(chǎng)份額。
這種技術(shù)所帶來(lái)的新挑戰(zhàn),如異構(gòu)集成系統(tǒng)中接口和標(biāo)準(zhǔn)的統(tǒng)一性,要求工程師在異質(zhì)芯片的性能和靈活性之間尋找平衡。同時(shí),這也意味著需要新的EDA工具鏈、上下游生態(tài)系統(tǒng)的整合,以及適應(yīng)新的商業(yè)模式。
此外,隨著Sora的發(fā)布,AI的熱潮再度掀起。而算力,是AI時(shí)代最確定的賽道。Open AI的創(chuàng)始人奧特曼在達(dá)沃斯論壇上表示:“對(duì)大規(guī)模AI準(zhǔn)備的算力基礎(chǔ)設(shè)施還不夠?!?/strong>大算力芯片需要處理大量的數(shù)據(jù)和復(fù)雜的運(yùn)算,這要求EDA必須支持高級(jí)的設(shè)計(jì)和仿真功能。工具必須能夠有效處理高性能計(jì)算需求,同時(shí)保證設(shè)計(jì)的準(zhǔn)確性和可靠性。
RISC-V是架構(gòu),Chiplet、AI是技術(shù),這些都不是獨(dú)立發(fā)展的,最終需要落地到產(chǎn)品上。就比如汽車(chē)是以上這些最重要的一個(gè)應(yīng)用終端,落地靠的是各種汽車(chē)電子。其中,RISC-V 可以為 AI 應(yīng)用提供定制化的處理器平臺(tái),也允許汽車(chē)制造商和供應(yīng)商設(shè)計(jì)滿足特定需求的處理器,例如優(yōu)化能效或計(jì)算性能。同時(shí),通過(guò)組合不同的 Chiplet來(lái)達(dá)到所需的性能和功能。而AI 算法可以在這些專(zhuān)門(mén)設(shè)計(jì)的處理器上運(yùn)行,以處理汽車(chē)傳感器數(shù)據(jù)、做出決策和提供先進(jìn)的駕駛輔助功能。這就很考驗(yàn)如今的EDA,不僅僅支持單一芯片的設(shè)計(jì),還要能夠支持更廣泛的系統(tǒng)級(jí)設(shè)計(jì)。這意味著需要能夠處理來(lái)自不同來(lái)源和技術(shù)的芯片和組件的集成。
在這個(gè)充滿新技術(shù)和應(yīng)用挑戰(zhàn)的時(shí)代,我們面對(duì)包括系統(tǒng)級(jí)設(shè)計(jì)支持、高級(jí)建模/模擬和驗(yàn)證功能、系統(tǒng)規(guī)范性測(cè)試、統(tǒng)一開(kāi)發(fā)環(huán)境,以及處理大量數(shù)據(jù)和復(fù)雜運(yùn)算的能力等等在內(nèi)的眾多技術(shù)挑戰(zhàn)。鑒于這些技術(shù)日新月異,EDA如何通過(guò)創(chuàng)新理念、工具、設(shè)計(jì)方法和策略來(lái)適應(yīng)這些變化?又如何確保芯片設(shè)計(jì)正確,以及確保設(shè)計(jì)正確芯片?這里的“正確”不僅在于芯片功能方面,更在于設(shè)計(jì)出真正需要的、有市場(chǎng)價(jià)值的芯片。EDA公司的精準(zhǔn)芯策略

目前,針對(duì)上述挑戰(zhàn)很多頭部EDA公司正處在探索、嘗試和發(fā)展的階段。以國(guó)內(nèi)的思爾芯為例,該公司正積極在新應(yīng)用和新技術(shù)領(lǐng)域進(jìn)行布局,如RISC-V、Chiplet、AI、GPU、高性能計(jì)算(HPC)和汽車(chē)電子等,并給出了針對(duì)性的解決方案。
思爾芯的創(chuàng)始人、董事長(zhǎng)兼CEO林俊雄指出:“面對(duì)芯片設(shè)計(jì)的新挑戰(zhàn),我們圍繞‘精準(zhǔn)芯策略’(Precision Chip Strategy, PCS),采用異構(gòu)驗(yàn)證方法,以及并行驅(qū)動(dòng)和左移周期方法,旨在確保芯片設(shè)計(jì)正確(Design the Chip Right),也確保設(shè)計(jì)正確芯片(Design the Right Chip)?!?/strong>
林俊雄所提到的“確保芯片設(shè)計(jì)正確”“確保設(shè)計(jì)正確芯片”這兩個(gè)概念,雖然聽(tīng)起來(lái)相似,但實(shí)際上涵蓋了芯片設(shè)計(jì)過(guò)程中的兩個(gè)非常重要且不同的方面。
確保芯片設(shè)計(jì)正確-關(guān)注的是在實(shí)現(xiàn)設(shè)計(jì)中,如何以最高效、最準(zhǔn)確的方式來(lái)驗(yàn)證這個(gè)設(shè)計(jì)。這包括通過(guò)合適的設(shè)計(jì)方法學(xué),在不同的設(shè)計(jì)階段選用高效的工具,進(jìn)行徹底的仿真和驗(yàn)證。這一過(guò)程強(qiáng)調(diào)的是“正確地做事”,即在技術(shù)和操作層面上精確無(wú)誤地實(shí)現(xiàn)設(shè)計(jì)目標(biāo)。
確保設(shè)計(jì)正確芯片-關(guān)注的是確保設(shè)計(jì)團(tuán)隊(duì)設(shè)計(jì)出符合市場(chǎng)需求和應(yīng)用場(chǎng)景需求的芯片。這涉及對(duì)市場(chǎng)趨勢(shì)的理解、對(duì)未來(lái)技術(shù)發(fā)展的預(yù)測(cè)以及對(duì)客戶需求的深刻洞察。面對(duì)多變的市場(chǎng),要有新的設(shè)計(jì)方法與工具去高效且精準(zhǔn)地實(shí)現(xiàn)。這一過(guò)程強(qiáng)調(diào)的是“做正確的事”,即設(shè)計(jì)出真正需要的、有市場(chǎng)價(jià)值的芯片。
691c8c0a-e8ab-11ee-9118-92fbcf53809c.jpg 芯片設(shè)計(jì)一直以來(lái)都在強(qiáng)調(diào)設(shè)計(jì)的準(zhǔn)確性,一旦芯片流片失敗,不僅導(dǎo)致高額的成本損失,還可能使企業(yè)錯(cuò)過(guò)重要的市場(chǎng)窗口。這一點(diǎn)無(wú)論是過(guò)去還是技術(shù)日新月異的現(xiàn)在,都依然如此。這就是為什么EDA廠商始終推進(jìn)和改進(jìn)設(shè)計(jì)方法,以確保芯片設(shè)計(jì)的正確。觀察整個(gè)芯片開(kāi)發(fā)流程中,每個(gè)階段的設(shè)計(jì)和驗(yàn)證需求是各不相同的。為了確保每一步都設(shè)計(jì)準(zhǔn)確,就需要充分的仿真。但是傳統(tǒng)的軟件仿真方法一旦遇到設(shè)計(jì)規(guī)模變大,性能就會(huì)大大降低。為此,思爾芯通過(guò)異構(gòu)驗(yàn)證方法,融合了多種先進(jìn)仿真與驗(yàn)證技術(shù),針對(duì)不同階段采用相應(yīng)的設(shè)計(jì)與驗(yàn)證策略。
思爾芯異構(gòu)驗(yàn)證方法包括架構(gòu)設(shè)計(jì)(芯神匠)、軟件仿真(芯神馳)、硬件仿真(芯神鼎)和原型驗(yàn)證(芯神瞳),覆蓋了從IP開(kāi)發(fā)到系統(tǒng)驗(yàn)證的全過(guò)程。此外,通過(guò)利用數(shù)字電路調(diào)試軟件(芯神覺(jué))以及豐富的外置應(yīng)用庫(kù)/降速橋/VIP,思爾芯構(gòu)建了一個(gè)全面的設(shè)計(jì)、驗(yàn)證和調(diào)試環(huán)境。這個(gè)環(huán)境不僅促進(jìn)了跨團(tuán)隊(duì)的高效協(xié)作,也確保了設(shè)計(jì)的每個(gè)環(huán)節(jié)都能達(dá)到預(yù)定的準(zhǔn)確性,從而在短的時(shí)間內(nèi)高效實(shí)現(xiàn)了“確保芯片設(shè)計(jì)正確”的目標(biāo)。

其次,在傳統(tǒng)的工作流程中,軟件開(kāi)發(fā)、系統(tǒng)規(guī)范性測(cè)試、各類(lèi)認(rèn)證、客戶演示等都要在流片回來(lái)上板后才能進(jìn)行。這是一個(gè)漫長(zhǎng)的等待過(guò)程,由于現(xiàn)在的技術(shù)日新月異,很多設(shè)計(jì)是到樣片上板測(cè)試后才發(fā)現(xiàn)早期的規(guī)格或架構(gòu)錯(cuò)誤,或是并不符合市場(chǎng)需求。此時(shí),如何確保設(shè)計(jì)正確芯片?現(xiàn)在思爾芯通過(guò)并行驅(qū)動(dòng),左移周期方法,在芯片設(shè)計(jì)的初始階段,就實(shí)現(xiàn)并行驅(qū)動(dòng)的工作流程。這意味著在設(shè)計(jì)的一開(kāi)始,并在每一個(gè)階段,利用工具高效且準(zhǔn)確進(jìn)行設(shè)計(jì)。
先是使用思爾芯的芯神匠架構(gòu)設(shè)計(jì)軟件(Genesis Architect),設(shè)計(jì)團(tuán)隊(duì)可以在設(shè)計(jì)的早期階段進(jìn)行有效的規(guī)劃和架構(gòu)設(shè)計(jì)。這不僅提高了設(shè)計(jì)的精準(zhǔn)性,也加快了后續(xù)的開(kāi)發(fā)流程。之后,工程師可以通過(guò)芯神瞳原型驗(yàn)證(Prodigy)與芯神匠架構(gòu)軟件(Genesis Architect)的協(xié)同建模,將RTL代碼映射進(jìn)原型驗(yàn)證中,使得設(shè)計(jì)模型和最終芯片相一致。透過(guò)架構(gòu)設(shè)計(jì)與原型驗(yàn)證的模型,它的運(yùn)行速度可接近最終芯片,因此可以進(jìn)行提前軟件開(kāi)發(fā),客戶演示等,亦可提早進(jìn)行各種認(rèn)證,例如汽車(chē)電子的安全性認(rèn)證等。這種方法大大縮短了開(kāi)發(fā)時(shí)間,同時(shí)實(shí)現(xiàn)了設(shè)計(jì)和驗(yàn)證過(guò)程的時(shí)間提前,即“左移”,從而又快又好地實(shí)現(xiàn)“確保設(shè)計(jì)正確芯片”的目標(biāo)。 692fe5c0-e8ab-11ee-9118-92fbcf53809c.jpg通過(guò)這些設(shè)計(jì)方法和工具,思爾芯不僅加速了新興趨勢(shì)下復(fù)雜芯片的設(shè)計(jì)過(guò)程,還確保設(shè)計(jì)正確芯片,確保芯片設(shè)計(jì)正確,幫助客戶在競(jìng)爭(zhēng)激烈的芯片市場(chǎng)中獲得優(yōu)勢(shì)。
林俊雄還強(qiáng)調(diào),思爾芯率先在產(chǎn)品中使用了AI技術(shù),小到從分割(partitioning)算法的資源預(yù)估,大到架構(gòu)層級(jí)優(yōu)化(architecture-level optimization)工具的設(shè)計(jì)空間探索,都有很重要的AI應(yīng)用。
思爾芯是國(guó)內(nèi)數(shù)字前端EDA領(lǐng)域的行業(yè)龍頭,也是業(yè)內(nèi)最早開(kāi)發(fā)原型驗(yàn)證工具的企業(yè)。在思爾芯20周年的閉門(mén)論壇上,林俊雄介紹:“2004年在上海成立至今,這20年間,我們一直專(zhuān)注于客戶,貼近客戶并始終堅(jiān)持以客戶需求為導(dǎo)向的原則。讓客戶能夠站在雙方幾十年的知識(shí)積累和客戶經(jīng)驗(yàn)上,客戶可以在很短時(shí)間內(nèi)完成一個(gè)貼近自己具體應(yīng)用需求的SoC重建,降低風(fēng)險(xiǎn)并加速軟件開(kāi)發(fā)進(jìn)程,提前實(shí)現(xiàn)系統(tǒng)的整合?!?br />截至目前,思爾芯的客戶數(shù)量已超過(guò)600家,包括英特爾三星、索尼、黑芝麻、開(kāi)芯院、芯動(dòng)科技等。其產(chǎn)品已廣泛應(yīng)用于物聯(lián)網(wǎng)、云計(jì)算、5G 通信、智慧醫(yī)療、汽車(chē)電子等終端領(lǐng)域。寫(xiě)在最后

在當(dāng)今這個(gè)以RISC-V、Chiplet、AI和汽車(chē)電子為代表的新技術(shù)時(shí)代中,如何確保設(shè)計(jì)正確芯片以及確保芯片設(shè)計(jì)正確成為了各界的核心關(guān)注點(diǎn)。盡管芯片設(shè)計(jì)的正確性極為關(guān)鍵,但同時(shí)幫助芯片公司符合市場(chǎng)需求并把握市場(chǎng)窗口同樣重要。這正突顯了思爾芯“精準(zhǔn)芯策略”在該方面的重要性。
在這個(gè)充滿挑戰(zhàn)的芯片設(shè)計(jì)新戰(zhàn)場(chǎng)上, EDA的角色不僅僅是適應(yīng)新興技術(shù)的發(fā)展,更重要的是積極地?fù)肀Ш鸵I(lǐng)這些挑戰(zhàn)。為了應(yīng)對(duì)不斷變化的市場(chǎng)和技術(shù)需求,EDA工具必須持續(xù)進(jìn)行創(chuàng)新和演進(jìn),以滿足越來(lái)越復(fù)雜的設(shè)計(jì)要求。
在這方面,思爾芯憑借其20年的技術(shù)積累和完善的數(shù)字前端EDA解決方案,已經(jīng)展現(xiàn)出了其卓越的能力。通過(guò)實(shí)施“精準(zhǔn)芯策略”、提供本地化支持和定制服務(wù),思爾芯不僅加速了客戶產(chǎn)品的上市時(shí)間,還成功開(kāi)辟了新的市場(chǎng)空間。這一切,都是思爾芯對(duì)于不斷變化的技術(shù)和市場(chǎng)環(huán)境的積極響應(yīng)和前瞻性布局的結(jié)果。

轉(zhuǎn)載自:半導(dǎo)體行業(yè)觀察公眾號(hào)

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    455

    文章

    50791

    瀏覽量

    423494
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2758

    瀏覽量

    173252
  • RISC-V
    +關(guān)注

    關(guān)注

    45

    文章

    2277

    瀏覽量

    46156
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    芯華章持續(xù)助力EDA精英挑戰(zhàn)

    日前,2024中國(guó)研究生創(chuàng)“芯”大賽·EDA精英挑戰(zhàn)賽(以下簡(jiǎn)稱EDA競(jìng)賽)決賽在南京江北新區(qū)舉辦。今年EDA競(jìng)賽首次升級(jí)為國(guó)賽,在全國(guó)超過(guò)500個(gè)參賽隊(duì)伍中,來(lái)自華南理工大學(xué)的"
    的頭像 發(fā)表于 12-17 15:47 ?225次閱讀

    EDA精英挑戰(zhàn)賽賽果公布!思爾芯“戰(zhàn)隊(duì)”薪火相承斬獲“麒麟杯”

    2024中國(guó)研究生創(chuàng)芯大賽·EDA精英挑戰(zhàn)賽12月7-8日,2024中國(guó)研究生創(chuàng)芯大賽·EDA精英挑戰(zhàn)賽(原“集成電路EDA設(shè)計(jì)精英
    的頭像 發(fā)表于 12-11 01:03 ?327次閱讀
    <b class='flag-5'>EDA</b>精英<b class='flag-5'>挑戰(zhàn)</b>賽賽果公布!思爾芯“戰(zhàn)隊(duì)”薪火相承斬獲“麒麟杯”

    AI助力國(guó)產(chǎn)EDA挑戰(zhàn)與機(jī)遇并存

    EDA(Electronic Design Automation,電子設(shè)計(jì)自動(dòng)化)是指利用計(jì)算機(jī)輔助設(shè)計(jì)軟件來(lái)完成超大規(guī)模集成電路芯片的功能設(shè)計(jì)、綜合、驗(yàn)證、物理設(shè)計(jì)等流程的設(shè)計(jì)方式。EDA?技術(shù)
    的頭像 發(fā)表于 11-01 11:04 ?586次閱讀
    AI助力國(guó)產(chǎn)<b class='flag-5'>EDA</b>,<b class='flag-5'>挑戰(zhàn)</b>與機(jī)遇并存

    SOC芯片設(shè)計(jì)的挑戰(zhàn)與解決方案

    設(shè)計(jì)復(fù)雜性 挑戰(zhàn): 隨著技術(shù)的發(fā)展,SOC集成的組件越來(lái)越多,設(shè)計(jì)復(fù)雜性也隨之增加,這導(dǎo)致了設(shè)計(jì)周期的延長(zhǎng)和成本的增加。 解決方案: 模塊化設(shè)計(jì): 將SOC分解為可重用的模塊,可以簡(jiǎn)化設(shè)計(jì)過(guò)程并縮短開(kāi)發(fā)時(shí)間。 自動(dòng)化工具: 使用高級(jí)EDA(電子設(shè)計(jì)自動(dòng)化)
    的頭像 發(fā)表于 10-31 15:01 ?435次閱讀

    AI如何助力EDA應(yīng)對(duì)挑戰(zhàn)

    探究當(dāng)今產(chǎn)業(yè)背景和科技潮流中半導(dǎo)體產(chǎn)業(yè)所面臨的挑戰(zhàn)與變革時(shí),不難發(fā)現(xiàn),一個(gè)至關(guān)重要的轉(zhuǎn)折點(diǎn)已經(jīng)發(fā)生——人工智能(AI)的崛起正以前所未有的力量,對(duì)電子設(shè)計(jì)自動(dòng)化(EDA)乃至整個(gè)半導(dǎo)體產(chǎn)業(yè)帶來(lái)顛覆性的變革。
    的頭像 發(fā)表于 10-17 10:21 ?551次閱讀
    AI如何助力<b class='flag-5'>EDA</b>應(yīng)對(duì)<b class='flag-5'>挑戰(zhàn)</b>

    西門(mén)子EDA全面賦能芯片創(chuàng)新

    半導(dǎo)體產(chǎn)業(yè)的發(fā)展史,就是一部關(guān)于微型化、集成化和智能化的史詩(shī)。從最初的集成電路,到現(xiàn)在的納米級(jí)芯片,每一次技術(shù)的飛躍都離不開(kāi)EDA工具的進(jìn)步。EDA不僅僅是設(shè)計(jì)工具,它更是一個(gè)不斷完善的生態(tài)體系
    的頭像 發(fā)表于 10-12 14:04 ?388次閱讀

    新思科技探索AI+EDA的更多可能性

    芯片設(shè)計(jì)復(fù)雜性的快速指數(shù)級(jí)增長(zhǎng)給開(kāi)發(fā)者帶來(lái)了巨大的挑戰(zhàn),整個(gè)行業(yè)不僅要向埃米級(jí)發(fā)展、Muiti-Die系統(tǒng)和工藝節(jié)點(diǎn)遷移所帶來(lái)的挑戰(zhàn),還需要應(yīng)對(duì)愈加緊迫的上市時(shí)間目標(biāo)、不斷增加的制造測(cè)試成本以及人才短缺等問(wèn)題。早在AI大熱之前,
    的頭像 發(fā)表于 08-29 11:19 ?509次閱讀

    思爾芯賽題正式發(fā)布,邀你共戰(zhàn)EDA精英挑戰(zhàn)賽!

    賽題發(fā)布COMPETITIONRELEASE2024中國(guó)研究生創(chuàng)芯大賽·EDA精英挑戰(zhàn)賽(原“集成電路EDA設(shè)計(jì)精英挑戰(zhàn)賽”)現(xiàn)已正式拉開(kāi)帷幕。作為核心出題企業(yè)之一思爾芯(S2C),已
    的頭像 發(fā)表于 08-03 08:24 ?665次閱讀
    思爾芯賽題正式發(fā)布,邀你共戰(zhàn)<b class='flag-5'>EDA</b>精英<b class='flag-5'>挑戰(zhàn)</b>賽!

    AI+EDA加速萬(wàn)物智能時(shí)代的到來(lái)

    對(duì)高性能、大規(guī)模芯片需求的激增,芯片設(shè)計(jì)的復(fù)雜度與成本不斷攀升,對(duì)EDA工具的創(chuàng)新與效能提出了前所未有的挑戰(zhàn)與機(jī)遇。
    的頭像 發(fā)表于 07-10 14:56 ?950次閱讀

    基于自研芯片+頂級(jí)AMD FPGA,西門(mén)子EDA發(fā)布“快而全”的Veloce CS

    。 ? 隨著芯片規(guī)模越來(lái)越大,復(fù)雜度日益提升,芯片驗(yàn)證對(duì)于平臺(tái)的要求也越來(lái)越高。為了幫助芯片設(shè)計(jì)和驗(yàn)證工程師更好地應(yīng)對(duì)這一挑戰(zhàn),西門(mén)子數(shù)字化工業(yè)軟件推出Veloce CS硬件輔助驗(yàn)證和
    的頭像 發(fā)表于 04-26 00:15 ?3800次閱讀
    基于自研<b class='flag-5'>芯片</b>+頂級(jí)AMD FPGA,西門(mén)子<b class='flag-5'>EDA</b>發(fā)布“快而全”的Veloce CS

    國(guó)產(chǎn)EDA如何?EDA設(shè)計(jì)的重要性

    EDA,是指電子設(shè)計(jì)自勱化( Electronic Design Automation)用于芯片設(shè)計(jì)時(shí)的重要工具,設(shè)計(jì)時(shí)工程師會(huì)用程式碼規(guī)劃芯片功能,再透過(guò)EDA 工具讓程式碼轉(zhuǎn)換成實(shí)
    發(fā)表于 02-27 13:54 ?1446次閱讀
    國(guó)產(chǎn)<b class='flag-5'>EDA</b>如何?<b class='flag-5'>EDA</b>設(shè)計(jì)的重要性

    中國(guó)芯片制造新思路,芯華章EDA數(shù)字驗(yàn)證

    芯華章以“開(kāi)辟中華芯片產(chǎn)業(yè)的新篇章”為目標(biāo),開(kāi)啟了中國(guó)EDA產(chǎn)業(yè)的做出“中國(guó)自己的EDA”,實(shí)現(xiàn)產(chǎn)業(yè)鏈的自主和安全的創(chuàng)新之門(mén)。
    的頭像 發(fā)表于 02-21 15:23 ?659次閱讀
    中國(guó)<b class='flag-5'>芯片</b>制造新思路,芯華章<b class='flag-5'>EDA</b>數(shù)字驗(yàn)證

    芯片EDA國(guó)產(chǎn)化率已超過(guò)11%,思爾芯將與騰訊云聯(lián)合打造EDA云服務(wù)

    1月22日消息,鈦媒體App日前在上海的一場(chǎng)論壇中了解到,隨著中國(guó)加大支持集成電路發(fā)展,過(guò)去五年間,國(guó)內(nèi)芯片EDA(電子設(shè)計(jì)自動(dòng)化)企業(yè)數(shù)量已經(jīng)從10家增長(zhǎng)到120家以上;2018年-2020年
    的頭像 發(fā)表于 01-26 08:23 ?1217次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>EDA</b>國(guó)產(chǎn)化率已超過(guò)11%,思爾芯將與騰訊云聯(lián)合打造<b class='flag-5'>EDA</b>云服務(wù)

    芯片EDA國(guó)產(chǎn)化率已超過(guò)11%,本土EDA市場(chǎng)持續(xù)擴(kuò)大

    國(guó)內(nèi)芯片EDA的國(guó)產(chǎn)化率也有顯著提高,從2018年的6.24%增加到2020年的11.48%。
    的頭像 發(fā)表于 01-22 16:28 ?2477次閱讀

    芯片設(shè)計(jì)及使用的EDA工具介紹

    機(jī)遇總是與挑戰(zhàn)并存,目前國(guó)內(nèi)在高端EDA工具研發(fā)方面,面臨著如Synopsys、Cadence和Mentor等國(guó)際EDA供應(yīng)商的巨大挑戰(zhàn),即使是作為本土最大的
    發(fā)表于 01-18 15:19 ?1435次閱讀
    <b class='flag-5'>芯片</b>設(shè)計(jì)及使用的<b class='flag-5'>EDA</b>工具介紹