0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

減少串?dāng)_的方法有哪些

麥辣雞腿堡 ? 來源:網(wǎng)絡(luò)整理 ? 作者:網(wǎng)絡(luò)整理 ? 2024-01-17 15:02 ? 次閱讀

串?dāng)_是PCB(Printed Circuit Board)中走線之間產(chǎn)生的不需要的噪聲(電磁耦合)。串?dāng)_會(huì)對(duì)時(shí)鐘信號(hào)、周期和控制信號(hào)、數(shù)據(jù)傳輸線以及I/O產(chǎn)生不利影響。串?dāng)_無法完全消除,但可以通過一些方法盡量降低串?dāng)_的影響。那么減少串?dāng)_的方法有哪些呢?

檢查靠近 I/O 網(wǎng)絡(luò)的關(guān)鍵網(wǎng)絡(luò)

檢查與I/O線相關(guān)的關(guān)鍵網(wǎng)絡(luò)的布線非常重要,因?yàn)檫@些線容易產(chǎn)生噪聲,這些噪聲可能會(huì)通過它們離開或進(jìn)入電路板并與PCB連接,從而耦合到電路板內(nèi)部或外部的世界,以及其他系統(tǒng)中的PCB或模塊。圖片

合理布局

合理的布局是減少串?dāng)_的關(guān)鍵。首先,盡量使高速、高頻的信號(hào)線遠(yuǎn)離低速、低頻的信號(hào)線,以減小電磁耦合和電容耦合的影響。其次,盡量使信號(hào)線之間的平行距離保持較大,以減小互感耦合的影響。此外,還可以采用地平面和屏蔽層來減小串?dāng)_的影響。

使用屏蔽層

在PCB上添加屏蔽層可以有效地減小電磁輻射和電磁耦合的影響。屏蔽層可以是金屬箔、金屬網(wǎng)格或者導(dǎo)電材料。屏蔽層應(yīng)盡量覆蓋整個(gè)PCB,以減小電磁輻射的影響。同時(shí),屏蔽層應(yīng)與地平面連接,以提供良好的接地效果。

保持相鄰層的走線垂直

應(yīng)配置PCB層,使穿過相鄰層的信號(hào)具有相互垂直的方向,以避免它們的走線平行。

使用接地層

在兩個(gè)相鄰信號(hào)層之間放置接地層(或電源層)是推薦的做法,因?yàn)樗梢赃M(jìn)一步減少鄰近耦合的可能性。這個(gè)解決方案有兩個(gè)優(yōu)點(diǎn):增加了層之間的距離,并為信號(hào)層提供了更好的地線回流路徑。

在下面的圖示中,我們可以看到一個(gè)典型的四層PCB,它具有兩個(gè)外部信號(hào)層,一個(gè)內(nèi)部層用于接地(0V),以及一個(gè)內(nèi)部層用于電源。

圖片

  1. 采用差分信號(hào)傳輸

差分信號(hào)傳輸是一種有效的抗干擾和抗串?dāng)_的信號(hào)傳輸方式。差分信號(hào)傳輸是指將信號(hào)分為兩路,分別沿著兩條平行的信號(hào)線傳輸。由于兩路信號(hào)的極性相反,所以當(dāng)外界干擾或串?dāng)_發(fā)生時(shí),兩路信號(hào)的變化趨勢相同,從而抵消了干擾和串?dāng)_的影響。差分信號(hào)傳輸可以有效地提高信號(hào)的傳輸質(zhì)量,減小串?dāng)_的影響。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電磁
    +關(guān)注

    關(guān)注

    15

    文章

    1134

    瀏覽量

    51822
  • 串?dāng)_
    +關(guān)注

    關(guān)注

    4

    文章

    189

    瀏覽量

    26949
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    1803

    瀏覽量

    13204
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    解決的設(shè)計(jì)方法

    因此了解問 題產(chǎn)生的機(jī)理并掌握解決的設(shè)計(jì)方法,對(duì)于工程師來說是相當(dāng)重要的,如果處理不好可能會(huì)嚴(yán)重影響整個(gè)電路的效果。
    的頭像 發(fā)表于 09-28 09:41 ?1805次閱讀

    什么是?如何減少?

    通常以斷斷續(xù)續(xù)或不易重現(xiàn)的方式發(fā)生,對(duì)于工程師來說, 盡早解決 PCB 上發(fā)生的所有原因非常重要。 會(huì)對(duì)時(shí)鐘信號(hào)、周期和控制信號(hào)、數(shù)據(jù)傳輸線和 I/O 產(chǎn)生不良影響。通常來講,
    的頭像 發(fā)表于 05-23 09:25 ?6412次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何<b class='flag-5'>減少</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    高速數(shù)字電路設(shè)計(jì)問題產(chǎn)生的機(jī)理原因

    在電子產(chǎn)品的設(shè)計(jì)中普遍存在,通過以上的分析與仿真,了解了的特性,總結(jié)出以下減少
    發(fā)表于 06-13 10:41 ?1833次閱讀
    高速數(shù)字電路設(shè)計(jì)<b class='flag-5'>串</b><b class='flag-5'>擾</b>問題產(chǎn)生的機(jī)理原因

    在設(shè)計(jì)fpga的pcb時(shí)可以減少方法哪些呢?

    在設(shè)計(jì)fpga的pcb時(shí)可以減少方法哪些呢?求大神指教
    發(fā)表于 04-11 17:27

    解決方法

    在電子產(chǎn)品的設(shè)計(jì)中普遍存在,通過以上的分析與仿真,了解了的特性,總結(jié)出以下減少
    的頭像 發(fā)表于 08-14 11:50 ?1.9w次閱讀

    如何減少電路板設(shè)計(jì)中的

    在電路板設(shè)計(jì)中無可避免,如何減少就變得尤其重要。在前面的一些文章中給大家介紹了很多減少
    發(fā)表于 03-07 13:30 ?3930次閱讀

    如何減少PCB布局中的

    當(dāng)電路板上出現(xiàn)時(shí),電路板可能無法正常工作,并且在那里也可能會(huì)丟失重要信息。為了避免這種情況, PCB 設(shè)計(jì)人員的最大利益在于找到消除其設(shè)計(jì)中潛在
    的頭像 發(fā)表于 09-19 15:47 ?2603次閱讀

    淺談溯源,是怎么產(chǎn)生的

    文章——溯源。 提到,防不勝防,令人煩惱。不考慮,仿真波形似乎一切正常,考慮了
    的頭像 發(fā)表于 03-29 10:26 ?3380次閱讀

    是怎么引起的 降低哪些方法

    是兩條信號(hào)線之間的耦合、信號(hào)線之間的互感和互容引起線上的噪聲。容性耦合引發(fā)耦合電流,而感性耦合引發(fā)耦合電壓。PCB板層的參數(shù)、信號(hào)線間距、驅(qū)動(dòng)端和接收端的電氣特性及線端接方式對(duì)
    的頭像 發(fā)表于 08-15 09:32 ?1w次閱讀

    如何最大限度減少線纜設(shè)計(jì)中的

    如何最大限度減少線纜設(shè)計(jì)中的
    發(fā)表于 11-07 08:07 ?1次下載
    如何最大限度<b class='flag-5'>減少</b>線纜設(shè)計(jì)中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    什么是?如何減少

    是 PCB 的走線之間產(chǎn)生的不需要的噪聲 (電磁耦合)。
    的頭像 發(fā)表于 05-22 09:54 ?3907次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何<b class='flag-5'>減少</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    的類型,產(chǎn)生的原因?

    當(dāng)信號(hào)通過電纜發(fā)送時(shí),它們面臨兩個(gè)主要的通信影響因素:EMI和。EMI和嚴(yán)重影響信噪比。通過容易產(chǎn)生EMI 和
    的頭像 發(fā)表于 07-06 10:07 ?2032次閱讀

    PCB布線減少高頻信號(hào)的措施都有哪些?

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)布線解決信號(hào)方法哪些?PCB設(shè)計(jì)布線解決信號(hào)
    的頭像 發(fā)表于 10-19 09:51 ?1823次閱讀

    如何減少PCB板內(nèi)的

    如何減少PCB板內(nèi)的
    的頭像 發(fā)表于 11-24 17:13 ?659次閱讀
    如何<b class='flag-5'>減少</b>PCB板內(nèi)的<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    M9航空接口3芯如何減少

    德索工程師說道要減少M9航空接口3芯的,首先需要深入了解產(chǎn)生的原因。
    的頭像 發(fā)表于 04-26 16:11 ?395次閱讀
    M9航空接口3芯如何<b class='flag-5'>減少</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>