0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是串?dāng)_?該如何處理它?

jf_pJlTbmA9 ? 來源:韜略科技EMC ? 作者:韜略科技EMC ? 2023-12-05 16:39 ? 次閱讀

本文轉(zhuǎn)載自: 韜略科技EMC微信公眾號

隨著半導(dǎo)體技術(shù)的高速發(fā)展,現(xiàn)今電子產(chǎn)品工作頻率越來越高,這種增加的頻率會導(dǎo)致信號邊緣響應(yīng)更加陡峭。并且由于電路板設(shè)計得越來越緊湊,布線越來越密,導(dǎo)致串?dāng)_問題也在日益激增。

PCB中的串?dāng)_是什么?
串?dāng)_通俗點講是PCB板件,在無接觸的情況下,線路與線路之間能量轉(zhuǎn)移引起的干擾。串?dāng)_的形式主要有兩種,容性(電場)和感性(磁場)耦合。此兩種形式的噪聲耦合在實際情況中往往同時存在。串?dāng)_現(xiàn)象會引起電路板的信號完整性缺失及EMC測試不通過。

wKgZomVdjsmALInlAAK02klXXz8312.png

容性耦合和感性耦合引起的串?dāng)_模型

串?dāng)_的危害:

降低板內(nèi)信號完整性

時鐘或者信號延遲

產(chǎn)生過沖電壓和突變電流

造成芯片邏輯功能紊亂

wKgaomVdjsqAGMcGAABe4URS7TQ888.png

串?dāng)_導(dǎo)致的時序延遲現(xiàn)象

容性耦合產(chǎn)生的串?dāng)_:
以微帶線為例,PCB板內(nèi)平行的兩條走線,分別可以理解為電容的兩個平行金屬極板,電容中間介質(zhì)為FR4極板和空氣。我們都知道電容的其中一個特性是通交流,所以當(dāng)其中一根走線上有高速交變的信號時,這個交變的信號會耦合到另一根信號線上。這個等效電容我們也常稱為寄生電容。
感性耦合產(chǎn)生的串?dāng)_:
同樣以微帶線為例,板內(nèi)兩根平行走線,其中一根線走高速信號,當(dāng)信號流經(jīng)走線,產(chǎn)生交變的電流時,會產(chǎn)生噪聲磁場,磁場產(chǎn)生的磁力線會向周圍發(fā)射。此時另一根靠近且平行于它的走線附近磁力線會很密集,根據(jù)法拉第感應(yīng)定律,此線在噪聲磁場內(nèi)會感應(yīng)到電壓。此現(xiàn)象類似于變壓器的工作原理。這個等效的變壓器我們稱為寄生電感。

在高頻板中,串?dāng)_是不可避免的。我們只能減少它,讓串?dāng)_對PCB板的影響降到最低。以下是一些常見的降低串?dāng)_的方法:
1.線間保持足夠的安全距離----3W原則,走線間保持3倍線寬(W)的距離。3W原則可將串?dāng)_現(xiàn)象降低70%。對一些敏感信號間距可以拉大到10W。
2.中間層設(shè)置完整的GND平面----GND能吸收一部分電場和磁場噪聲,使這些噪聲不能順利擴散到敏感信號上。
3.使用GND走線隔離----GND走線隔離,能有效減低容性耦合和感性耦合效應(yīng)。
4.減少高速信號的過孔----過孔會影響高速信號的阻抗,從而降低信號完整性,因此串?dāng)_會增加,對于高速信號要盡量減少過孔數(shù)。
5.高速信號走線與敏感信號走線盡量避免平行走線。

上述降低串?dāng)_的方法,各位工程師可根據(jù)PCB具體情況,有選擇性的實施。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23099

    瀏覽量

    397921
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6045

    瀏覽量

    150342
  • 串?dāng)_
    +關(guān)注

    關(guān)注

    4

    文章

    189

    瀏覽量

    26949
收藏 人收藏

    評論

    相關(guān)推薦

    解決的設(shè)計方法

    因此了解問 題產(chǎn)生的機理并掌握解決的設(shè)計方法,對于工程師來說是相當(dāng)重要的,如果處理不好可能會嚴重影響整個電路的效果。
    的頭像 發(fā)表于 09-28 09:41 ?1805次閱讀

    什么是?如何減少

    01 . 什么是? ? 是 PCB 的走線之間產(chǎn)生的不需要的噪聲 (電磁耦合)。
    的頭像 發(fā)表于 05-23 09:25 ?6407次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    什么是?PCB走線詳解

    先來說一下什么是,就是PCB上兩條走線,在互不接觸的情況下,一方干擾另一方,或者相互干擾。
    發(fā)表于 09-11 14:18 ?1106次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?PCB走線<b class='flag-5'>串</b><b class='flag-5'>擾</b>詳解

    學(xué)習(xí)筆記(1)

    講到,基礎(chǔ)的知識比如是由電場耦合和磁場耦合的共同結(jié)果啊,從
    的頭像 發(fā)表于 10-25 14:43 ?4229次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>學(xué)習(xí)筆記(1)

    PCB設(shè)計中如何處理問題

    PCB設(shè)計中如何處理問題        變化的信號(例如階躍信號)沿
    發(fā)表于 03-20 14:04

    問題產(chǎn)生機理及解決方法

    今天聊聊——!
    的頭像 發(fā)表于 08-14 09:12 ?2.4w次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>問題產(chǎn)生機理及解決方法

    解決的方法

    在電子產(chǎn)品的設(shè)計中普遍存在,通過以上的分析與仿真,了解了的特性,總結(jié)出以下減少的方法
    的頭像 發(fā)表于 08-14 11:50 ?1.9w次閱讀

    什么是的形成原理是怎樣的

    是信號完整性中最基本的現(xiàn)象之一,在板上走線密度很高時的影響尤其嚴重。我們知道,線性無緣系統(tǒng)滿足疊加定理,如果受害線上有信號的傳輸,
    發(fā)表于 09-18 15:10 ?1.5w次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b><b class='flag-5'>它</b>的形成原理是怎樣的

    淺談層疊設(shè)計、同層、層間

    1、 層疊設(shè)計與同層 很多時候,超標的根源就來自于層疊設(shè)計。也就是我們第一篇文章說的設(shè)計上先天不足,后面糾正起來會比較困難。 講到層疊對
    的頭像 發(fā)表于 04-09 17:21 ?4333次閱讀
    淺談層疊設(shè)計、同層<b class='flag-5'>串</b><b class='flag-5'>擾</b>、層間<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    淺談溯源,是怎么產(chǎn)生的

    文章——溯源。 提到,防不勝防,令人煩惱。不考慮,仿真波形似乎一切正常,考慮了
    的頭像 發(fā)表于 03-29 10:26 ?3379次閱讀

    如何解決EMC設(shè)計中的問題?

    ? 是通過近電場(電容耦合)和磁場(電感耦合)在相鄰導(dǎo)體之間耦合的噪聲。盡管任何相鄰導(dǎo)體都表現(xiàn)出,但是當(dāng)出現(xiàn)在強干擾信號和敏感信號
    的頭像 發(fā)表于 12-25 15:12 ?2390次閱讀

    什么是近端與遠端?

    關(guān)于兩個公式,我們不需要去記住,我們只需要知道告訴了我們什么:攻擊信號的幅值影響著的大小;減小串的途徑就是減小信號之間的耦合,增加信號與其回流平面之間的耦合。
    的頭像 發(fā)表于 01-24 16:28 ?4380次閱讀
    什么是近端<b class='flag-5'>串</b><b class='flag-5'>擾</b>與遠端<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    什么是?如何減少?

    是 PCB 的走線之間產(chǎn)生的不需要的噪聲 (電磁耦合)。
    的頭像 發(fā)表于 05-22 09:54 ?3906次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    的類型,產(chǎn)生的原因?

    當(dāng)信號通過電纜發(fā)送時,它們面臨兩個主要的通信影響因素:EMI和。EMI和嚴重影響信噪比。通過容易產(chǎn)生EMI 和
    的頭像 發(fā)表于 07-06 10:07 ?2032次閱讀

    什么是?NEXT近端定義介紹

    雙絞線的就是其中一個線對被相鄰的線對的信號進來所干擾就是
    的頭像 發(fā)表于 11-01 10:10 ?1280次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?NEXT近端<b class='flag-5'>串</b><b class='flag-5'>擾</b>定義介紹