0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

技術(shù)預(yù)測:2040年晶圓廠工藝

jf_01960162 ? 來源:jf_01960162 ? 作者:jf_01960162 ? 2023-04-07 10:37 ? 次閱讀

引言

到 2030 年,半導(dǎo)體在更多市場的大規(guī)模擴(kuò)散以及這些市場中的更多應(yīng)用預(yù)計將推動該行業(yè)的價值超過1萬億美元。但在接下來的17年里,半導(dǎo)體的影響力將遠(yuǎn)遠(yuǎn)超出這個數(shù)字,從而改變?nèi)藗兊墓ぷ鞣绞剑麄內(nèi)绾螠贤?,以及他們?nèi)绾魏饬亢捅O(jiān)控他們的健康和福祉。芯片將成為使能引擎,需要對新技術(shù)、材料和制造工藝進(jìn)行大量投資,從領(lǐng)先節(jié)點(diǎn)到可以以新方式利用的成熟工藝。

但是如何繼續(xù)構(gòu)建它們將需要對每個制造和包裝過程進(jìn)行實(shí)質(zhì)性改變??偟膩碚f,這些創(chuàng)新分為四個不同的領(lǐng)域:(1)使圖案化更具成本效益;(2)通過新材料和混合鍵合實(shí)現(xiàn)更快的互連;(3)在運(yùn)行測試晶圓之前更好地建模以模擬流程和系統(tǒng),以及為更小、更便宜、更快的電子產(chǎn)品有效集成不同的芯片功能。

為了將異構(gòu)小芯片集成到一個通用封裝中,我們確保從材料選擇到設(shè)計到設(shè)備架構(gòu)、集成和封裝的一切都針對最終終端應(yīng)用進(jìn)行了優(yōu)化——我們稱之為全堆棧方法。但最顯著的轉(zhuǎn)變是由于先進(jìn)封裝方法作為設(shè)備性能的主要驅(qū)動力而發(fā)生的。盡管這種趨勢在幾十年前隨著 TSV和倒裝芯片封裝的突破而開始,但多小芯片封裝正開始從高端應(yīng)用轉(zhuǎn)向更主流的應(yīng)用。(江蘇英思特半導(dǎo)體科技有限公司

材料變化

在臺積電、三星英特爾繼續(xù)追求3nm、2nm和1.x nm 技術(shù)節(jié)點(diǎn)的同時,主流晶圓廠和裝配線的晶體管和封裝級別將發(fā)生幾項技術(shù)轉(zhuǎn)變,并結(jié)合新的材料、工藝和數(shù)據(jù)分析以滿足所有路線圖。組裝和測試平臺的關(guān)鍵驅(qū)動力是消費(fèi)和移動產(chǎn)品射頻前端模塊、電動汽車的功率包和光學(xué)器件的聯(lián)合封裝,因為數(shù)據(jù)服務(wù)器的功率預(yù)算,共同封裝的光學(xué)器件將光學(xué)引擎和ASIC開關(guān)之間的電氣接口長度減少到只有幾毫米。此外,這解決了減少能源的需求,并減少了與從電信號中提取時鐘和數(shù)據(jù)相關(guān)的延遲。(江蘇英思特半導(dǎo)體科技有限公司)

__光刻 __

光刻單元及其支持的光刻膠軌道和計量工具基礎(chǔ)設(shè)施是工廠的焦點(diǎn)。一旦晶圓被圖案化,它們就會進(jìn)入下一步(沉積、蝕刻、離子注入等),但隨后返回光刻以對下一個掩模級進(jìn)行圖案化,這個過程會重復(fù),直到晶圓離開晶圓廠。

使用極紫外(EUV) 掃描儀進(jìn)行圖案化才剛剛開始投入生產(chǎn)。光刻的成本變得更加天文數(shù)字,因此每個人都必須變得更有創(chuàng)意。關(guān)鍵故障模式之一是隨機(jī)缺陷。人們經(jīng)常談?wù)摰碾S機(jī)指標(biāo)正變得越來越成為產(chǎn)量驅(qū)動因素,因此您必須在按層、按客戶或兩者的過程目標(biāo)方面做好其他一切。對于客戶和供應(yīng)商而言,流程集成都更具挑戰(zhàn)性,因為要擁有一種實(shí)際上可以在該特定層提供絕對最佳結(jié)果的產(chǎn)品。一旦 EUV 功能啟動并運(yùn)行,它將采用雙重圖案化和四重圖案化方法,以將特征分辨率進(jìn)一步擴(kuò)展到 20nm 以下。之后是高 NA EUV,在 2025 年到 2027 年的某個時間段內(nèi),數(shù)值孔徑從 0.33 躍升至 0.55。

1680834762479kvxtwwvffa

圖 1:路線圖上的里程碑包括 2024 年的納米片晶體管和 2032 年的 CFET。金屬間距可能以 12-16 納米為基準(zhǔn)。

器件趨勢

制造方法和技術(shù)的持續(xù)進(jìn)步對于實(shí)現(xiàn)和進(jìn)一步擴(kuò)展下一代環(huán)柵 (GAA) 晶體管、DRAM 架構(gòu)和如今包含 200 多個層的 3D NAND 器件至關(guān)重要。

雖然邏輯推動了最先進(jìn)的晶體管結(jié)構(gòu),但3D NAND是許多蝕刻和填充工藝的技術(shù)驅(qū)動力。在這些蝕刻應(yīng)用中可以發(fā)現(xiàn)半導(dǎo)體行業(yè)中一些最深刻的挑戰(zhàn),而縮放意味著它們將變得更加困難。在生產(chǎn)中,這意味著將特征蝕刻到數(shù)微米的深度,同時在數(shù)十億個這些特征上完美匹配晶圓上的結(jié)果,關(guān)鍵的蝕刻能力需要先進(jìn)的均勻性和蝕刻輪廓控制,這由公司的數(shù)據(jù)智能平臺管理。蝕刻機(jī)可以自適應(yīng)以最大限度地減少工藝變化并最大限度地提高晶圓產(chǎn)量。

3D Imec 路線圖中的晶體管

要求實(shí)現(xiàn)環(huán)柵 FET(納米片晶體管)在 2024 年問世,隨后是叉片F(xiàn)ET在2028年問世,CFET可能在 2032 年問世(見圖1)。當(dāng)然,通道體厚度現(xiàn)在是水平的而不是垂直的,所以通道寬度可以通過光刻來調(diào)整。這有利于設(shè)計,意味著當(dāng)我們蝕刻鰭片來制作納米片時,它們實(shí)際上可以具有比具有相似有效通道寬度的(多鰭片)finFET更低的縱橫比。即使我們?nèi)匀恍枰怪宾挔钗g刻,蝕刻也不再產(chǎn)生主體厚度,因此不會產(chǎn)生閾值電壓變化。雖然這是一個進(jìn)化步驟,但它并非微不足道。

我們可以繼續(xù)在與用于finFET的工藝流程非常相似的工藝流程中使用自對準(zhǔn)源極/漏極和柵極觸點(diǎn),盡管硬掩模和覆蓋層可能需要變得更加堅固以適應(yīng)額外的蝕刻需要內(nèi)墊片和其他工藝,納米片結(jié)構(gòu)還需要一些新的工藝模塊,包括通道釋放、內(nèi)部間隔蝕刻和形成、底部隔離,以及更具挑戰(zhàn)性的源/漏和通道選擇性外延生長。一旦形成晶體管結(jié)構(gòu),以低電阻為重點(diǎn)的接觸金屬必須連接到較小的源極和漏極表面,需要控制源極和漏極硅化物的體積,同時降低肖特基勢壘高度,以進(jìn)一步降低接觸電阻。(江蘇英思特半導(dǎo)體科技有限公司)

江蘇英思特半導(dǎo)體科技有限公司主要從事濕法制程設(shè)備,晶圓清潔設(shè)備,RCA清洗機(jī),KOH腐殖清洗機(jī)等設(shè)備的設(shè)計、生產(chǎn)和維護(hù)。
審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    50908

    瀏覽量

    424439
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    27467

    瀏覽量

    219535
  • 晶圓
    +關(guān)注

    關(guān)注

    52

    文章

    4923

    瀏覽量

    128076
收藏 人收藏

    評論

    相關(guān)推薦

    2024中國大陸晶圓廠(Fab)詳細(xì)匯總

    三座8英寸晶圓廠,提供多種技術(shù)節(jié)點(diǎn)的可定制工藝選項,包括模擬與電源管理等特色工藝技術(shù)。華虹半導(dǎo)體在半導(dǎo)體領(lǐng)域具有深厚的技術(shù)積累和豐富的產(chǎn)品線
    的頭像 發(fā)表于 12-31 14:40 ?386次閱讀
    2024中國大陸<b class='flag-5'>晶圓廠</b>(Fab)詳細(xì)匯總

    MBRF2040CT肖特基二極管規(guī)格參數(shù)介紹

    MBRF2040CT肖特基二極管 規(guī)格參數(shù)介紹
    的頭像 發(fā)表于 11-04 18:09 ?285次閱讀
    MBRF<b class='flag-5'>2040</b>CT肖特基二極管規(guī)格參數(shù)介紹

    馬斯克預(yù)測:成本將下降,2040人形機(jī)器人數(shù)量或超人類

    10月30日訊,在沙特阿拉伯舉辦的“未來投資倡議”大會上,埃隆·馬斯克通過視頻連線分享了他對人形機(jī)器人未來發(fā)展的獨(dú)到見解。他預(yù)測,至2040,人形機(jī)器人的數(shù)量或?qū)⒊饺祟?,全球范圍?nèi)預(yù)計將有至少100億臺人形機(jī)器人投入使用。
    的頭像 發(fā)表于 10-30 15:03 ?592次閱讀

    Rapidus計劃建設(shè)1.4nm工藝第二晶圓廠

    近日,日本先進(jìn)芯片制造商Rapidus的社長小池淳義透露了一項重要計劃。據(jù)日媒報道,小池淳義在陪同日本經(jīng)濟(jì)產(chǎn)業(yè)大臣武藤容治視察Rapidus正在北海道千歲市建設(shè)的2nm晶圓廠IIM-1時表示,若2nm制程的量產(chǎn)進(jìn)展順利,Rapidus計劃進(jìn)一步建設(shè)更為先進(jìn)的1.4nm工藝
    的頭像 發(fā)表于 10-28 17:17 ?314次閱讀

    昕感科技完成晶圓廠首批投片

    據(jù)昕感科技官微消息,日前,昕感科技順利完成晶圓廠首批投片。 據(jù)悉,昕感科技江陰晶圓廠于20238月土建開工,20248月設(shè)備正式Move-in。一期占地面積50畝,建設(shè)凈化間面積1
    的頭像 發(fā)表于 09-25 11:17 ?304次閱讀
    昕感科技完成<b class='flag-5'>晶圓廠</b>首批投片

    ubuntu上交叉編譯rp2040

    連接到rp2040 ,所以使用另一塊pico作為調(diào)試器,需要給pico調(diào)試器下載固件,也就是picoprobe 地址 https://github.com/Wiz-IO
    發(fā)表于 08-27 08:00

    臺積電德國晶圓廠即將動工,預(yù)計2027底量產(chǎn)

    半導(dǎo)體行業(yè)的重大進(jìn)展傳來,臺積電計劃在德國德累斯頓的晶圓廠項目即將進(jìn)入實(shí)質(zhì)性建設(shè)階段。據(jù)業(yè)內(nèi)消息人士透露,臺積電預(yù)計將于2024底正式動工建設(shè)這座備受矚目的新晶圓廠,標(biāo)志著公司在全球布局上的又一重要里程碑。
    的頭像 發(fā)表于 07-27 14:38 ?945次閱讀

    BiCMOS工藝制程技術(shù)簡介

    按照基本工藝制程技術(shù)的類型,BiCMOS 工藝制程技術(shù)又可以分為以 CMOS 工藝制程技術(shù)為基礎(chǔ)
    的頭像 發(fā)表于 07-23 10:45 ?2210次閱讀
    BiCMOS<b class='flag-5'>工藝</b>制程<b class='flag-5'>技術(shù)</b>簡介

    pico-ice:RP2040 plus Lattice iCE40UP5K FPGA 開發(fā)板 介紹

    pico-ice是一個小型、低成本的開發(fā)板,帶有Raspberry Pi Pico RP2040微控制器和 Lattice 半導(dǎo)體 iCE40UP5KFPGA 。它帶有獨(dú)立的閃存、低功耗SSRAM
    發(fā)表于 06-28 15:45

    臺積電將建第3座晶圓廠 美國將提供66億美元補(bǔ)貼

    亞利桑那州已經(jīng)在建設(shè)2座晶圓廠,加上計劃中的第3座晶圓廠,臺積電預(yù)計在亞利桑那州總資本支出將超過650億美元,換算下來約人民幣4700億。 臺積電在美第一座晶圓廠Fab 21一期工程計劃2025
    的頭像 發(fā)表于 04-09 10:56 ?1021次閱讀

    創(chuàng)新高!2027300mm晶圓廠設(shè)備支出將達(dá)1370億美元

    來源:SEMI,謝謝 編輯:感知芯視界 Link 近日,SEMI發(fā)布《300mm晶圓廠2027展望報告(300mm Fab Outlook Report to 2027) 》指出,由于內(nèi)存市場復(fù)蘇
    的頭像 發(fā)表于 03-27 09:06 ?451次閱讀

    全球知名晶圓廠的產(chǎn)能、制程、工藝平臺對比

    臺積電:13座晶圓廠(6/8/12英寸),產(chǎn)能1420萬片/(12英寸),主要覆蓋工藝節(jié)點(diǎn)(0.5μm~3nm),工藝平臺覆蓋邏輯、混合信號與射頻、圖像傳感器、模擬與電源管理、嵌入式
    的頭像 發(fā)表于 02-27 17:08 ?779次閱讀
    全球知名<b class='flag-5'>晶圓廠</b>的產(chǎn)能、制程、<b class='flag-5'>工藝</b>平臺對比

    藍(lán)牙與高通探討2024藍(lán)牙音頻發(fā)展預(yù)測

    近日,藍(lán)牙技術(shù)聯(lián)盟高級營銷項目經(jīng)理Mindy Dolan采訪了高通公司產(chǎn)品營銷高級總監(jiān)Chris Havell。采訪中,Chris Havell分享了高通對2024藍(lán)牙音頻發(fā)展的預(yù)測。
    的頭像 發(fā)表于 02-26 14:07 ?1101次閱讀

    中國成熟工藝芯片已遭美國“眼紅”電子

    當(dāng)然,中國大陸不是全球唯一產(chǎn)能擴(kuò)產(chǎn)的地區(qū)。根據(jù)SEMI發(fā)布的最新《世界晶圓廠預(yù)測報告(SEMIWorldFabForecast)》,預(yù)計2024全球晶圓廠的產(chǎn)能將增長6.4%,突破每
    的頭像 發(fā)表于 01-14 14:31 ?1464次閱讀

    BD2040J50100AHF超低剖面巴倫變壓器Anaren

    J50100AHF是批量生產(chǎn)制造的理想選擇,使用性能高于陶瓷工藝和集總元件巴倫。BD2040J50100AHF的不平衡端口特性阻抗為50?和一個100?平衡端口特性阻抗。這種轉(zhuǎn)換使單端信號能夠使用于現(xiàn)代半導(dǎo)體芯片里的差分
    發(fā)表于 01-08 10:27