0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Astera Labs全新發(fā)布Aries PCIe? 5.0和CXL?2.0 Smart Retimers助力解鎖下一代云連接

21克888 ? 來源:廠商供稿 ? 作者:Astera Labs ? 2022-04-15 19:29 ? 次閱讀

中國,北京-2022年4月6日-智能系統(tǒng)連接解決方案先驅(qū)Astera Labs今日宣布,其面向PCI Express? (PCIe?) 5.0和Compute Express Link? (CXL?) 2.0的Aries Smart Retimers現(xiàn)已進入量產(chǎn)階段。率先上市的Aries Smart Retimer產(chǎn)品組合圓滿完成與關(guān)鍵行業(yè)合作伙伴之間嚴苛的互操作性測試,測試涵蓋各種PCIe 5.0處理器FPGA加速計算、GPU、網(wǎng)絡(luò)、存儲和交換機SoC,為在企業(yè)數(shù)據(jù)中心和云中的廣泛部署鋪平了道路。

Astera Labs首席執(zhí)行官Jitendra Mohan表示:“PCIe 5.0和CXL技術(shù)是滿足下一代服務(wù)器在云中運行智能工作負載的高速連接需求的關(guān)鍵組成部分。Aries Smart Retimers產(chǎn)品的發(fā)布和行業(yè)合作伙伴互操作性測試的圓滿完成,將推動向具有專用機群管理性能的更高寬帶互聯(lián)順利過渡。

Aries PCIe 5.0和CXL 2.0 Smart Retimers克服了信號完整性的問題,可實現(xiàn)高達32 Gbps、低于10ns的延遲和內(nèi)置機群管理,以及對大規(guī)模企業(yè)和云服務(wù)器部署至關(guān)重要的深度診斷功能。

NVIDIA硬件工程產(chǎn)品高級副總裁Brian Kelleher表示:“如今的工作負載優(yōu)化基礎(chǔ)架構(gòu)不僅需要高帶寬、低延遲的PCIe 5.0和CXL互連,還要在日益復雜的服務(wù)器拓撲中的所有元器件之間實現(xiàn)穩(wěn)健的互操作性。與優(yōu)秀的生態(tài)系統(tǒng)伙伴合作(例如Astera Labs),并采用其先進解決方案(例如Aries Smart Retimers),是確保大規(guī)模無縫部署我們AI平臺的關(guān)鍵?!?br />
Astera Labs Cloud-Scale Interop Lab提供了嚴苛的測試,確保在Aries Smart Retimers與PCIe/CXL的Root Complex和End Point之間建立穩(wěn)健的互操作性,讓客戶可以放心地進行設(shè)計,并減少在整個開發(fā)階段所花費的時間和精力。

Broadcom數(shù)據(jù)中心解決方案集團副總裁兼總經(jīng)理Jas Tremblay指出:“Broadcom與Astera Labs密切合作,以實現(xiàn)其Aries PCIe 5.0 Smart Retimer與我們PEX89000交換芯片之間的無縫互操作性。我們的即插即用型解決方案將共同促進業(yè)界在下一代高性能服務(wù)器中,廣泛采用PCIe 5.0連接,以釋放人工智能、機器學習云計算等數(shù)據(jù)密集型工作負載?!?br />
Samsung Electronics解決方案產(chǎn)品與開發(fā)副總裁Soonjae Won表示:“通過采用面向企業(yè)服務(wù)器的開創(chuàng)性PCIe 5.0 PM1743 SSD,Samsung鞏固了其在高端存儲技術(shù)領(lǐng)域的行業(yè)領(lǐng)先地位。與Astera Labs及其Aries Smart Retimer的合作,使我們在逐漸形成生態(tài)系統(tǒng)之初,確保了出色的企業(yè)PCIe 5.0存儲性能和可靠性。”

供貨情況:

Aries PCIe 5.0和CXL 2.0 Smart Retimers可通過www.AsteraLabs.com/Aries購買,提供x8(PT5081L)和x16(PT5161L) PCIe 通道配置。如需了解有關(guān)PCIe 5.0和CXL 2.0連接解決方案的更多信息,請訪問www.AsteraLabs.com或聯(lián)系info@AsteraLabs.com。

相關(guān)資源:

·互操作簡訊#4:利用Aries Smart Retimers部署穩(wěn)健的PCIe 5.0連接(視頻

·利用Astera Labs的專用連接解決方案全面釋放CXL的潛力(視頻)

·Intel Innovation 2021:Astera Labs、Broadcom、Intel和Samsung PCI Express 5.0演示(視頻)

·Aries CXL Smart Retimer演示:CXL生態(tài)系統(tǒng)與Intel和Synopsys的互操作(視頻)

·適用于PCIe 5.0和CXL的Aries Smart Retimer(視頻)

·在系統(tǒng)實施中無縫轉(zhuǎn)換到PCIe 5.0技術(shù)(網(wǎng)絡(luò)研討會)

Astera Labs將于4月5日至7日在加州圣克拉拉舉辦的DesignCon 2022(展位#524)上展示其Aries PCIe 5.0 Smart Retimer以及其他專用連接解決方案。預約會面請聯(lián)系info@AsteraLabs.com。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19313

    瀏覽量

    230055
  • 交換機
    +關(guān)注

    關(guān)注

    21

    文章

    2644

    瀏覽量

    99726
  • 智能系統(tǒng)
    +關(guān)注

    關(guān)注

    2

    文章

    394

    瀏覽量

    72471
收藏 人收藏

    評論

    相關(guān)推薦

    內(nèi)存擴展CXL加速發(fā)展,繁榮AI存儲

    和IO墻的瓶頸。它通過PCI Express的物理層,提供低延遲和高帶寬的連接,旨在支持下一代數(shù)據(jù)中心的高性能計算和內(nèi)存密集型工作負載。 ? CXL主要有CXL.io、
    的頭像 發(fā)表于 08-18 00:02 ?4899次閱讀
    內(nèi)存擴展<b class='flag-5'>CXL</b>加速發(fā)展,繁榮AI存儲

    pcie 4.0與pcie 5.0的區(qū)別

    發(fā)展到了第五。 、帶寬和數(shù)據(jù)傳輸速率 PCIe總線的個關(guān)鍵特性是其帶寬,即數(shù)據(jù)傳輸速率。PCIe 4.0的帶寬是
    的頭像 發(fā)表于 11-13 10:35 ?3439次閱讀

    Kioxia發(fā)布PCIe 5.0 EDSFF E1.S SSD

    全球內(nèi)存解決方案領(lǐng)導者Kioxia Corporation近日宣布,其全新KIOXIA XD8 Series PCIe? 5.0企業(yè)和數(shù)據(jù)中心標準外形尺寸(EDSFF) E1.S固態(tài)硬盤(SSD)已正式面世。
    的頭像 發(fā)表于 10-22 17:42 ?461次閱讀

    西門子EDA發(fā)布下一代電子系統(tǒng)設(shè)計平臺

    西門子EDA正式發(fā)布下一代電子系統(tǒng)設(shè)計平臺Xepdition 2409, HyperLynx 2409。本次開創(chuàng)性的版本升級將為電子系統(tǒng)設(shè)計行業(yè)帶來新的變革。
    的頭像 發(fā)表于 10-12 14:01 ?379次閱讀

    PCIe 5.0 SerDes 測試

    #01 PCIe Gen 5 簡介 PCIe 是用于硬盤、固態(tài)硬盤 (SSD)、圖形卡、Wi-Fi 和內(nèi)部以太網(wǎng)連接的先進互連 I/O 技術(shù)。PCIe
    的頭像 發(fā)表于 08-16 09:33 ?918次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b> SerDes 測試

    IaaS+on+DPU(IoD)+下一代高性能算力底座技術(shù)白皮書

    大規(guī)模生產(chǎn)環(huán)境落地應(yīng)用的條件。某種程度上,IoD 技術(shù)已成為下一代高性能算力底座的核心技術(shù)與最佳實踐。 白皮書下載:*附件:IaaS+on+DPU(IoD)+下一代高性能算力底座+技術(shù)白皮書(1).pdf
    發(fā)表于 07-24 15:32

    華為HDC 2024看點 華為盤古大模型5.0正式發(fā)布

    在華為開發(fā)者大會2024(HDC 2024)上,華為常務(wù)董事、華為CEO張平安正式發(fā)布盤古大模型5.0,在全系列、多模態(tài)、強思維三個方面全新升級;張平安還分享了盤古大模型在自動駕駛、
    的頭像 發(fā)表于 06-23 11:41 ?1362次閱讀
    華為HDC 2024看點  華為<b class='flag-5'>云</b>盤古大模型<b class='flag-5'>5.0</b>正式<b class='flag-5'>發(fā)布</b>

    DS320PR1601 32Gbps 16通道PCIe 5.0CXL 2.0線性轉(zhuǎn)接驅(qū)動器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DS320PR1601 32Gbps 16通道PCIe 5.0、CXL 2.0線性轉(zhuǎn)接驅(qū)動器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 06-22 10:40 ?0次下載
    DS320PR1601 32Gbps 16通道<b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b>、<b class='flag-5'>CXL</b> <b class='flag-5'>2.0</b>線性轉(zhuǎn)接驅(qū)動器數(shù)據(jù)表

    DS320PR410支持PCIe5.0、CXL 2.0的四通道線性轉(zhuǎn)接驅(qū)動器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DS320PR410支持PCIe5.0、CXL 2.0的四通道線性轉(zhuǎn)接驅(qū)動器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 06-21 11:07 ?0次下載
    DS320PR410支持<b class='flag-5'>PCIe5.0</b>、<b class='flag-5'>CXL</b> <b class='flag-5'>2.0</b>的四通道線性轉(zhuǎn)接驅(qū)動器數(shù)據(jù)表

    24芯M16插頭在下一代技術(shù)中的潛力

      德索工程師說道隨著科技的飛速發(fā)展,下一代技術(shù)正逐漸展現(xiàn)出其獨特的魅力和潛力。在這背景下,24芯M16插頭作為種高性能、多功能的連接器,將在
    的頭像 發(fā)表于 06-15 18:03 ?344次閱讀
    24芯M16插頭在<b class='flag-5'>下一代</b>技術(shù)中的潛力

    使用NVIDIA Holoscan for Media構(gòu)建下一代直播媒體應(yīng)用

    NVIDIA Holoscan for Media 現(xiàn)已向所有希望在完全可重復使用的集群上構(gòu)建下一代直播媒體應(yīng)用的開發(fā)者開放。
    的頭像 發(fā)表于 04-16 14:04 ?687次閱讀

    Astera Labs展示PCIe 6.0連接,帶寬翻倍至256GB/sec

    據(jù)悉,retimer是專供PCIE數(shù)據(jù)長距傳輸?shù)母吣苄U展裝備,充當了中程中轉(zhuǎn)站的角色。盡管第五PCEI尚未在消費領(lǐng)域全面應(yīng)用,但英偉達面向Gen6標準的全新Blackwell系列GPU卻已做好準備。
    的頭像 發(fā)表于 03-28 15:34 ?648次閱讀

    全新發(fā)布的AMD銳龍8000G系列臺式機處理器,為個人AI處理賦能!

    AI時代來臨!全新發(fā)布的AMD銳龍8000G系列臺式機處理器,憑借強大的性能,助力解鎖非凡游戲體驗、專業(yè)級生產(chǎn)力,探索神奇的AI世界。
    的頭像 發(fā)表于 03-18 15:35 ?742次閱讀

    乘AI東風,尋求上市的Astera Labs

    方案的供應(yīng)商們,也收獲了更多訂單,比如在近期尋求IPO的Astera Labs。 ? IPO 在即,計劃募資5億美元 ? 作為家2017年才成立的半導體公司,如今的Astera
    的頭像 發(fā)表于 03-14 00:39 ?3575次閱讀

    下一代PCIe5.0 /6.0技術(shù)熱潮趨勢與測試挑戰(zhàn)

    迫切。 、PCIe 5.0 /6.0技術(shù)升級 1)信號速率方面 從PCIe 3.0、4.0、5.0 到 6.0,數(shù)據(jù)速率翻倍遞增,6.0支
    的頭像 發(fā)表于 03-06 10:35 ?1065次閱讀
    <b class='flag-5'>下一代</b><b class='flag-5'>PCIe5.0</b> /6.0技術(shù)熱潮趨勢與測試挑戰(zhàn)