0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog HDL提供了哪兩種類型的顯式時(shí)序控制

FPGA之家 ? 來源:YGOPRO de Space ? 作者:無名法老王 ? 2021-07-02 10:52 ? 次閱讀

Verilog HDL提供了兩種類型的顯式時(shí)序控制:一種是延遲控制,即定義執(zhí)行語句的延遲時(shí)間;另一種是事件控制,只有當(dāng)某一事件發(fā)生時(shí)才允許該語句繼續(xù)向下執(zhí)行。

Verilog仿真時(shí),仿真時(shí)間由以下四種形式進(jìn)行控制:

(1)定義過的門級或線傳輸延遲

(2)由#符號引入的延遲控制

(3)由@符號引入的事件控制

(4)等待語句

其中形式1是由門級器件來決定的,無須討論。

1、延遲控制#

Verilog延遲控制格式為:

# expression

延遲時(shí)間由expression的值確定。

example1:

module delay; reg[1:0] r; initial #70 $stop; initial begin : b1 #10 r=1; #20 r=1; #30 r=1; end initial begin : b2 #5 r=2; #20 r=2; #30 r=2; end always @r begin $display(“r=%0d at time %0d”,r,$time); end endmodule

執(zhí)行結(jié)果如下:

r=2 at time 5 r=1 at time 10 r=2 at time 25r=1 at time 30 r=2 at time 55 r=1 at time 60

在賦值語句中使用:

current_state=#clock_period next_state;

2、事件控制

一個(gè)事件可以通過運(yùn)行表達(dá)式:-》event變量來被激發(fā)。

事件變量的聲明:

event var;

event觸發(fā)為:

-》var;

捕獲觸發(fā)為:

@(var);

在賦值語句中使用:

current_state=@(posedge clock) next_state;

3、等待語句

wait(expression)

當(dāng)?shù)却谋磉_(dá)式為假則中斷運(yùn)行,知道表達(dá)式變?yōu)檎妗?/p>

4、延遲定義模塊

Verilog可以對模塊中某一指定的路徑進(jìn)行延遲定義,延遲定義塊內(nèi)容要放在specify和endspecify之間,延遲定義塊是一個(gè)獨(dú)立的塊結(jié)構(gòu),不在任何其他模塊(如initial或always)內(nèi)出現(xiàn),在定義塊內(nèi)使用specparam關(guān)鍵字定義參數(shù)

(1)并行連接:每條路徑都有一個(gè)源域和一個(gè)目標(biāo)域,每一位對應(yīng)相連(向量位數(shù)相同)。

(source=》destination)=《delay_value》;

(2)全連接:位對位連接,源和目標(biāo)位數(shù)不必相同(源域的每一位和目標(biāo)域的每一位分別相連)。

(source*》destination)=《delay_vaule》;

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 仿真
    +關(guān)注

    關(guān)注

    50

    文章

    4087

    瀏覽量

    133648
  • Verilog
    +關(guān)注

    關(guān)注

    28

    文章

    1351

    瀏覽量

    110124
  • HDL
    HDL
    +關(guān)注

    關(guān)注

    8

    文章

    327

    瀏覽量

    47398

原文標(biāo)題:Verilog HDL語言(4):時(shí)序控制

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    Verilog與VHDL的比較 Verilog HDL編程技巧

    理解。 VHDL :VHDL 的語法更接近于 Ada 語言,它是一種更正式的語言,具有豐富的數(shù)據(jù)類型和結(jié)構(gòu)。VHDL 支持?jǐn)?shù)據(jù)流、行為和結(jié)構(gòu)化三種描述方式。 2. 可讀性和可維護(hù)性 Verilog
    的頭像 發(fā)表于 12-17 09:44 ?161次閱讀

    數(shù)字系統(tǒng)設(shè)計(jì)與Verilog HDL

    數(shù)字系統(tǒng)設(shè)計(jì)與Verilog HDL 1.兼職職位 ,不坐班,等待公司分配任務(wù),時(shí)間自由 2.薪資: 200-5000不等可具體協(xié)商 3.要求:國內(nèi)985/211院校在讀或畢業(yè),或者國外前100的院校 4.英語水平:四級500+/六級440+/雅思6.5+/托福90+
    發(fā)表于 11-06 17:57

    Verilog HDL的基礎(chǔ)知識

    本文繼續(xù)介紹Verilog HDL基礎(chǔ)知識,重點(diǎn)介紹賦值語句、阻塞與非阻塞、循環(huán)語句、同步與異步、函數(shù)與任務(wù)語法知識。
    的頭像 發(fā)表于 10-24 15:00 ?435次閱讀
    <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>的基礎(chǔ)知識

    FPGA Verilog HDL代碼如何debug?

    個(gè)數(shù)找最大值,現(xiàn)在有兩種實(shí)現(xiàn)方法,哪種比較好? 一種是4級比較器,用寄存器的,4個(gè)時(shí)鐘的到結(jié)果。一種是用wire,直接assign的,馬上就能得到結(jié)果,不過我在下一個(gè)時(shí)鐘等他穩(wěn)定才取來用。 A:這兩種
    發(fā)表于 09-24 19:16

    防雷器件一般有兩種類型

    防雷器件是用于保護(hù)電子設(shè)備和建筑物免受雷電沖擊波影響的重要組件。它們可以有效地將雷電能量引導(dǎo)至地面,從而保護(hù)人員和設(shè)備的安全。防雷器件的種類繁多,但通??梢苑譃?b class='flag-5'>兩大類:外部防雷器件和內(nèi)部防雷器
    的頭像 發(fā)表于 09-21 09:17 ?330次閱讀

    如何在兩種類型的SOT663封裝之間進(jìn)行協(xié)同布局

    電子發(fā)燒友網(wǎng)站提供《如何在兩種類型的SOT663封裝之間進(jìn)行協(xié)同布局.pdf》資料免費(fèi)下載
    發(fā)表于 09-11 11:35 ?0次下載
    如何在<b class='flag-5'>兩種類型</b>的SOT663封裝之間進(jìn)行協(xié)同布局

    邊沿觸發(fā)器主要有兩種類型

    邊沿觸發(fā)器是一種數(shù)字電路元件,它在數(shù)字邏輯設(shè)計(jì)中扮演著重要的角色。邊沿觸發(fā)器主要有兩種類型:上升沿觸發(fā)器和下降沿觸發(fā)器。這兩種觸發(fā)器的主要區(qū)別在于它們響應(yīng)的是信號的上升沿還是下降沿。 邊沿觸發(fā)器
    的頭像 發(fā)表于 08-09 17:44 ?1212次閱讀

    電源時(shí)序器屬于控制繼電器嗎

    電源時(shí)序器和控制繼電器是兩種不同的電子設(shè)備,電源時(shí)序器通過控制繼電器實(shí)現(xiàn)對電源設(shè)備的順序控制,而
    的頭像 發(fā)表于 07-08 14:30 ?574次閱讀

    cpu控制器的兩種類型和特點(diǎn)

    CPU控制器,即中央處理器控制器,是計(jì)算機(jī)硬件的核心部件之一,負(fù)責(zé)執(zhí)行程序指令和控制計(jì)算機(jī)的運(yùn)行。CPU控制器的類型和特點(diǎn)對于計(jì)算機(jī)的性能和
    的頭像 發(fā)表于 06-30 10:59 ?1348次閱讀

    FPGA verilog HDL實(shí)現(xiàn)中值濾波

    今天給大俠簡單帶來FPGA verilog HDL實(shí)現(xiàn)中值濾波,話不多說,上貨。一、實(shí)現(xiàn)步驟: 1、查看了中值濾波實(shí)現(xiàn)相關(guān)的網(wǎng)站和paper; 2、按照某篇paper的設(shè)計(jì)思想進(jìn)行編程實(shí)現(xiàn)
    發(fā)表于 06-18 18:50

    FPGA設(shè)計(jì)中 Verilog HDL實(shí)現(xiàn)基本的圖像濾波處理仿真

    今天給大俠帶來FPGA設(shè)計(jì)中用Verilog HDL實(shí)現(xiàn)基本的圖像濾波處理仿真,話不多說,上貨。 1、用matlab代碼,準(zhǔn)備好把圖片轉(zhuǎn)化成Vivado Simulator識別的格式,即每行一
    發(fā)表于 05-20 16:44

    有什么好用的verilog HDL編輯工具可用?

    有什么好用的verilog HDL編輯工具可用?最好能集成實(shí)時(shí)的verilog HDL語法檢測、自定義模塊識別觸發(fā)等功能,最好能夠免費(fèi);
    發(fā)表于 04-28 11:00

    逆變電路分為兩種類型

    路: 單相逆變器通常用于小功率應(yīng)用,如家用電器或小型便攜設(shè)備。它們可以是方波、修正正弦波或正弦波輸出。 單相逆變電路是一種將直流電源轉(zhuǎn)換成單相交流電的電子裝置,其典型應(yīng)用包括功率調(diào)節(jié)器和不間斷電源(UPS)系統(tǒng),這些系統(tǒng)通常用于家庭和商業(yè)環(huán)境。該電
    的頭像 發(fā)表于 02-23 17:31 ?1186次閱讀
    逆變電路分為<b class='flag-5'>哪</b><b class='flag-5'>兩種類型</b>

    時(shí)序電路包括兩種類型 時(shí)序電路必然存在狀態(tài)循環(huán)對不對

    時(shí)序電路是由觸發(fā)器等時(shí)序元件組成的數(shù)字電路,用于處理時(shí)序信號,實(shí)現(xiàn)時(shí)序邏輯功能。根據(jù)時(shí)序元件的類型
    的頭像 發(fā)表于 02-06 11:22 ?1498次閱讀

    Verilog HDL數(shù)字集成電路設(shè)計(jì)方法概述

    電子發(fā)燒友網(wǎng)站提供Verilog HDL數(shù)字集成電路設(shè)計(jì)方法概述.zip》資料免費(fèi)下載
    發(fā)表于 02-03 09:27 ?2次下載