0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

硬件電路的“DFX”環(huán)節(jié)詳解,良好產(chǎn)品的設(shè)計(jì)都由此體現(xiàn)

電子設(shè)計(jì) ? 來源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2020-10-30 16:36 ? 次閱讀

DFX 是 Design for X 的縮寫,是指面向產(chǎn)品生命周期各環(huán)節(jié)(或者某一環(huán)節(jié))的設(shè)計(jì)。其中,X 可以代表產(chǎn)品生命周期或其中某一環(huán)節(jié),如裝配、加工、測(cè)試、使用、維修、回收、報(bào)廢等,也可以代表產(chǎn)品競(jìng)爭(zhēng)力或決定產(chǎn)品競(jìng)爭(zhēng)力的因素,如質(zhì)量、成本(C)、時(shí)間等等。

在硬件產(chǎn)品設(shè)計(jì)、開發(fā)過程中不但要考慮產(chǎn)品的功能和性能要求,而且要考慮與產(chǎn)品整個(gè)生命周期相關(guān)的工程因素,只有具備良好的工程特性的產(chǎn)品才是既滿足客戶需求,又具備良好的質(zhì)量、可靠性與性價(jià)比的產(chǎn)品,這樣的產(chǎn)品才能在市場(chǎng)得到認(rèn)可。

常見的 DFX 主要包括以下一些:

DFA:Design for Assembly 可裝配性設(shè)計(jì)。針對(duì)零件配合關(guān)系進(jìn)行分析設(shè)計(jì),提高裝配效率。

DFA:Design for Availability 可用性設(shè)計(jì)。保證設(shè)備運(yùn)行時(shí),業(yè)務(wù)或功能不可用的時(shí)間盡可能短。

DFC:Design for Compatibility 兼容性設(shè)計(jì)。保證產(chǎn)品符合標(biāo)準(zhǔn)、與其他設(shè)備互連互通,以及自身版本升級(jí)后的兼容性。

DFC:Design for Compliance 順從性設(shè)計(jì)。產(chǎn)品要符合相關(guān)標(biāo)準(zhǔn) / 法規(guī) / 約定,保障市場(chǎng)準(zhǔn)入。

DFC:Design for Cost 面向成本的設(shè)計(jì)。是指在滿足用戶需求的前提下,盡可能地降低產(chǎn)品成本。

DFD:Design for Diagnosability 可診斷性設(shè)計(jì)。提高產(chǎn)品出錯(cuò)時(shí)能準(zhǔn)確、有效定位故障的能力。

DFD:Design for Disassembly 可拆卸性設(shè)計(jì)。產(chǎn)品易于拆卸,方便回收。

DFD:Design for Discard 可丟棄性設(shè)計(jì)。用于維修策略設(shè)計(jì),部件故障時(shí)不維修,直接替換。

DFE:Design for Environment 環(huán)保設(shè)計(jì)。減少產(chǎn)品生命周期內(nèi)對(duì)環(huán)境的不良影響。

DFE:Design for Extensibility 可擴(kuò)展性設(shè)計(jì)。產(chǎn)品容易新增功能特性或修改現(xiàn)有的功能。

DFEE:Design for Energy Efficiency 能效設(shè)計(jì)。降低產(chǎn)品功耗,提高產(chǎn)品的能效。

DFF:Design for Flexibility 靈活性設(shè)計(jì)。設(shè)計(jì)時(shí)考慮架構(gòu)接口等方面的靈活性,以適應(yīng)系統(tǒng)變化

DFF:Design for Fabrication of the PCB 為 PCB 可制造而設(shè)計(jì)。PCB 設(shè)計(jì)需要滿足相關(guān)可制造性標(biāo)準(zhǔn)。

DFH:Design for Humanity/ Ergonomics 人性化設(shè)計(jì)。強(qiáng)調(diào)產(chǎn)品設(shè)計(jì)應(yīng)滿足人的精神與情感需求。

DFI:Design for Installability 可部署性設(shè)計(jì)。提高工程安裝、調(diào)測(cè)、驗(yàn)收的效率。

DFI:Design for International 國(guó)際化設(shè)計(jì)。使產(chǎn)品滿足國(guó)際化的要求。

DFI:Design for interoperability 互操作性設(shè)計(jì)。保證產(chǎn)品與其他相關(guān)設(shè)備的互連互通。

DFL:Design for Logistics 物流設(shè)計(jì)。降低產(chǎn)品包裝、運(yùn)輸、清關(guān)等物流成本,提升物流效率。

DFM:Design for Migrationability 可遷移性設(shè)計(jì)。通過設(shè)計(jì)保證系統(tǒng)的移植性與升級(jí)性。

DFM:Design for Maintainability 可維護(hù)性設(shè)計(jì)。確保高的維護(hù)能力、效率。

DFM:Design for Manufacturability 可制造性設(shè)計(jì)。為確保制造階段能夠?qū)崿F(xiàn)高直通率而開展的設(shè)計(jì)活動(dòng)。

DFP:Design For Packaging 為包裝而設(shè)計(jì)。

DFP:Design for Portability 可移植性設(shè)計(jì)。保證系統(tǒng)更容易從一種平臺(tái)移植到另一種平臺(tái)。

DFP:Design for Performance 性能設(shè)計(jì)。設(shè)計(jì)時(shí)考慮時(shí)延、吞吐率、資源利用率,提高系統(tǒng)的性能。

DFP:Design for Procurement 可采購性設(shè)計(jì)。在滿足產(chǎn)品功能與性能前提下物料的采購便捷且低成本。

DFP:Design for Postponement 延遲性設(shè)計(jì)。設(shè)計(jì)支撐將客戶差異化需求延遲到供應(yīng)的后端環(huán)節(jié)來滿足。

DFQ:Design For Quality 為質(zhì)量而設(shè)計(jì)。

DFR:Design for Recycling 可回收設(shè)計(jì)。保證產(chǎn)品易于回收處理。

DFR:Design for Reliability 可靠性設(shè)計(jì)。在產(chǎn)品運(yùn)行期間確保全面滿足用戶的運(yùn)行要求,包括減少故障發(fā)生,降低故障發(fā)生的影響,故障發(fā)生后能盡快恢復(fù)。

DFR:Design for Repair 可維修性設(shè)計(jì)。在設(shè)計(jì)中考慮為產(chǎn)品維修提供相關(guān)便利性。

DFR:Design for Reusability 可重用性設(shè)計(jì)。產(chǎn)品設(shè)計(jì) / 模塊能夠被后續(xù)版本或其他產(chǎn)品使用,提升開發(fā)效率。

DFS:Design for Safety 人身安全設(shè)計(jì)。在產(chǎn)品設(shè)計(jì)中考慮產(chǎn)品使用中保護(hù)人身的安全。

DFS:Design for Scalability 可伸縮性設(shè)計(jì)。有效滿足系統(tǒng)容量變化的要求。

DFS:Design for Security 安全性設(shè)計(jì)。最大限度地減少資產(chǎn)和資源的脆弱性,包括機(jī)密性,完整性, 可用性、訪問控制、認(rèn)證、防抵賴和隱私保護(hù)等方面。

DFS:Design for Serviceability 可服務(wù)性設(shè)計(jì)。提高系統(tǒng)安裝調(diào)測(cè)與維護(hù)管理能力,提高服務(wù)效率。

DFS:Design for Simplicity 簡(jiǎn)潔化設(shè)計(jì)。減少產(chǎn)品零部件與復(fù)雜度,降低物料、供應(yīng)、維護(hù)成本。

DFSC:Design for Supply Chain 可供應(yīng)性設(shè)計(jì)。提升供應(yīng)效率,提高庫存周轉(zhuǎn)率,減少交付時(shí)間。

DFS:Design for Sustainability 可持續(xù)性設(shè)計(jì)??沙掷m(xù)的原材料、生產(chǎn)和消費(fèi)之間的互動(dòng)。

DFT:Design for Testability 可測(cè)試性設(shè)計(jì)。在設(shè)計(jì)階段將一些特殊設(shè)計(jì)加入電路中,以便設(shè)計(jì)完成后方便對(duì)產(chǎn)品進(jìn)行測(cè)試,以提高產(chǎn)品的故障檢測(cè)與定位隔離能力。多放測(cè)試點(diǎn)(過孔露銅),電路板上多放絲?。ㄆ骷?biāo)識(shí),方向,絲印說明等)。

DFU:Design for Upgradeability 易升級(jí)性設(shè)計(jì)。產(chǎn)品運(yùn)行中的升級(jí)容易操作。

DFU:Design for Usability 易用性設(shè)計(jì)。用戶使用的方便性、有效性、效率。

DFV:Design for Variety 可變性設(shè)計(jì)。管理產(chǎn)品多樣化需求,平衡客戶多樣性需求和規(guī)模供應(yīng)效益。

以上就是針對(duì)硬件產(chǎn)品設(shè)計(jì)中常見的一些 DFX 的簡(jiǎn)單介紹,實(shí)際產(chǎn)品設(shè)計(jì)中根據(jù)實(shí)際情況關(guān)注其中一些主要的因素即可。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 硬件電路
    +關(guān)注

    關(guān)注

    39

    文章

    243

    瀏覽量

    29229
  • DFx
    DFx
    +關(guān)注

    關(guān)注

    0

    文章

    35

    瀏覽量

    10547
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    ADS52J90 JESD有時(shí)鐘復(fù)位、CGS、ILAS幾個(gè)同步環(huán)節(jié),怎么確定位于哪個(gè)環(huán)節(jié)?

    JESD有時(shí)鐘復(fù)位、CGS、ILAS幾個(gè)同步環(huán)節(jié),怎么確定位于哪個(gè)環(huán)節(jié)? 用示波器采樣JESD線上的數(shù)據(jù),感覺沒有信號(hào)輸出
    發(fā)表于 12-27 07:17

    LM331轉(zhuǎn)換電路,哪個(gè)環(huán)節(jié)對(duì)溫度最敏感?

    LM331轉(zhuǎn)換電路,那個(gè)環(huán)節(jié)對(duì)溫度最敏感
    發(fā)表于 12-05 08:09

    硬件電路的設(shè)計(jì)思路

    一、硬件電路設(shè)計(jì)需求分析 任何產(chǎn)品項(xiàng)目立項(xiàng)之前,都會(huì)對(duì)產(chǎn)品進(jìn)行分析,明確產(chǎn)品定位及功能細(xì)分,在此基礎(chǔ)上進(jìn)行需求細(xì)化分類。最終形成需求列表,形
    的頭像 發(fā)表于 11-26 09:23 ?301次閱讀
    <b class='flag-5'>硬件</b><b class='flag-5'>電路</b>的設(shè)計(jì)思路

    buck電路的組成元件詳解 buck電路與線性穩(wěn)壓器的區(qū)別

    Buck電路,也稱為降壓轉(zhuǎn)換器,是一種開關(guān)穩(wěn)壓器,用于將輸入電壓降低到較低的輸出電壓。以下是Buck電路的組成元件詳解以及與線性穩(wěn)壓器的區(qū)別。 Buck電路的組成元件
    的頭像 發(fā)表于 11-21 10:04 ?351次閱讀

    受電端Type-C設(shè)計(jì),PD協(xié)議的純硬件實(shí)現(xiàn)詳解

    受電端Type-C設(shè)計(jì),PD協(xié)議的純硬件實(shí)現(xiàn)詳解 在USB Type-C口電源中主要有以下三個(gè)角色定義,分別為: ·SOURCE 純供電方 ·SINK純耗電方 ·DRP(Dual role
    的頭像 發(fā)表于 11-13 11:01 ?357次閱讀

    鋸齒波觸發(fā)電路的主要環(huán)節(jié)

    鋸齒波觸發(fā)電路的主要環(huán)節(jié)包括以下幾個(gè)部分: 同步環(huán)節(jié) :這一環(huán)節(jié)負(fù)責(zé)確保觸發(fā)電路與主電路(如交流
    的頭像 發(fā)表于 09-25 16:19 ?621次閱讀

    PCBA加工全流程解析:電子制造的關(guān)鍵環(huán)節(jié)

    成成品產(chǎn)品的重要任務(wù)。本文將詳細(xì)介紹PCBA加工的全流程,從設(shè)計(jì)到成品,逐步解析每個(gè)環(huán)節(jié)的工藝和關(guān)鍵步驟。 PCBA加工電子制造的關(guān)鍵環(huán)節(jié)全流程解析 1. 電路板設(shè)計(jì)與制作: PCBA
    的頭像 發(fā)表于 09-18 09:51 ?621次閱讀

    串聯(lián)型穩(wěn)壓電路中的放大環(huán)節(jié)所放大的對(duì)象是

    串聯(lián)型穩(wěn)壓電路中的放大環(huán)節(jié)所放大的對(duì)象是 基準(zhǔn)電壓與采樣電壓之差 。這一環(huán)節(jié)在穩(wěn)壓電路中起著至關(guān)重要的作用,其工作原理和過程介紹如下: 串聯(lián)型穩(wěn)壓
    的頭像 發(fā)表于 08-16 14:26 ?602次閱讀

    回路電流法分析電路是什么的體現(xiàn)

    回路電流法是電路分析中的一種基本方法,它通過在電路中設(shè)置獨(dú)立的電流回路,并根據(jù)基爾霍夫電流定律(KCL)和基爾霍夫電壓定律(KVL)建立方程組,求解電路中的未知電流和電壓。這種方法體現(xiàn)
    的頭像 發(fā)表于 08-07 14:39 ?664次閱讀

    產(chǎn)品詳解 | 瑞薩電子RZ/N2L MPU

    產(chǎn)品詳解 | 瑞薩電子RZ/N2L MPU
    的頭像 發(fā)表于 04-20 08:06 ?988次閱讀
    <b class='flag-5'>產(chǎn)品</b><b class='flag-5'>詳解</b> | 瑞薩電子RZ/N2L MPU

    如何在AMD Vivado? Design Tool中用工程模式使用DFX流程?

    本文介紹了在 AMD Vivado? Design Tool 中用工程模式使用 DFX 流程以及需要注意的地方。在使用 DFX 工程模式的過程中要把具體步驟映射到相應(yīng)的 DFX 非工程模式的步驟,這樣才能更好地理解整個(gè)流程的運(yùn)行
    的頭像 發(fā)表于 04-17 09:28 ?879次閱讀
    如何在AMD Vivado? Design Tool中用工程模式使用<b class='flag-5'>DFX</b>流程?

    產(chǎn)品詳解 | 瑞薩電子RZ/T2L MPU

    產(chǎn)品詳解 | 瑞薩電子RZ/T2L MPU
    的頭像 發(fā)表于 03-21 08:05 ?491次閱讀
    <b class='flag-5'>產(chǎn)品</b><b class='flag-5'>詳解</b> | 瑞薩電子RZ/T2L MPU

    產(chǎn)品詳解 | 瑞薩電子RZ/T2M MPU

    產(chǎn)品詳解 | 瑞薩電子RZ/T2M MPU
    的頭像 發(fā)表于 03-13 08:05 ?698次閱讀
    <b class='flag-5'>產(chǎn)品</b><b class='flag-5'>詳解</b> | 瑞薩電子RZ/T2M MPU

    詳解快速控制原型RCP與硬件在環(huán)仿真HIL

    控制器軟件開發(fā)的V流程中,有兩個(gè)需要通過實(shí)時(shí)仿真完成的重要環(huán)節(jié),即快速控制原型(RCP)與硬件在環(huán)仿真(HIL)。
    的頭像 發(fā)表于 01-19 13:41 ?1763次閱讀
    <b class='flag-5'>詳解</b>快速控制原型RCP與<b class='flag-5'>硬件</b>在環(huán)仿真HIL

    采用UltraScale/UltraScale+芯片的DFX設(shè)計(jì)注意事項(xiàng)

    采用UltraScale/UltraScale+芯片進(jìn)行DFX設(shè)計(jì)時(shí),建議從以下角度對(duì)設(shè)計(jì)進(jìn)行檢查。
    的頭像 發(fā)表于 01-18 09:27 ?921次閱讀
    采用UltraScale/UltraScale+芯片的<b class='flag-5'>DFX</b>設(shè)計(jì)注意事項(xiàng)