0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Moortec推出基于臺積電N5工藝技術的DTS,可最大限度地提高硅性能

牽手一起夢 ? 來源:中電網 ? 作者:佚名 ? 2020-06-15 15:04 ? 次閱讀

6月11日消息,Moortec今天宣布其深度嵌入式監(jiān)控產品組合再添新成員 -- 基于臺積電N5工藝技術的分布式熱傳感器(DTS)。Moortec高度微粒化DTS的面積只有一些標準芯片內熱傳感器解決方案的七分之一,還支持以更快的轉換速度在較寬的溫度范圍內進行高精度測量。憑借十余年為SoC行業(yè)提供先進節(jié)點熱傳感解決方案的經驗,DTS加強了該公司在創(chuàng)新芯片內技術方面的領先地位。

隨著幾何尺寸向5納米及以下發(fā)展,設計人員在提供可靠、節(jié)能和速度優(yōu)化的芯片設計方面面臨重大挑戰(zhàn)。熱活動是不可預測的,如果不仔細監(jiān)控,可能會導致過熱和功耗過大,進而影響設備壽命。在CPU核心、高速接口或高效電路旁邊或內部進行精確熱測量的能力已成為眾多應用領域內所用設備的強制性要求。

Moortec首席執(zhí)行官Stephen Crosher表示:“我們看到市場明顯需要對半導體器件進行更嚴格的熱控制。多核架構被應用于人工智能、汽車、消費和許多其他應用,利用高度分布式傳感方案,最大限度地降低系統(tǒng)級功耗、優(yōu)化數據吞吐量并延長產品壽命。我們相信,此次Moortec產品組合的擴展將使我們的客戶能夠最大限度地提高硅的性能,并進一步加強我們與臺積電的長期合作?!?/p>

臺積電設計基礎設施管理部門高級總監(jiān)Suk Lee表示:“我們很高興能與Moortec合作,在最先進的臺積電N5工藝上開發(fā)出這個新的熱傳感解決方案。我們與Moortec的長期合作將使設計人員能夠受益于臺積電最新技術所帶來的顯著的功率和性能提升,借助領先的解決方案,實現硅方面的成功?!?/p>

Moortec現在走在為許多高科技產品的任務模式操作提供深入見解的前沿,支持現場遙測、分析和產品級優(yōu)化解決方案。DTS技術設計工具包于2020年初推出,已被授權給幾個主要客戶。

責任編輯:gt

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 傳感器
    +關注

    關注

    2551

    文章

    51099

    瀏覽量

    753606
  • 臺積電
    +關注

    關注

    44

    文章

    5637

    瀏覽量

    166514
  • 納米
    +關注

    關注

    2

    文章

    696

    瀏覽量

    36996
收藏 人收藏

    評論

    相關推薦

    推出“超大版”CoWoS封裝,達9個掩模尺寸

    圓上芯片)封裝技術,該技術將提供高達9個掩模尺寸的中介層尺寸和12個HBM4內存堆棧。新的封裝方法將解決性能要求最高的應用,并讓AI(人工智能)和HPC(高性能計算)芯片設計人員能夠構
    的頭像 發(fā)表于 12-03 09:27 ?162次閱讀

    產能爆棚:3nm與5nm工藝供不應求

    近期成為了高性能芯片代工領域的明星企業(yè),其產能被各大科技巨頭瘋搶。據最新消息,
    的頭像 發(fā)表于 11-14 14:20 ?353次閱讀

    最大限度提高MSP430? FRAM的寫入速度

    電子發(fā)燒友網站提供《最大限度提高MSP430? FRAM的寫入速度.pdf》資料免費下載
    發(fā)表于 10-18 10:09 ?0次下載
    <b class='flag-5'>最大限度</b>地<b class='flag-5'>提高</b>MSP430? FRAM的寫入速度

    最大限度提高GSPS ADC中的SFDR性能:雜散源和Mitigat方法

    電子發(fā)燒友網站提供《最大限度提高GSPS ADC中的SFDR性能:雜散源和Mitigat方法.pdf》資料免費下載
    發(fā)表于 10-10 09:16 ?0次下載
    <b class='flag-5'>最大限度</b>地<b class='flag-5'>提高</b>GSPS ADC中的SFDR<b class='flag-5'>性能</b>:雜散源和Mitigat方法

    SK海力士攜手,N5工藝打造高性能HBM4內存

    在半導體技術日新月異的今天,SK海力士再次引領行業(yè)潮流,宣布將采用先進的N5工藝版基礎裸片
    的頭像 發(fā)表于 07-18 09:47 ?656次閱讀

    擴增特種工藝制程產能,推出N4e新節(jié)點

     電業(yè)務發(fā)展及海外運營副總裁張曉強表示,“以往會先審查后決定是否建設新工廠,而現在,我們首次從一開始便決定建設專門針對特殊
    的頭像 發(fā)表于 05-22 09:31 ?421次閱讀

    準備生產HBM4基礎芯片

    在近日舉行的2024年歐洲技術研討會上,透露了關于HBM4基礎芯片制造的新進展。據悉,未來HBM4將采用邏輯制程進行生產,
    的頭像 發(fā)表于 05-21 14:53 ?733次閱讀

    將采用HBM4,提供更大帶寬和更低延遲的AI存儲方案

    在近期舉行的2024年歐洲技術研討會上,透露了即將用于HBM4制造的基礎芯片的部分新信息。據悉,未來HBM4將采用邏輯制程生產,而
    的頭像 發(fā)表于 05-20 09:14 ?1103次閱讀

    N3P工藝新品投產,性能提質、成本減負

    N3E工藝的批量生產預期如期進行,其缺陷密度與2020年量產的N5工藝相當。
    的頭像 發(fā)表于 05-17 09:17 ?989次閱讀

    升級4nm N4C工藝,優(yōu)化能效與降低成本

    在近日舉辦的 2024 年北美技術研討會上,業(yè)務發(fā)展副總裁張凱文發(fā)表講話稱:“盡管我們的 5nm 和 4nm 工藝尚未完全成熟,但從 N5N
    的頭像 發(fā)表于 04-26 14:35 ?1185次閱讀

    2023年報:先進制程與先進封裝業(yè)務成績

    據悉,近期發(fā)布的2023年報詳述其先進制程與先進封裝業(yè)務進展,包括N2、N3、N4、
    的頭像 發(fā)表于 04-25 15:54 ?691次閱讀

    高雄與寶山晶圓廠擴建,1.4nm(A14)工藝制造增添兩階段

    該項目初期曾規(guī)劃建設用于2nm工藝的三個設施(P1、P2和P3裝置),而不僅如此,還針對更先進的工藝技術專門籌劃了P4與P
    的頭像 發(fā)表于 03-30 09:53 ?612次閱讀

    推出面向HPC、AI芯片的全新封裝平臺

    來源: 封裝使用光子技術來改善互連 圖片來源: ISSCC 芯片巨頭
    的頭像 發(fā)表于 02-25 10:28 ?486次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b><b class='flag-5'>推出</b>面向HPC、AI芯片的全新封裝平臺

    Wi-SUN 最大限度提高太陽能跟蹤器的性能

    目前,隨著光伏系統(tǒng)技術的進步,智能跟蹤得以實現,最大限度提高太陽光能的輸出。不同于固定式電池板,太陽能光伏 (PV) 跟蹤器能夠全天將太陽能電池板朝向太陽,并在惡劣天氣下保護電池板
    的頭像 發(fā)表于 01-07 08:38 ?725次閱讀
    Wi-SUN <b class='flag-5'>可</b><b class='flag-5'>最大限度</b>地<b class='flag-5'>提高</b>太陽能跟蹤器的<b class='flag-5'>性能</b>

    3nm工藝預計2024年產量達80%

    據悉,2024年的第二代3nm工藝(稱為N3E)有望得到更廣泛運用。此前只有蘋果有能力訂購第一代N
    的頭像 發(fā)表于 01-03 14:15 ?877次閱讀