第一篇 PCB基本概念
1、“層(Layer) ”的概念
與字處理或其它許多軟件中為實(shí)現(xiàn)圖、文、色彩等的嵌套與合成而引入的“層”的概念有所同,Protel的“層”不是虛擬的,而是印刷板材料本身實(shí)實(shí)在在的各銅箔層。現(xiàn)今,由于電子線路的元件密集安裝。防干擾和布線等特殊要求,一些較新的電子產(chǎn)品中所用的印刷板不僅有上下兩面供走線,在板的中間還設(shè)有能被特殊加工的夾層銅箔,例如,現(xiàn)在的計(jì)算機(jī)主板所用的印板材料多在4層以上。這些層因加工相對(duì)較難而大多用于設(shè)置走線較為簡(jiǎn)單的電源布線層(如軟件中的Ground Dever和Power Dever),并常用大面積填充的辦法來(lái)布線(如軟件中的ExternaI P1a11e和Fill)。上下位置的表面層與中間各層需要連通的地方用軟件中提到的所謂“過(guò)孔(Via)”來(lái)溝通。有了以上解釋,就不難理解“多層焊盤”和“布線層設(shè)置”的有關(guān)概念了。舉個(gè)簡(jiǎn)單的例子,不少人布線完成,到打印出來(lái)時(shí)方才發(fā)現(xiàn)很多連線的終端都沒(méi)有焊盤,其實(shí)這是自己添加器件庫(kù)時(shí)忽略了“層”的概念,沒(méi)把自己繪制封裝的焊盤特性定義為”多層(Mulii一Layer)的緣故。要提醒的是,一旦選定了所用印板的層數(shù),務(wù)必關(guān)閉那些未被使用的層,免得惹事生非走彎路。
2、過(guò)孔(Via)
為連通各層之間的線路,在各層需要連通的導(dǎo)線的文匯處鉆上一個(gè)公共孔,這就是過(guò)孔。工藝上在過(guò)孔的孔壁圓柱面上用化學(xué)沉積的方法鍍上一層金屬,用以連通中間各層需要連通的銅箔,而過(guò)孔的上下兩面做成普通的焊盤形狀,可直接與上下兩面的線路相通,也可不連。一般而言,設(shè)計(jì)線路時(shí)對(duì)過(guò)孔的處理有以下原則:
(1) 盡量少用過(guò)孔,一旦選用了過(guò)孔,務(wù)必處理好它與周邊各實(shí)體的間隙,特別是容易被忽視的中間各層與過(guò)孔不相連的線與過(guò)孔的間隙,如果是自動(dòng)布線,可在“過(guò)孔數(shù)量最小化” ( Via Minimiz8tion)子菜單里選擇“on”項(xiàng)來(lái)自動(dòng)解決。
(2) 需要的載流量越大,所需的過(guò)孔尺寸越大,如電源層和地層與其它層聯(lián)接所用的過(guò)孔就要大一些。
3、絲印層(Overlay)
為方便電路的安裝和維修等,在印刷板的上下兩表面印刷上所需要的標(biāo)志圖案和文字代號(hào)等,例如元件標(biāo)號(hào)和標(biāo)稱值、元件外廓形狀和廠家標(biāo)志、生產(chǎn)日期等等。不少初學(xué)者設(shè)計(jì)絲印層的有關(guān)內(nèi)容時(shí),只注意文字符號(hào)放置得整齊美觀,忽略了實(shí)際制出的PCB效果。他們?cè)O(shè)計(jì)的印板上,字符不是被元件擋住就是侵入了助焊區(qū)域被抹賒,還有的把元件標(biāo)號(hào)打在相鄰元件上,如此種種的設(shè)計(jì)都將會(huì)給裝配和維修帶來(lái)很大不便。正確的絲印層字符布置原則是:”不出歧義,見縫插針,美觀大方”?! ?
4、SMD的特殊性
Protel封裝庫(kù)內(nèi)有大量SMD封裝,即表面焊裝器件。這類器件除體積小巧之外的最大特點(diǎn)是單面分布元引腳孔。因此,選用這類器件要定義好器件所在面,以免“丟失引腳(Missing Plns)”。另外,這類元件的有關(guān)文字標(biāo)注只能隨元件所在面放置。
5、網(wǎng)格狀填充區(qū)(External Plane )和填充區(qū)(Fill)
正如兩者的名字那樣,網(wǎng)絡(luò)狀填充區(qū)是把大面積的銅箔處理成網(wǎng)狀的,填充區(qū)僅是完整保留銅箔。初學(xué)者設(shè)計(jì)過(guò)程中在計(jì)算機(jī)上往往看不到二者的區(qū)別,實(shí)質(zhì)上,只要你把圖面放大后就一目了然了。正是由于平常不容易看出二者的區(qū)別,所以使用時(shí)更不注意對(duì)二者的區(qū)分,要強(qiáng)調(diào)的是,前者在電路特性上有較強(qiáng)的抑制高頻干擾的作用,適用于需做大面積填充的地方,特別是把某些區(qū)域當(dāng)做屏蔽區(qū)、分割區(qū)或大電流的電源線時(shí)尤為合適。后者多用于一般的線端部或轉(zhuǎn)折區(qū)等需要小面積填充的地方。
6、焊盤( Pad)
焊盤是PCB設(shè)計(jì)中最常接觸也是最重要的概念,但初學(xué)者卻容易忽視它的選擇和修正,在設(shè)計(jì)中千篇一律地使用圓形焊盤。選擇元件的焊盤類型要綜合考慮該元件的形狀、大小、布置形式、振動(dòng)和受熱情況、受力方向等因素。Protel在封裝庫(kù)中給出了一系列不同大小和形狀的焊盤,如圓、方、八角、圓方和定位用焊盤等,但有時(shí)這還不夠用,需要自己編輯。例如,對(duì)發(fā)熱且受力較大、電流較大的焊盤,可自行設(shè)計(jì)成“淚滴狀”,在大家熟悉的彩電PCB的行輸出變壓器引腳焊盤的設(shè)計(jì)中,不少?gòu)S家正是采用的這種形式。一般而言,自行編輯焊盤時(shí)除了以上所講的以外,還要考慮以下原則:
?。?)形狀上長(zhǎng)短不一致時(shí)要考慮連線寬度與焊盤特定邊長(zhǎng)的大小差異不能過(guò)大;
?。?)需要在元件引角之間走線時(shí)選用長(zhǎng)短不對(duì)稱的焊盤往往事半功倍;
(3)各元件焊盤孔的大小要按元件引腳粗細(xì)分別編輯確定,原則是孔的尺寸比引腳直徑大0.2- 0.4毫米。
7、各類膜(Mask)
這些膜不僅是PcB制作工藝過(guò)程中必不可少的,而且更是元件焊裝的必要條件。按“膜”所處的位置及其作用,“膜”可分為元件面(或焊接面)助焊膜(TOp or Bottom 和元件面(或焊接面)阻焊膜(TOp or BottomPaste Mask)兩類。 顧名思義,助焊膜是涂于焊盤上,提高可焊性能的一層膜,也就是在綠色板子上比焊盤略大的各淺色圓斑。阻焊膜的情況正好相反,為了使制成的板子適應(yīng)波峰焊等焊接形式,要求板子上非焊盤處的銅箔不能粘錫,因此在焊盤以外的各部位都要涂覆一層涂料,用于阻止這些部位上錫??梢?,這兩種膜是一種互補(bǔ)關(guān)系。由此討論,就不難確定菜單中
類似“solder Mask En1argement”等項(xiàng)目的設(shè)置了。
8、飛線,飛線有兩重含義:
?。?)自動(dòng)布線時(shí)供觀察用的類似橡皮筋的網(wǎng)絡(luò)連線,在通過(guò)網(wǎng)絡(luò)表調(diào)入元件并做了初步布局后,用“Show 命令就可以看到該布局下的網(wǎng)絡(luò)連線的交叉狀況,不斷調(diào)整元件的位置使這種交叉最少,以獲得最大的自動(dòng)布線的布通率。這一步很重要,可以說(shuō)是磨刀不誤砍柴功,多花些時(shí)間,值!
另外,自動(dòng)布線結(jié)束,還有哪些網(wǎng)絡(luò)尚未布通,也可通過(guò)該功能來(lái)查找。找出未布通網(wǎng)絡(luò)之后,可用手工補(bǔ)償,實(shí)在補(bǔ)償不了就要用到“飛線”的第二層含義,就是在將來(lái)的印板上用導(dǎo)線連通這些網(wǎng)絡(luò)。要交待的是,如果該電路板是大批量自動(dòng)線生產(chǎn),可將這種飛線視為0歐阻值、具有統(tǒng)一焊盤間距的電阻元
件來(lái)進(jìn)行設(shè)計(jì).
第二篇 避免混合訊號(hào)系統(tǒng)的設(shè)計(jì)陷阱
內(nèi)容:要想成功的運(yùn)用現(xiàn)在的SOC,板級(jí)和系統(tǒng)級(jí)設(shè)計(jì)師必須了解如何最好地放置元件,布置走線,以及利用保護(hù)元件。
它們被稱為數(shù)碼式蜂窩電話,但其中所包含的模擬功能,比較起所謂的模擬蜂窩電話之前度品種還要多。事實(shí)上,需要處理連續(xù)狀態(tài)值(例如語(yǔ)音,影像,溫度,壓力等)的任何系統(tǒng),都會(huì)有它的模擬功能,那怕是在其名字里出現(xiàn)數(shù)碼式這個(gè)詞語(yǔ)。今天的多媒體PC也毫無(wú)例外,它們有著語(yǔ)音和影像的輸入和輸出,對(duì)發(fā)熱的中央處理機(jī)進(jìn)行迫切的溫度監(jiān)示,以及高性能調(diào)制解調(diào)器,這些系統(tǒng)同樣地,其混合訊號(hào)功能清單上的項(xiàng)目也愈來(lái)愈多。
兩種系統(tǒng)的趨勢(shì)對(duì)於進(jìn)行混合設(shè)計(jì)的人們來(lái)說(shuō),又帶來(lái)了新的挑戰(zhàn)。便攜式通訊和運(yùn)算器件的體積重量不斷減少,但又不斷地推高功能。而桌面系統(tǒng)又不斷提高中央處理機(jī)能力和通訊周邊的速度??隙ǖ氖牵谠O(shè)計(jì)現(xiàn)代的數(shù)碼電路板同時(shí)又要避免振鈴、噪聲引致的差錯(cuò),和地電位跳動(dòng)等問(wèn)題,實(shí)在相當(dāng)困難的。但是,當(dāng)你添加那些易受噪聲影響的模擬訊號(hào)線路逼近於方波激勵(lì)的數(shù)碼式數(shù)據(jù)線路,問(wèn)題更為嚴(yán)重。
在芯片級(jí),現(xiàn)時(shí)的SOC(芯片上的系統(tǒng))需要有邏輯電路、模擬電路,以及熱動(dòng)力學(xué)設(shè)計(jì)方面的專才。要成功地使用這些IC,板級(jí)和系統(tǒng)級(jí)設(shè)計(jì)師需要了解如何最好地放置元件,布置走線,以及利用保護(hù)元件。
本文講述的是現(xiàn)時(shí)混合訊號(hào)系統(tǒng)設(shè)計(jì)中的常見陷阱,并提供一些指引以清除或移開它們。不過(guò),在探討特定問(wèn)題和作出提議之前,先詳細(xì)看看系統(tǒng)設(shè)計(jì)的兩種潮流—小型化和高速化—如何影響這些問(wèn)題,會(huì)有很大的幫助。
1、 “小型化”的趨勢(shì)
拿1999年的蜂窩電話與五年前的產(chǎn)品作個(gè)比較,芯片數(shù)目少得很多,重量和體積大幅減少,電池壽命大幅延長(zhǎng)。在這個(gè)進(jìn)程中,主要因素是混合訊號(hào)IC解決方案中有很大進(jìn)展。不過(guò),隨著芯片幾何尺寸的縮減,電路板上布線的間距趨近,物理學(xué)的規(guī)律開始呈現(xiàn)出來(lái)。
并行的走線愈來(lái)愈接近產(chǎn)生了愈來(lái)愈大寄生電容耦合,而這簡(jiǎn)直是和距離平方成反比關(guān)系的結(jié)果,以前只有少數(shù)幾根走線的空間,現(xiàn)在納入了許多走線,結(jié)果,甚至是不相鄰的走線之間的電容性耦合也會(huì)構(gòu)成問(wèn)題。
蜂窩電話,由其性質(zhì)所決定,是被人拿著使用的設(shè)備。在低溫度的日子里,你正在地毯上走來(lái)走去,然後拿起蜂窩電話,接著“啪”—這就會(huì)把一個(gè)高電壓,靜電放電(ESD)脈沖傳到這個(gè)設(shè)備那里。如果沒(méi)有適當(dāng)?shù)腅SD保護(hù),一個(gè)或多個(gè)IC有可能受到損壞。不過(guò),增添外部元件來(lái)保護(hù)ESD的破壞又會(huì)與小型化趨勢(shì)相違背。
另一個(gè)問(wèn)題是能源管理,蜂窩電話用戶希望電池的兩次充電之間隔愈長(zhǎng)愈好。這意味著DC-至-DC轉(zhuǎn)換器必須是很高效率的。開關(guān)技術(shù)是它的答案,但在此情況下,轉(zhuǎn)換器也成了它自己的潛在噪聲源。所以必須小心選擇、放置轉(zhuǎn)換器,也要小心進(jìn)行互連。還有,由於體積是不可忽視的因素,應(yīng)該選擇可以采用物理尺寸最小的無(wú)源元件的那種部件。如果采用線性穩(wěn)壓器的話,應(yīng)該挑選超低壓差式的,可讓輸出維持於最小電池電壓。這就能讓電池不再提供足夠電能之前盡行地放電。
2、 “高速化”趨勢(shì)
將1999年中檔PC的規(guī)格與五年前的相比較,它的中央處理機(jī)速度提高了大約一個(gè)數(shù)量級(jí),而由CPU消耗的電流也提高了約一個(gè)數(shù)量級(jí)。當(dāng)你將高速度和大電流結(jié)合一起,V=L(di/dt)關(guān)系式中的“di/dt”部份大幅地提高。事實(shí)上,電路板中半寸長(zhǎng)的地線可能會(huì)感應(yīng)起超過(guò)1伏特的電壓於其上。對(duì)於轉(zhuǎn)換器來(lái)說(shuō),地電位參考線會(huì)感應(yīng)電壓的話,可能導(dǎo)致運(yùn)作停止。
為要達(dá)致這些更高的速度,IC在設(shè)計(jì)和制造上都采用深度次微米尺寸(例如0.35μm)。這雖然縮減了幾何尺寸而得到快得多的性能,但也會(huì)令這些器件更容易招致鎖上(latch-up)及由瞬變引起的損害。而且,這些器件也要求更緊逼的能源管理以符合愈來(lái)愈嚴(yán)格的允許電壓范圍。
現(xiàn)時(shí)的10/100Ethernet網(wǎng)絡(luò)介面卡(NIC)就是良好的例子,原來(lái)的10Base-T芯片是大尺寸的CMOS器件,對(duì)於過(guò)電壓損壞相對(duì)地是不那麼敏感的。然而,新型的芯片采用了0.35μm的線寬,對(duì)於鎖上以及因瞬變而失效非常敏感—因電能引致和雷電引致的瞬變。
現(xiàn)代的服務(wù)器,具有SMP(對(duì)稱多處理能力)的體系結(jié)構(gòu),以及CPU以500MHz或以上的頻率來(lái)運(yùn)作,就是能源分布挑戰(zhàn)方面的好例子。你不可以簡(jiǎn)單地建造一個(gè)5V電源并把布線引到相應(yīng)的總線。以500MHz上限達(dá)20A或30A的電流開關(guān),它要求於每個(gè)使用點(diǎn)(point-of-use)實(shí)際上有獨(dú)立的轉(zhuǎn)換器,還加上一個(gè)更大的一級(jí)電壓源對(duì)這些轉(zhuǎn)換器的全部進(jìn)行供電。
趨勢(shì)要求具有熱交換(hotswap)的能力,意味著你要能做到在現(xiàn)用系統(tǒng)里插入或除下電路板。這樣做也是預(yù)告會(huì)有瞬變產(chǎn)生的。如此一來(lái),無(wú)論插入的板抑或主板都必須有適當(dāng)?shù)谋Wo(hù)作用。
無(wú)論小型化或高速化的趨勢(shì)都有其獨(dú)特的問(wèn)題。例如,大電流能源分布對(duì)於小型、便攜、手持式設(shè)備來(lái)說(shuō),就不是個(gè)大問(wèn)題。而對(duì)於桌面電腦和服務(wù)器來(lái)說(shuō),延長(zhǎng)的電池壽命也不會(huì)成為問(wèn)題。不過(guò),鎖上和瞬變引致的損壞,在上述兩方面都成為問(wèn)題。
3、鎖上和瞬變
對(duì)深度次微米IC從線寬的瞬變惡化了關(guān)於過(guò)電壓狀態(tài)的敏感性,意味著你要聰明一點(diǎn),對(duì)這些器件進(jìn)行保護(hù),但同時(shí)又不要影響它們的性能。
在一個(gè)保護(hù)輸入里,任何保護(hù)元件於正常運(yùn)作下都必須呈現(xiàn)為一個(gè)高阻抗電路。它必須加載盡可能小的電容負(fù)荷,例如,假定它是對(duì)正常輸入訊號(hào)加入小小效應(yīng)的話。不過(guò),在過(guò)電壓的一瞬間,那同一個(gè)器件必須成為該瞬變電能的主要通路,將它從受保護(hù)器件的輸入中引開。還有,保護(hù)器件的承受電壓應(yīng)該高於它保護(hù)的引腳上的最大允許電壓。同理,它的箝位電壓要足夠低,以防止受保護(hù)器件的損壞,這是由於在瞬變情況下,輸入上的電壓會(huì)是保護(hù)器件的箝位電壓。
以前,瞬變電壓抑制(TVS)二極管在印刷電路板上有效地將瞬變箝位。傳統(tǒng)的(TVS)二極管是固態(tài)PN結(jié)器件,低至5V的電壓也工作得很好。它們有快速的響應(yīng)時(shí)間,低的箝位電壓,高的電流浪涌能力—全都是所希望的特性。不過(guò),傳統(tǒng)TVS二極管的問(wèn)題是低於5V以下會(huì)抬起它的頭。在這里,它們所采用的雪崩技術(shù)是個(gè)障礙。要在5V以下達(dá)致Stand-off電壓,要采用高度的摻雜(在1018/cm-3或以上)。這反過(guò)來(lái),又會(huì)引致更高的電容和漏電電流,兩者都會(huì)損害高性能的。傳統(tǒng)的TVS二極管具有電壓相關(guān)的電容,隨電壓減少而增加。例如,在5V下,典型的ESD保護(hù)二極管會(huì)有400pF的結(jié)電容。我們可以想像一下,這樣的電容性負(fù)載加於100Base-TEthernet發(fā)射器或接收器的輸入節(jié)點(diǎn),或加於通用串行總線(USB)輸入,會(huì)有甚麼問(wèn)題。而且,這些正正是最需要進(jìn)行瞬變保護(hù)的那些電路類型。
低於5V電壓的情況下,傳統(tǒng)的TVS二極管并非真正的選項(xiàng)。但這也不是說(shuō)你再無(wú)可選擇的了。由加州伯克萊大學(xué)和Semtech公司(加州NewburyPark市)共同開發(fā)的一種新技術(shù),提供了一直低至2.8V工作電壓的瞬變和ESD保護(hù)。你可以在一系列的TVS器件中去選定一種,具有合適的電容,stand-off電壓,和箝位電壓來(lái)符合自己系統(tǒng)的要求。之後,還要考慮應(yīng)把該器件放在板上的甚麼地方,如何給電路板布線等問(wèn)題。
在保護(hù)通路中的寄生電感會(huì)引起高電壓的過(guò)沖及令I(lǐng)C損壞。在快速上升時(shí)間瞬變的情況尤甚,例如ESD。由ESD感應(yīng)起的瞬變,據(jù)IEC1000-4-2的定義,會(huì)在不到1納秒(ns)內(nèi)到達(dá)它的峰值。以走線電感20nH/寸來(lái)計(jì)算,4份1寸走線自10A脈沖會(huì)引起50V的過(guò)沖。
你必須考慮所有可能的感應(yīng)通路,包括地線返回通路,在TVS和保護(hù)線路之間的通路,以及由連接器至TVS器件的通路。而且,TVS器件應(yīng)該盡可能地靠近連接器放置,以便將瞬變耦合到靠近的其他走線。
一塊10/100Ethernet板是需要進(jìn)行瞬變保護(hù)的子系統(tǒng)。在Ethernet交換器和路由器中所用的器件是暴露在高能量,雷電感應(yīng)瞬變之下的。而所用的深度次微米IC在設(shè)計(jì)上對(duì)過(guò)電壓鎖上又是極度敏感的。在典型系統(tǒng)里,每個(gè)端口所用的雙絞線對(duì)介面由兩個(gè)不同的訊號(hào)對(duì)所組成—一對(duì)用於發(fā)射器,另一對(duì)用於接收器。發(fā)射器輸入通常是最容易受到損壞的,在一個(gè)線路對(duì)中會(huì)出現(xiàn)有差異的致命性放電,并且透過(guò)變壓器以電容性地耦合到EthernetIC。
有一種情況是,訊號(hào)頻率很高(100Mbit/s)而供電電壓又低(典型是3.3V),保護(hù)器件必須有很低的容性負(fù)載,而其stand-off電壓遠(yuǎn)低於5V。還有另一種情況,其中在保護(hù)通路中的寄生電感可以導(dǎo)致很大的電壓過(guò)沖。為使效率提到最高,電路板的布線應(yīng)該是,保護(hù)器和受保護(hù)線路之間的通路必須減至最低,而在RJ45連接器和保護(hù)器之間的通路長(zhǎng)度也減至最低。
4、熱交換/即插即用
愈來(lái)愈多的系統(tǒng)其設(shè)計(jì)是,在系統(tǒng)仍然加電期間,允許插板或插頭隨時(shí)插入和拔除。那些插板或插頭會(huì)插入到或拔除自帶有訊號(hào),電源線和地線的插座,而且有很高機(jī)會(huì)產(chǎn)生瞬變。此外,該系統(tǒng)還能夠動(dòng)態(tài)地調(diào)整其電源,以適應(yīng)突然增加或減少的電流負(fù)載。
蜂窩電話或其他可攜電子設(shè)備會(huì)無(wú)心地帶電期間插入到或拔除自充電的系統(tǒng)。這同樣也會(huì)產(chǎn)生瞬變。在這里,除了瞬變保護(hù)之外,還需要有能源管理以適應(yīng)突然增加或減少的電流負(fù)載。
USB介面的設(shè)計(jì),是給桌面系統(tǒng)與周邊設(shè)備之間,提高一種高速的串行介接能力。還有,UB介面有一根電壓供電線,可用來(lái)給連接著的周邊設(shè)備供電。如果沒(méi)有負(fù)載插入到USB插座里,它就是個(gè)開路的插座。由人體靜電對(duì)該插座感應(yīng)的ESD脈沖放電,會(huì)導(dǎo)通至電路板上,并會(huì)輕易地?fù)p壞USB控制器。
你必須確保這種高速總線里,無(wú)論數(shù)據(jù)線抑或電源線都采取了保護(hù)。并且,盡管能源管理已被寫入到USB的規(guī)格中,但ESD的保護(hù)卻還沒(méi)有。
TVS器件可以用來(lái)提供適當(dāng)?shù)腅SD保護(hù)。元件的放置和通路的長(zhǎng)度仍然是重要的設(shè)計(jì)問(wèn)題。同樣的排布指南應(yīng)該仔細(xì)參詳。務(wù)令TVS和受保護(hù)線之間的通路變短,并且務(wù)令TVS器件盡可能靠近端口連接器。
按照USB規(guī)格的需要,應(yīng)該采用固體電路能源分發(fā)開關(guān)器進(jìn)行能源管理。在PC主機(jī)中,它們提供短路電流保護(hù)和差錯(cuò)報(bào)告給控制器IC。在USB周邊設(shè)備中,它們用來(lái)進(jìn)行端口切換,差錯(cuò)報(bào)告和供電電壓斜降控制。
5、 能源分配
如果將PC的電流量變化與10年前的相比,增幅之大實(shí)在令人驚詫。再加上時(shí)鐘頻率的大幅增加,使得PC和服務(wù)器處?kù)稑O高的di/dt環(huán)境之下。例如,若L為2.5μH及C等於4×1500μF,在負(fù)載上的瞬變其數(shù)量級(jí)為200mV峰對(duì)峰值,恢復(fù)時(shí)間50微秒。使問(wèn)題更復(fù)雜的還有令CPU進(jìn)入睡眠之類的模式,然後迅速地喚醒起來(lái),所產(chǎn)生的瞬變是每微秒20至30A的范圍,因而變成為能源管理上的頭痛問(wèn)題。
從轉(zhuǎn)換器觀點(diǎn)來(lái)看,di/dt的值左右了對(duì)輸出電容的選擇,更特定地是電容的等效串聯(lián)電阻(ESR)和等效串聯(lián)電感(ESL)。低頻運(yùn)作的轉(zhuǎn)換器需要用大的電容量來(lái)存儲(chǔ)兩個(gè)工作周期之間的電荷,這就要采用電解電容。這些電解電容雖然有很大的電容量,但隨之而來(lái)也有大的ESR和ESL,兩者都有違設(shè)計(jì)者心意的。此外,電解電容體積很大,不適合於表面安裝技術(shù)和緊湊的封裝。
有一種代替的辦法可以降低ESR和ESL的值,簡(jiǎn)化生產(chǎn)過(guò)程,減少實(shí)際體積。方法是采用稍高頻率的轉(zhuǎn)換器,你就可以選擇陶瓷電容來(lái)代替電解電容,并且得到上述的優(yōu)點(diǎn)。同時(shí),藉著采用多相轉(zhuǎn)換器的方案,你更可將負(fù)載需求分擔(dān)開來(lái),每個(gè)轉(zhuǎn)換器只需較少的輸入電容,同時(shí)又能提供相同總量的電流能力。它的另一個(gè)優(yōu)點(diǎn)是降低了輸入紋波電流。在單相轉(zhuǎn)換方案中,輸入紋波電流等於輸出的紋波電流之半。由此,對(duì)20A系統(tǒng)而言,其輸入紋波電流是10A。但是,對(duì)於四相轉(zhuǎn)換器方案,例如說(shuō),就會(huì)在這四個(gè)轉(zhuǎn)換器中平分這種輸出電流?,F(xiàn)在每個(gè)供電為5A,而它們的輸入紋波電流為2A。這就可以采用更小型,更便宜的輸入電容器。
DellComputers公司(德州RoundRock市)替它的高速電腦和服務(wù)器系列開發(fā)了一種分立式,多相脈寬調(diào)制(PWM)控制器和反向DC-to-DC轉(zhuǎn)換器。其設(shè)計(jì)是要符合Intel公司的高級(jí)PentiumCPU之緊迫電能/能源管理的要求。該電路自此已由Semtech公司應(yīng)Dell的要求加以集成起來(lái)。采取了多相控制器和轉(zhuǎn)換器的方案之後,你就要特別注意電路板的布線問(wèn)題。高頻下的大電流開關(guān)會(huì)影響地平面有電壓的差異。
電路的大電流部份應(yīng)該先行布線,你應(yīng)該采用地平面(groundplate),或應(yīng)該引入隔離或半隔離地平面區(qū)域,限制地電流進(jìn)入特定區(qū)域。由輸入電容器和高端及低端驅(qū)動(dòng)器輸出FET形成的回路包含了全部大電流,快速瞬變開關(guān)。連接上應(yīng)寬即寬及應(yīng)短則短,以減少回路電感。這樣做就會(huì)降低電磁干擾(EMI),降低地注入的電流,并將源振鈴減至最小以得到更可靠的門電路開關(guān)訊號(hào)。
在上述兩個(gè)FET接合點(diǎn)與輸出電感器之間的連接,應(yīng)該是寬的徑跡,同時(shí)盡可能地短。輸出電容器應(yīng)該盡可能靠近負(fù)載放置??焖偎沧冐?fù)載電流是由這個(gè)電容器提供的,所以,連接線應(yīng)該既寬且短,以便把電感和電阻減至最小。
控制器最好置於寧?kù)o地平面區(qū)域內(nèi),避免輸入電容器和FET回路中的脈沖電流流入這個(gè)區(qū)域。高低端地電位參考引腳應(yīng)該返回到極接近控制放大器封裝的地那里。小訊號(hào)模擬地和數(shù)碼地應(yīng)該連接到其中一個(gè)輸出電容器的地端。決不可以返回到在輸入電容/FET回路內(nèi)部的地。電流感測(cè)電阻回路應(yīng)該保持盡可能的短。
6、 聰明地工作
雖然上面的例子說(shuō)明了一些方法,可預(yù)知和避免混合訊號(hào)系統(tǒng)的某些陷阱,但這決不是巨細(xì)無(wú)遺的。每個(gè)系統(tǒng)都有其自己的挑戰(zhàn)事項(xiàng),而每個(gè)設(shè)計(jì)師都有其獨(dú)特的障礙要跳越。無(wú)論對(duì)付的是更困難的保護(hù),或更嚴(yán)格的能源管理,選擇恰當(dāng)?shù)脑鞘紫冗M(jìn)行的事情。在挑戰(zhàn)轉(zhuǎn)換器,轉(zhuǎn)換器控制器和TVS保護(hù)器件方面,有很廣泛的選擇范圍。把它們放置於電路板上的正確地方就會(huì)顯出能源管理和保護(hù)方面有效與否的差別。深思熟慮的布線和地平面的配置則是第叁方面的關(guān)鍵問(wèn)題。 用於低壓電路的TVS
電壓低於5V時(shí),傳統(tǒng)的PN結(jié)型TVS實(shí)際上完全不起作用。不過(guò),有一種增強(qiáng)式穿通二極管(EPD),由加州柏克萊大學(xué)和Semtech公司研制出來(lái)。
和雪崩式TVS二極管傳統(tǒng)的PN結(jié)構(gòu)不同,這種EPD器件采用了更復(fù)雜的n+p+p-n+四層結(jié)構(gòu)。它在p+和P-層采用輕摻雜,防止反向偏置的n+p+結(jié)會(huì)進(jìn)入雪崩狀態(tài)。
選擇npn結(jié)構(gòu)而不是pnp結(jié)構(gòu),是因?yàn)樗懈叩碾娮舆w移率和改進(jìn)的箝位特性。藉著小心架構(gòu)制造P-基區(qū),結(jié)果得到的器件於2.8V至3.3V電壓范圍內(nèi),取得了出色的漏電,箝位和電容特性。
7、飽胃口極大的Pentium
Intel的PentiumⅡ規(guī)格里,要求在500ns內(nèi)電流由5A增高至20A,轉(zhuǎn)換率為每微秒30A。而SemteckSC1144多相PWM控制器的能力還勝於任務(wù)所要求的。它提供了對(duì)多達(dá)四個(gè)反向DC-to-DC轉(zhuǎn)換器的控制,得到所需的速度和精度。內(nèi)建的5位元DAC可讓輸出電壓作編程輸出,由1.8至2.05V按50mV增量進(jìn)行,由20至3.5V按100mV增量進(jìn)行。
這種多相技術(shù)產(chǎn)生了由90度相移分開的四個(gè)精確輸出電壓。然後,這四個(gè)經(jīng)數(shù)碼式相移的輸出一起求和,以得到所需的輸出電壓和電流容量。
以每個(gè)轉(zhuǎn)換器工作於2MHz來(lái)看,設(shè)計(jì)師可以采用陶瓷電容而非電解電容,并且得到體積小,可表面安裝,以及更低的ESR和ESL的好處。
第三篇 信號(hào)隔離技術(shù)
信號(hào)隔離使數(shù)字或模擬信號(hào)在發(fā)送時(shí)不存在穿越發(fā)送和接收端之間屏障的電流連接。這允許發(fā)送和接收端外的地或基準(zhǔn)電平之差值可以高達(dá)幾千伏,并且防止了可能損害信號(hào)的不同地電位之間的環(huán)路電流。信號(hào)地的噪聲可使信號(hào)受損。隔離可將信號(hào)分離到一個(gè)干凈的信號(hào)子系統(tǒng)地。在另一種應(yīng)用中,基準(zhǔn)電平之間的電連接可產(chǎn)生一個(gè)對(duì)于操作人員或病人不安全的電流通路。信號(hào)的性質(zhì)可以為電路設(shè)計(jì)人員指明系統(tǒng)可考慮的那些正確的IC。
第一類隔離器件依賴于無(wú)發(fā)送器和接收器來(lái)跨越隔離屏障。這種器件曾用于數(shù)字信號(hào),但線性化問(wèn)題迫使模擬信號(hào)隔離采用變壓器,用調(diào)制載波使模擬信號(hào)跨越這個(gè)屏障。變壓器怎么說(shuō)總是難弄的,而且通常不可能制成IC,所以想出了用電容器電路來(lái)耦合調(diào)制信號(hào)以跨越屏障。作用在隔離屏障上的高轉(zhuǎn)換率瞬態(tài)電壓可做為單電容屏障器件的信號(hào),所以已開發(fā)出雙電容差分電路以使誤差最小?,F(xiàn)在電容屏障技術(shù)已應(yīng)用在數(shù)字和模擬隔離器件中。
1、隔離串行數(shù)據(jù)流
隔離數(shù)字信號(hào)有很大選擇范圍。假若數(shù)據(jù)流是位串行的,則選擇方案范圍從簡(jiǎn)單光耦合器到隔離收發(fā)器IC。主要設(shè)計(jì)考慮包括:
?所需的數(shù)據(jù)速率
?系統(tǒng)隔離端的電源要求
?數(shù)據(jù)通道是否必須為雙向
基于LED的光耦合器是用于隔離設(shè)計(jì)問(wèn)題的第一種技術(shù)?,F(xiàn)在有幾件基于LED IC可用,其數(shù)據(jù)速率為10Mbps及以上。一個(gè)重要的設(shè)計(jì)考慮是LED光輸出隨時(shí)間減小。所以在早期必須為L(zhǎng)ED提供過(guò)量電流,以使隨時(shí)間推移仍能提供足夠的輸出光強(qiáng)。因?yàn)樵诟綦x端可能提供電很有限,所以需要提供過(guò)量電流是一個(gè)嚴(yán)重的問(wèn)題。因?yàn)長(zhǎng)ED需要的驅(qū)動(dòng)電流可以大于從簡(jiǎn)單邏輯輸出級(jí)可獲得的電流,所以往往需要特殊的驅(qū)動(dòng)電路。
對(duì)于高速應(yīng)用和在邏輯信號(hào)控制下使數(shù)據(jù)流反向轉(zhuǎn)送的情況,可用Burr-Brown公司的ISO 150數(shù)字耦合器。圖1示出ISO150的雙向應(yīng)用電路。通道1控制通道2的傳送方向,并配置為從A端傳送到B端。加到DIA引腳的信號(hào)確定信號(hào)的流向。送到B端的高電平把通道2的那一端置為接收模式。而加到通道2A端Mode引腳的低電平則把通道置成發(fā)送模式。方向信號(hào)的狀態(tài)在隔離屏障的兩邊都有。此電路可工作在80MHz的數(shù)據(jù)率下。
位串行通信的第二種變形是正在發(fā)展中的差分總線系統(tǒng)裝置。這些系統(tǒng)由RS-422、RS-485和CANbus標(biāo)準(zhǔn)描述。某些系統(tǒng)很幸運(yùn)地具有公共地,而很多系統(tǒng)具有不同電位的結(jié)點(diǎn)。當(dāng)兩結(jié)點(diǎn)相隔一定距離時(shí),情況就更是如此。Burr-Brown公司的ISO 422是設(shè)計(jì)成用于可有這些應(yīng)用的集成全雙工隔離收發(fā)器。此收發(fā)器可配制為半雙工和全雙工(見圖2)。傳輸率可達(dá)2.5Mbps。此器件甚至還包含了環(huán)路(Loop-back)測(cè)試功能,所以每個(gè)結(jié)點(diǎn)都可執(zhí)行自測(cè)試功能。在此模式期間,總線上的數(shù)據(jù)被忽略。
2、 隔離并行數(shù)據(jù)總線系統(tǒng)
并行數(shù)字?jǐn)?shù)據(jù)總線的隔離將增加三個(gè)更主要的設(shè)計(jì)參量:
?總線的位寬度
?容許的偏移度
?時(shí)鐘速度要求
用一排光耦合器可完成這種任務(wù),但支持電路可能很龐雜。光耦合器之間的傳播時(shí)間失配將導(dǎo)致數(shù)據(jù)偏移,從而引起在接收端的數(shù)據(jù)誤差。為使這種問(wèn)題減至最小,ISO508隔離數(shù)字耦合器(圖3)支持在輸入和輸出端的雙緩沖數(shù)據(jù)緩存。這種配置將以2MBps的速率傳輸數(shù)據(jù)。
ISO508有兩種工作模式。當(dāng)CONT引腳被置成低態(tài)時(shí),在LE1信號(hào)的控制下,數(shù)據(jù)以同步模式被傳送穿越屏障。在LE1高態(tài)時(shí),數(shù)據(jù)從輸入引腳傳送到輸入鎖存。當(dāng)LE1變低態(tài)時(shí),數(shù)據(jù)字節(jié)開始傳輸穿越屏障。在此時(shí)間,輸入引腳可用于下一代數(shù)據(jù)字節(jié)。在此模式下,可傳送的數(shù)據(jù)率可達(dá)2MBps。
當(dāng)CONT引腳被置成高態(tài)時(shí),數(shù)據(jù)在器件內(nèi)部20MHz時(shí)鐘的控制下被跨越屏障發(fā)送。數(shù)據(jù)傳輸對(duì)外部鎖存使能信號(hào)是異步的。數(shù)據(jù)以串行形式從輸入鎖存被選通到輸出鎖存。在一個(gè)字節(jié)傳輸完成后,整個(gè)字節(jié)移入輸出鎖存,輸出鎖存將對(duì)已傳輸?shù)臄?shù)據(jù)字節(jié)去偏移。對(duì)于完整的8位字節(jié),傳播延遲將小于1ms。
3、模擬信號(hào)隔離
在很多系統(tǒng)中,模擬信號(hào)必須隔離。模擬信號(hào)所考慮的電路參量完全不同于數(shù)字信號(hào)。模擬信號(hào)通常先要考慮:
?精度或線性度
?頻率響應(yīng)
?噪聲考慮
電源要求,特別是對(duì)輸入級(jí),也應(yīng)該關(guān)注隔離放大器的基本精度或線性度不能依靠相應(yīng)的應(yīng)用電路來(lái)改善,但這些電路可降低噪聲和降低輸入級(jí)電源要求。
Burr-Brown的ISO124使模擬隔離簡(jiǎn)化。輸入信號(hào)被占空度調(diào)制并以數(shù)字方式發(fā)送跨過(guò)屏障。輸出部分接收被調(diào)制的信號(hào),把它變換回模擬電壓并去掉調(diào)制/解調(diào)過(guò)程中固有的紋波成分。由于對(duì)輸入信號(hào)的調(diào)制與解調(diào),所以應(yīng)遵循采樣數(shù)據(jù)系統(tǒng)的一些限制。調(diào)制器工作在500kHz的基頻上,所以高于250kHz Ngquist頻率的輸入信號(hào)在輸出中呈現(xiàn)較低的頻率分量。
盡管輸出級(jí)去掉了輸出信號(hào)中載波頻率的大多數(shù),但仍然有一定量的載波信號(hào)存在。圖4示出了降低系統(tǒng)其余部分中高頻噪聲污染的組合濾波方法。電源濾波器能顯著地降低從電源引腳竄入的噪聲。輸出濾波器是一個(gè)Q為I、3dB頻率為50kHz的二極Sallen-key級(jí)。這使輸出紋波降低5倍。
對(duì)隔離電壓的另一問(wèn)題是輸入級(jí)所需的功率。輸出級(jí)通常以機(jī)殼或地為基準(zhǔn),而輸入通常浮動(dòng)在另一個(gè)電位上。因此,輸入級(jí)的電源也必須隔離。通常用一個(gè)單電源,而不是理想中使用的+15V和-15V電源。
圖5示出在ISO124輸入級(jí)的一個(gè)單電壓電源結(jié)合使用1NA2132雙差分放大器,可將擺幅提升到輸入信號(hào)電平的全范圍。唯一的要求是輸入端電源電壓保持大于9V,這是ISO124輸入電壓所需要的。
INA2132的下半部產(chǎn)生一個(gè)VS+電源的一半的輸出電壓。此電壓用作INA2132另一半的REF引腳和ISO124的GND輸入是偽地。INA2132的差分輸入信號(hào)的擺幅可以高于或低于新參考電平。ISO124的輸出與輸入一樣,將是完全雙極性的。
4、隔離用的多功能IC
新的多功能數(shù)據(jù)采集IC使設(shè)計(jì)人員有機(jī)會(huì)在跨越隔離屏?xí)r完成多個(gè)任務(wù)。一個(gè)完整的數(shù)據(jù)采集器件可包含多路模擬開關(guān),可編程增益儀表放大器、A/D轉(zhuǎn)換器和一個(gè)或多個(gè)數(shù)字I/O通道。所有這些功能都是通過(guò)一個(gè)串行數(shù)據(jù)口進(jìn)行控制的。Burr-Brown公司的ADS7870就是這樣的一種器件。ADS7870與ISO150一起工作得很好,并示于圖6。
在此應(yīng)用中,ADS7870的每個(gè)可編程功能都置于主微處理器的控制之下,而該微處理器本身的控制是通過(guò)串行通信口寫命令到寄存器來(lái)實(shí)現(xiàn)的??刂铺匦园ǎ?br>?多路器的選擇
?4個(gè)差分通道或8個(gè)單端通道
?可編程儀表放大器的增益設(shè)置,1~20
?12位A/D轉(zhuǎn)換的初始化
此器件的4條數(shù)字I/O線也是有用的,可被個(gè)別地規(guī)定為報(bào)告數(shù)字信號(hào)的狀態(tài)或輸出數(shù)字信號(hào)。這允許隔離某些支持功能,如通過(guò)同一ISO150擴(kuò)展信號(hào)多路器的電平或錯(cuò)誤標(biāo)志讀出。
結(jié)語(yǔ)
有很多器件可供設(shè)計(jì)人員選用,并使用在系統(tǒng)中地電位有很大差別的設(shè)計(jì)中。每一種器件都是針對(duì)獨(dú)特系統(tǒng)要求而設(shè)計(jì)的。新器件性能集成的高水平使得跨越隔離屏障能實(shí)現(xiàn)從前做不到的更復(fù)雜的操作。
第四篇 高速數(shù)字系統(tǒng)的串音控制
內(nèi)容:在高頻電路中,串音可能是最難理解和預(yù)測(cè)的,但是,它可以被控制甚至被消除掉。
隨著切換速度的加快,現(xiàn)代數(shù)字系統(tǒng)遇到了一系列難題,例如:信號(hào)反射、延遲衰落、串音、和電磁兼容失效等等。當(dāng)集成電路的切換時(shí)間下降到5納秒或4納秒或更低時(shí),印刷電路板本身的固有特性開始顯現(xiàn)出來(lái)。不幸的是,這些特性是有害的,在設(shè)計(jì)過(guò)程中應(yīng)該盡量設(shè)法避開。
在高頻電路中,串音可能是最難理解和預(yù)測(cè)的,但是,它可以被控制甚至被消除掉。
1、 串音由何引起?
當(dāng)信號(hào)沿著印刷電路板的布線傳播時(shí),其電磁波也沿著布線傳播,從集成電路芯片一端傳到線的另一端。在傳播過(guò)程中,由於電磁感應(yīng),電磁波引起了瞬變的電壓和電流。
電磁波包括隨時(shí)間變化的電場(chǎng)和磁場(chǎng)。在印刷電路板中,實(shí)際上,電磁場(chǎng)并不限制在各種布線內(nèi),有相當(dāng)一部分的電磁場(chǎng)能量存在於布線之外。所以,如果附近有其它線路,當(dāng)信號(hào)沿一根導(dǎo)線傳播時(shí),其電場(chǎng)和磁場(chǎng)將會(huì)影響到其它線路。根據(jù)麥克斯韋爾方程,時(shí)變電及磁場(chǎng)會(huì)使鄰近導(dǎo)產(chǎn)生電壓和電流,因此,信號(hào)傳播過(guò)程中伴隨的電磁場(chǎng)將會(huì)使鄰近線路產(chǎn)生信號(hào),這樣,就導(dǎo)致了串音。
在印刷電路板中,引起串音的線路通常稱為“侵入者”。受串音干擾的線路通常稱為“受害者”。在任何“受害者”中的串音信號(hào)都可被分為前向串音信號(hào)和後向串音信號(hào),這兩種信號(hào)部分地由於電容耦合和電感耦合引起。串音信號(hào)的數(shù)學(xué)描述是非常復(fù)雜的,但是,如同湖面上的高速快艇,前向和後向串音信號(hào)的某些量化特徵還是能被人們所理解。
高速快艇對(duì)水產(chǎn)生兩種影響。首先,快艇在船頭激起浪花,弧形的漣漪好像隨著快艇一起前進(jìn);其次,當(dāng)快艇行駛一段時(shí)間後,會(huì)在身後留下長(zhǎng)長(zhǎng)的水跡。
這很類似於信號(hào)通過(guò)“侵入者”時(shí),“受害者”的反應(yīng)?!笆芎φ摺敝杏袃煞N串音信號(hào):位於侵入信號(hào)之前的前向信號(hào),像船頭的水和漣漪;落後於侵入信號(hào)的後向信號(hào),像船開遠(yuǎn)後仍在湖中的水跡。
2、前向串音的電容特性
前向串音表現(xiàn)為兩種相互關(guān)聯(lián)的特性:容性和感性?!扒秩搿毙盘?hào)前進(jìn)時(shí),在“受害者”中產(chǎn)生與之同相的電壓信號(hào),這個(gè)信號(hào)的速度與“侵入”信號(hào)相同,但又始終位於“侵入”信號(hào)之前。這意味著串音信號(hào)不會(huì)提前傳播,而是和“侵入”信號(hào)同速并耦合入更多的能量。
由於“侵入”信號(hào)的變化引起串音信號(hào),所以前向串音脈沖不是單極性的,而是具有正負(fù)兩個(gè)極性。脈沖持續(xù)時(shí)間等於“侵入”信號(hào)的切換時(shí)間。
導(dǎo)線間的耦合電容決定了前向串音脈沖的幅值,而耦合電容是由許多因素決定的,例如印刷電路板的材料,幾何尺寸,線路交叉位置等等。幅值和平行線路間的距離成比例:距離越長(zhǎng),串音脈沖就越大。然而,串音脈沖幅值有一個(gè)上限,因?yàn)椤扒秩搿毙盘?hào)漸漸地失去了能量,而“受害者”又反過(guò)來(lái)耦合回“侵入者”。 前向串音的電感特性
當(dāng)“侵入”信號(hào)傳播時(shí),它的時(shí)變磁場(chǎng)同樣會(huì)產(chǎn)生串音:具有電感特性的前向串音。但是感性串音和容性串音明顯不同:前向感性串音的極性和前向容性串音的極性相反。這因?yàn)樵谇斑M(jìn)方向,串音的容性部分和感性部分在競(jìng)爭(zhēng),在相互抵消。實(shí)際上,當(dāng)前向容性和感性串音相等時(shí),就不存在前向串音。
在許多設(shè)備中,前向串音相當(dāng)小,而後向串音成了主要問(wèn)題,尤其對(duì)於長(zhǎng)條形電路板,因?yàn)殡娙蓠詈显鰪?qiáng)了。但是,在沒(méi)有仿真的前提下,實(shí)際無(wú)法知道感性和容性串音抵消到何種程度。
如果你測(cè)到了前向串音,你就可以根據(jù)其極性判別你的走線是容性耦合還是感性耦合。如果串音極性和“侵入”信號(hào)相同,容性耦合占主要地位,反之,感性耦合占主要地位。在印刷電路板中,通常是感性耦合更強(qiáng)些。
後向串音發(fā)生的物理理和前向串音相同:“侵入”信號(hào)的時(shí)變電場(chǎng)和磁場(chǎng)引起“受害者”中的感性和容性信號(hào)。但是這兩者之間也有所不同。
最大的不同是後向串音信號(hào)的持續(xù)時(shí)間。因?yàn)榍跋虼艉汀扒秩搿毙盘?hào)的傳播方向及速度相同,所以前向串音的持續(xù)時(shí)間和“侵入”信號(hào)等長(zhǎng)。但是,後向串音和“侵入”信號(hào)反方向傳播,它滯後於“侵入”信號(hào),并引起一長(zhǎng)串脈沖。
與前向串音不同,後向串音脈沖的幅值與線路長(zhǎng)度無(wú)關(guān),其脈沖持續(xù)期是“侵入”信號(hào)延遲時(shí)間的兩倍。為什麼呢?假設(shè)你從信號(hào)出發(fā)點(diǎn)觀察後向串音,當(dāng)“侵入”信號(hào)遠(yuǎn)離出發(fā)點(diǎn)時(shí),它仍在產(chǎn)生後向脈沖,直到另一個(gè)延遲信號(hào)出現(xiàn)。這樣,後向串音脈沖的整個(gè)持續(xù)時(shí)間就是“侵入”信號(hào)延遲時(shí)間的兩倍。
3、後向串音的反射
你可能不關(guān)心驅(qū)動(dòng)芯片和接收芯片的串音干擾。然而,你為什麼要關(guān)心後向脈沖呢?因?yàn)轵?qū)動(dòng)芯片一般是低阻輸出,它反射的串音信號(hào)多於吸收的串音信號(hào)。當(dāng)後向串音信號(hào)到達(dá)“受害者”的驅(qū)動(dòng)芯片時(shí),它會(huì)反射到接收芯片。因?yàn)轵?qū)動(dòng)芯片的輸出電阻一般低於導(dǎo)線本身,常常引起串音信號(hào)的反射。
與前向串音信號(hào)具有感性和容性兩種特性不同,後向串音信號(hào)只有一個(gè)極性,所以後向串音信號(hào)就不能自我抵消。後向串音信號(hào)及其反射之後的串音信號(hào)的極性和“侵入”信號(hào)相同,其幅值是兩部分之和。
切記,當(dāng)你在“受害者”的接收端測(cè)到後向串音脈沖時(shí),這個(gè)串音信號(hào)已經(jīng)經(jīng)過(guò)了“受害者”驅(qū)動(dòng)芯片的反射。你可以觀察到後向串音信號(hào)的極性和“侵入”信號(hào)相反。
在數(shù)字設(shè)計(jì)時(shí),你常常關(guān)心一些量化指標(biāo),例如:不管串音是如何產(chǎn)生,何時(shí)產(chǎn)生,前向還是後向的,它的最大噪聲容限為150mV。那麼,存在簡(jiǎn)單的能夠精確衡量噪聲的方法嗎?簡(jiǎn)單的回答是“沒(méi)有”,因?yàn)殡姶艌?chǎng)效應(yīng)太復(fù)雜了,涉及到一系列方程,電路板的拓?fù)浣Y(jié)構(gòu),芯片的模擬特性等等。
4、 串音消除
從實(shí)踐觀點(diǎn)出發(fā),最重要的問(wèn)題是如何去除串音。當(dāng)串音會(huì)影響電路特性時(shí),你該怎麼辦?
你可以采取以下兩種策略。一種方法是改變一個(gè)或多個(gè)影響耦合的幾何參量,例如:線路長(zhǎng)度、線路之間的距離、電路板的分層位置。另一種方法是利用終端,將單線改成多路耦合線。合理的設(shè)計(jì),多線終端能夠取消大部分串音。
5、 線路長(zhǎng)度
很多設(shè)計(jì)者認(rèn)為縮短線路長(zhǎng)度是降低串音的關(guān)鍵。事實(shí)上,幾乎所有電路設(shè)計(jì)軟件都提供了最大并行線路的長(zhǎng)度控制功能。不幸的是,僅改變幾何數(shù)值,是很難降低串音的。
因?yàn)榍跋虼羰荞詈祥L(zhǎng)度影響,所以當(dāng)你縮短沒(méi)有耦合關(guān)系的線路長(zhǎng)度時(shí),串音幾乎沒(méi)有減少。再者,如果耦合長(zhǎng)度超過(guò)驅(qū)動(dòng)芯片下降或上升時(shí)延,耦合長(zhǎng)度和前向串音的線性關(guān)系會(huì)到達(dá)一個(gè)飽和值,這時(shí),縮短已經(jīng)很長(zhǎng)的耦合線路對(duì)減少串音影響甚小。
一個(gè)合理的方法是擴(kuò)大耦合線路間的距離。幾乎在所有情況下,分離耦合線路能夠大大降低串音干擾。實(shí)踐證明,後向串音幅值大致和耦合線路間的距離的平方成反比,即:如果你將這個(gè)距離增加一倍,串音降低四分之叁。當(dāng)後向串音占主要地位時(shí),這個(gè)效果更加明顯。
6、隔離難度
要增大耦合線路間的距離并不是很容易的。如果你的布線非常密,你必須花很多精力才能降低布線密度。如果你擔(dān)心串音干擾,你可以增加一或二個(gè)隔離層。如果你必須擴(kuò)大線路或網(wǎng)絡(luò)間的距離,那麼你最好擁有一個(gè)便於操作的軟件。線路寬度和厚度同樣影響串音干擾,但是其影響遠(yuǎn)小於線路的距離因素。所以,一般很少調(diào)整這兩個(gè)參量。
因?yàn)殡娐钒宓慕^緣材料存在介電常數(shù),也會(huì)產(chǎn)生線路間的耦合電容,所以降低介電常數(shù)也可減少串音干擾。這個(gè)效果并不很明顯,特別是微帶電路 部分介電質(zhì)已經(jīng)是空氣了。更重要的是,改變介電常數(shù)并不那麼容易,特別是在昂貴的設(shè)備中。一個(gè)變通的辦法是采用較貴的材料,而不是FR-4。
介電質(zhì)厚度,很大長(zhǎng)度上影響了串音干擾。一般的,使布線層靠近電源層(Vcc或地),能夠降低串音干擾。改善效果的精確數(shù)值需要通過(guò)仿真來(lái)確定。
7、分層因素
一些印刷電路板設(shè)計(jì)者仍然不注意分層方法,這在高速電路設(shè)計(jì)中是個(gè)重大失誤。分層不但影響傳輸線的性能,例如:阻抗、延遲和耦合,而且電路工作易於失常,甚至改變。例如,通過(guò)減少5mil的介電質(zhì)厚度來(lái)降低串音干擾,這是不可以的,雖然在成本和工藝上都能做到。
另外一個(gè)容易忽略的因素是層的選擇。很多時(shí)候,前向串音是微帶電路中的主要串音干擾。但是,如果設(shè)計(jì)合理,布線層位於兩個(gè)電源層之間,這樣就很好地平衡了容性耦合和感性耦合,具有較低幅值的後向串音便成為主要因素。所以,仿真時(shí)你必須注意,是哪種串音干擾占主要地位。
布線和芯片的位置關(guān)系對(duì)串音也有影響。因?yàn)獒嵯虼舻竭_(dá)接收芯片後反射到驅(qū)動(dòng)芯片,所以驅(qū)動(dòng)芯片的位置和性能是非常重要的。因?yàn)橥負(fù)浣Y(jié)構(gòu)的復(fù)雜性,反射及其它因素,所以很難解釋串音主要受誰(shuí)影響。如果有多種拓?fù)浣Y(jié)構(gòu)供選擇,最好通過(guò)仿真來(lái)確定哪種結(jié)構(gòu)對(duì)串音影響最小。
一個(gè)可能減少串音的非幾何因素是驅(qū)動(dòng)芯片本身的技術(shù)指標(biāo)。一般原則是,選擇切換時(shí)間長(zhǎng)的驅(qū)動(dòng)芯片,以減少串音干擾(解決很多其它由於高速引起的問(wèn)題也如此)。即使串音不嚴(yán)格地和切換時(shí)間成正比,降低切換時(shí)間仍然會(huì)產(chǎn)生重大影響。許多時(shí)候,你對(duì)驅(qū)動(dòng)芯片技術(shù)無(wú)法選擇,你只能改變幾何參量來(lái)達(dá)到目的。 通過(guò)終端降低串音
眾所周知,一根獨(dú)立、無(wú)耦合傳輸線的終端連接匹配阻抗,它就不會(huì)產(chǎn)生反射?,F(xiàn)在考慮一系列耦合的傳輸線,例如,叁根互相有串音的傳輸線,或一對(duì)耦合傳輸線。如果利用電路分析軟件,可以導(dǎo)出一對(duì)矩陣,分別表示傳輸線本身和相互間的電容和電感。例如,叁根傳輸線可能有下列的C和L矩陣:
在這些矩陣中,對(duì)角線元素是傳輸線自身值,非對(duì)角線元素是傳輸線相互間的值。(注意它們是用每單位長(zhǎng)度的pF和nH來(lái)表示的)??梢杂镁嫉碾姶艌?chǎng)測(cè)試儀來(lái)確定這些值。
可以看出,每一組傳輸線也有一個(gè)特徵阻抗矩陣。在這個(gè)Z0矩陣中,對(duì)角線元素表示傳輸線對(duì)地線的阻抗值,非對(duì)角線元素是傳輸線耦合值。
對(duì)於一組傳輸線,與單根傳輸線類似,如果終端是與Z0匹配的阻抗陣,它的矩陣幾乎是相同的。所需的阻抗不必是Z0中的值,只要組成的阻抗網(wǎng)絡(luò)與Z0匹配就行。阻抗陣中不僅包括傳輸線對(duì)地的阻抗,而且包括傳輸線之間的阻抗。
這樣的一個(gè)阻抗陣具有良好的性質(zhì)。首先它可以阻止非耦合線中串音的反射。更重要的是,它可以消除已經(jīng)形成的串音。
8、致命武器
可惜的是,這樣一個(gè)終端是昂貴的,而且是不可能理想實(shí)現(xiàn)的,因?yàn)橐恍﹤鬏斁€之間的耦合阻抗太小了,會(huì)導(dǎo)致大電流流入驅(qū)動(dòng)芯片。傳輸線和地之間的阻抗也不能太大以致於不能驅(qū)動(dòng)芯片。如果存在這些問(wèn)題,而你還打算利用這類終端,加幾個(gè)交流耦合電容試試看。
盡管實(shí)現(xiàn)中存在一些困難,阻抗陣列終端仍是對(duì)付信號(hào)反射和串音的致命武器,特別對(duì)於惡劣情況。在其它環(huán)境下,它可能起作用,也可能不起作用,但仍不失為一種值得推薦的方法。
高速PCB設(shè)計(jì)指南之七
- pcb(383717)
相關(guān)推薦
高速PCB設(shè)計(jì)指南的高密度(HD)電路設(shè)計(jì)
高速PCB設(shè)計(jì)指南的高密度(HD)電路設(shè)計(jì)
本文介紹,許多人把芯片規(guī)模的BGA封裝看作是由便攜式電
2010-03-21 18:24:24908
PCB設(shè)計(jì)之電容
1.PCB設(shè)計(jì)之電容的結(jié)構(gòu)和特性給導(dǎo)體加電位,導(dǎo)體就帶上電荷。但對(duì)于相同的電位,導(dǎo)體容納電荷的數(shù)量卻因它本身結(jié)構(gòu)的不同而不同。導(dǎo)體能夠容納電荷的能力稱為PCB設(shè)計(jì)之電容。 通常,某導(dǎo)體容納的電荷Q
2019-08-13 10:49:30
高速PCB抄板與PCB設(shè)計(jì)策略
目前高速PCB的設(shè)計(jì)在通信、計(jì)算機(jī)、圖形圖像處理等領(lǐng)域應(yīng)用廣泛。而在這些領(lǐng)域工程師們用的高速PCB設(shè)計(jì)策略也不一樣。 在電信領(lǐng)域,設(shè)計(jì)非常復(fù)雜,在數(shù)據(jù)、語(yǔ)音和圖像的傳輸應(yīng)用中傳輸速度已經(jīng)遠(yuǎn)遠(yuǎn)
2018-11-27 10:15:02
高速PCB設(shè)計(jì)之Allegro實(shí)戰(zhàn)解答,教你如何玩轉(zhuǎn)PCB設(shè)計(jì)!
Cadence,在學(xué)校里可能接觸的不多。此次臥龍會(huì)皮希彼老師給大家出一個(gè)《高速PCB設(shè)計(jì)Allegro基礎(chǔ)實(shí)戰(zhàn)》課程,此課程除了Cadence的PCB設(shè)計(jì)軟件ALLEGRO的基礎(chǔ)操作還帶著講一些高速方面
2017-12-27 09:34:12
高速PCB設(shè)計(jì)指南之七
高速PCB設(shè)計(jì)指南之七第一篇 PCB基本概念1、“層(Layer) ”的概念 與字處理或其它許多軟件中為實(shí)現(xiàn)圖、文
2009-03-25 08:57:08
高速PCB設(shè)計(jì)指南之五
高速PCB設(shè)計(jì)指南之五第一篇 DSP系統(tǒng)的降噪技術(shù) 隨著高速DSP(數(shù)字信號(hào)處理器)和外設(shè)的出現(xiàn)
2009-03-25 08:56:30
高速PCB設(shè)計(jì)之一 何為高速PCB設(shè)計(jì)
高速PCB設(shè)計(jì)之一 何為高速PCB設(shè)計(jì)電子產(chǎn)品的高速化、高密化,給PCB設(shè)計(jì)工程師帶來(lái)新的挑戰(zhàn)。PCB設(shè)計(jì)不再是產(chǎn)品硬件開發(fā)的附屬,而成為產(chǎn)品硬件開發(fā)中“前端IC,后端PCB,SE集成”3個(gè)環(huán)節(jié)中
2014-10-21 09:41:25
高速PCB設(shè)計(jì)經(jīng)驗(yàn)與體會(huì)
本帖最后由 eehome 于 2013-1-5 09:53 編輯
高速PCB設(shè)計(jì)已成為數(shù)字系統(tǒng)設(shè)計(jì)中的主流技術(shù),PCB的設(shè)計(jì)質(zhì)量直接關(guān)系到系統(tǒng)性能的好壞乃至系統(tǒng)功能的實(shí)現(xiàn)。針對(duì)高速PCB
2012-03-31 14:29:39
高速pcb設(shè)計(jì)指南。
高速PCB設(shè)計(jì)指南之(一~八 )目錄2001/11/21CHENZHI/LEGENDSILICON一、1、PCB布線2、PCB布局3、高速PCB設(shè)計(jì)二、1、高密度(HD)電路設(shè)計(jì)2、抗干擾技術(shù)3
2012-07-13 16:18:40
【第6期】每周精選之PCB設(shè)計(jì)資料匯總
:【專輯精選】PCB設(shè)計(jì)教程與精選案例【專輯精選】EDA軟件學(xué)習(xí)系列之Allegro教程與資料匯總【專輯精選】EDA軟件學(xué)習(xí)系列之PADS教程與資料匯總電子書:PCB設(shè)計(jì)技巧之多層板布線布局指南常見的PCB設(shè)計(jì)困擾分析及精彩案例分享PCB工程師必須會(huì)的基本功Altium工程師PCB高密器件焊盤間距設(shè)計(jì)技巧
2019-05-24 18:31:40
【轉(zhuǎn)】高速PCB抄板與PCB設(shè)計(jì)策略
目前高速PCB的設(shè)計(jì)在通信、計(jì)算機(jī)、圖形圖像處理等領(lǐng)域應(yīng)用廣泛。而在這些領(lǐng)域工程師們用的高速PCB設(shè)計(jì)策略也不一樣?! ≡陔娦蓬I(lǐng)域,設(shè)計(jì)非常復(fù)雜,在數(shù)據(jù)、語(yǔ)音和圖像的傳輸應(yīng)用中傳輸速度已經(jīng)遠(yuǎn)遠(yuǎn)
2016-10-16 12:57:06
基于Cadence的高速PCB設(shè)計(jì)方法,不看肯定后悔
高速PCB設(shè)計(jì)的基本內(nèi)容是什么高速PCB的設(shè)計(jì)方法是什么
2021-04-27 06:33:07
高速PCB設(shè)計(jì)指南
高速PCB設(shè)計(jì)指南之(一~八 )目錄 2001/11/21 一、1、PCB布線2、PCB布局3、高速PCB設(shè)計(jì)
二、1、高密度(HD)電路設(shè)計(jì)2、抗干擾技術(shù)
2008-08-04 14:14:420
pcb設(shè)計(jì)教程 (收藏多年的經(jīng)典知識(shí))
pcb設(shè)計(jì)教程內(nèi)容有:高速PCB設(shè)計(jì)指南之一 高速PCB設(shè)計(jì)指南之二 PCB Layout指南(上) PCB Layout指南(下) PCB設(shè)計(jì)的一般原則 PCB設(shè)計(jì)基礎(chǔ)知識(shí) PCB設(shè)計(jì)基本概念 pcb設(shè)計(jì)注意
2009-01-18 13:08:070
高速PCB設(shè)計(jì)指南之一
在 PCB 設(shè)計(jì)中,布線是完成產(chǎn)品設(shè)計(jì)的重要步驟,可以說(shuō)前面的準(zhǔn)備工作都是為它而做的, 在整個(gè) PCB 中,以布線的設(shè)計(jì)過(guò)程限定最高,技巧最細(xì)、工作量最大。PCB 布線有單面布
2009-04-25 16:36:1526
高速PCB設(shè)計(jì)指南之二
在設(shè)計(jì)中,布局是一個(gè)重要的環(huán)節(jié)。布局結(jié)果的好壞將直接影響布線的效果,因此可以這樣認(rèn)為,合理的布局是PCB 設(shè)計(jì)成功的第一步。
2009-04-25 16:37:4326
印刷線路板制作技術(shù)大全-高速PCB設(shè)計(jì)指南
印刷線路板制作技術(shù)大全-高速PCB設(shè)計(jì)指南:改進(jìn)電路設(shè)計(jì)規(guī)程提高可測(cè)試性隨著微型化程度不斷提高,元件和布線技術(shù)也取得巨大發(fā)展,例如BGA外殼封裝的高集成度的微型IC,
2009-05-16 20:05:260
電容在高速PCB設(shè)計(jì)中的應(yīng)用
電容在高速PCB設(shè)計(jì)中的應(yīng)用:探討高速PCB設(shè)計(jì)電容的應(yīng)用。電容是電路板上不可缺少的一個(gè)部分,并且起到了至關(guān)重要的作用,探討他具備至關(guān)重要的價(jià)值。您在設(shè)計(jì)中是否有這樣
2009-08-16 13:11:560
ARM9 S3C2410PCB設(shè)計(jì)指南
ARM9 S3C2410PCB設(shè)計(jì)指南
高速數(shù)字電路PCB 設(shè)計(jì)考慮----以ARM9 S3C2410 系統(tǒng)為例隨著現(xiàn)代數(shù)字系統(tǒng)開關(guān)頻率的不斷提升,高速數(shù)字系統(tǒng)的 PCB 設(shè)計(jì)成為擺在廣大硬
2010-03-01 15:37:330
PCB設(shè)計(jì)基礎(chǔ)教程手冊(cè)
PCB設(shè)計(jì)基礎(chǔ)教程
此教程包括:
高速PCB設(shè)計(jì)指南之一 高速PCB設(shè)計(jì)指南之二 PCB Layout指南(上) PCB Layout指南(下) PCB設(shè)計(jì)的一般原則 PCB設(shè)計(jì)基礎(chǔ)知識(shí) PCB設(shè)計(jì)
2010-03-15 14:22:260
高速PCB設(shè)計(jì)HyperLynx使用指南
高速PCB設(shè)計(jì)HyperLynx使用指南
此修訂,一個(gè)是將LineSim(Tutorial)與后加的Crosstalk(Tutorial)的目錄統(tǒng)一起來(lái),再有就是原文基礎(chǔ)上增加了多板仿真一節(jié)。
2010-04-03 09:32:31174
高速PCB設(shè)計(jì)指南--角逐高手系列
第一篇 高密度(HD)電路的設(shè)計(jì)
本文介紹,許多人把芯片規(guī)模的BGA封裝看作是由便攜式電子產(chǎn)品所需的空間限制的一
2006-05-25 23:15:23377
高速PCB設(shè)計(jì)指南之八
第一篇 掌握IC封裝的特性以達(dá)到最佳EMI抑制性能將去耦電容直接放在IC封裝內(nèi)可以有效控制EMI并提高信號(hào)的完整性,本文從IC內(nèi)部封裝入手,分析EMI的來(lái)源、IC封裝在EMI控制
2006-09-25 13:57:49319
高速PCB設(shè)計(jì)指南之六
第一篇 混合信號(hào)電路板的設(shè)計(jì)準(zhǔn)則模擬電路的工作依賴連續(xù)變化的電流和電壓。數(shù)字電路的工作依賴在接收端根據(jù)預(yù)先定義的電壓電平或門限對(duì)高電平或低電平的檢測(cè),它
2006-09-25 13:59:01253
高速PCB設(shè)計(jì)指南之五
第一篇 DSP系統(tǒng)的降噪技術(shù)隨著高速DSP(數(shù)字信號(hào)處理器)和外設(shè)的出現(xiàn),新產(chǎn)品設(shè)計(jì)人員面臨著電磁干擾(EMI)日益嚴(yán)重的威脅。早期,把發(fā)射和干擾問(wèn)題稱之為EMI或RFI(射
2006-09-25 13:59:43241
高速PCB設(shè)計(jì)指南之四
第一篇 印制電路板的可靠性設(shè)計(jì) 目前電子器材用于各類電子設(shè)備和系統(tǒng)仍然以印制電路板為主要裝配方式。實(shí)踐證明,即使電路原理圖設(shè)計(jì)正確,印制電路板設(shè)計(jì)不當(dāng)
2006-09-25 14:00:24410
高速PCB設(shè)計(jì)指南之三
第一篇 改進(jìn)電路設(shè)計(jì)規(guī)程提高可測(cè)試性 隨著微型化程度不斷提高,元件和布線技術(shù)也取得巨大發(fā)展,例如BGA外殼封裝的高集成度的微型IC,以及導(dǎo)體之間
2006-09-25 14:01:16327
高速PCB設(shè)計(jì)指南之二
本文介紹,許多人把芯片規(guī)模的BGA封裝看作是由便攜式電子產(chǎn)品所需的空間限制的一個(gè)可行的解決方案,它同時(shí)滿足這些產(chǎn)品更高功能與性能的要求。為便攜式產(chǎn)品的高密度
2006-09-25 14:02:49590
高速PCB設(shè)計(jì)指南之一
第一篇 PCB布線在PCB設(shè)計(jì)中,布線是完成產(chǎn)品設(shè)計(jì)的重要步驟,可以說(shuō)前面的準(zhǔn)備工作都是為它而做的, 在整個(gè)PCB中,以布線的設(shè)計(jì)過(guò)程限定最高,技巧最細(xì)
2006-09-25 14:03:25845
高速PCB設(shè)計(jì)指南之一
高速PCB設(shè)計(jì)指南之一
第一篇 PCB布線在PCB設(shè)計(jì)中,布線是完成產(chǎn)品設(shè)計(jì)的重要步驟,可以說(shuō)前面的準(zhǔn)備工作都是為它而做
2009-11-11 14:57:48600
高速PCB設(shè)計(jì)指南之二
高速PCB設(shè)計(jì)指南之二
第一篇 高密度(HD)電路的設(shè)計(jì)
本文介紹,許多人把芯片規(guī)模的BGA封裝看作是由
2009-11-11 14:59:19356
高速PCB設(shè)計(jì)指南之三
高速PCB設(shè)計(jì)指南之三
第一篇 改進(jìn)電路設(shè)計(jì)規(guī)程提高可測(cè)試性
隨著微型化程度不斷提高,
2009-11-11 15:01:16490
高速PCB設(shè)計(jì)指南之四
高速PCB設(shè)計(jì)指南之四
第一篇 印制電路板的可靠性設(shè)計(jì) 目前電子器材用于各類電子設(shè)備和系統(tǒng)仍然以印制電路板為
2009-11-11 15:04:40480
高速PCB設(shè)計(jì)指南之五
高速PCB設(shè)計(jì)指南之五
第一篇 DSP系統(tǒng)的降噪技術(shù)
隨著高速DSP(數(shù)字信號(hào)處理器)和外
2009-11-11 15:05:39550
高速PCB設(shè)計(jì)指南之六
高速PCB設(shè)計(jì)指南之六
第一篇 混合信號(hào)電路板的設(shè)計(jì)準(zhǔn)則
模擬電路的工作依賴連續(xù)變化的
2009-11-11 15:06:25463
高速PCB設(shè)計(jì)指南之七
高速PCB設(shè)計(jì)指南之七
第一篇 PCB基本概念
1、“層(Layer) ”的概念 與字處理或其它許多
2009-11-11 15:07:15433
高速PCB設(shè)計(jì)指南之八
高速PCB設(shè)計(jì)指南之八
第一篇 掌握IC封裝的特性以達(dá)到最佳EMI抑制性能
將去耦電容直接放在IC封裝內(nèi)可以
2009-11-11 15:07:54464
高速PCB抄板與PCB設(shè)計(jì)方案
高速PCB抄板與PCB設(shè)計(jì)方案
目前高速PCB的設(shè)計(jì)在通信、計(jì)算機(jī)、圖形圖像處理等領(lǐng)域應(yīng)用廣泛。而在這些領(lǐng)域工程師們用的高速PCB
2009-11-18 14:11:47824
高速PCB設(shè)計(jì)經(jīng)驗(yàn)與體會(huì)
高速PCB 設(shè)計(jì)已成為數(shù)字系統(tǒng)設(shè)計(jì)中的主流技術(shù),PCB的設(shè)計(jì)質(zhì)量直接關(guān)系到系統(tǒng)性能的好壞乃至系統(tǒng)功能的實(shí)現(xiàn)。針對(duì)高速PCB的設(shè)計(jì)要求,結(jié)合筆者設(shè)計(jì)經(jīng)驗(yàn),按照PCB設(shè)計(jì)流程,對(duì)PCB設(shè)計(jì)
2011-08-30 15:44:230
Cadence高速PCB設(shè)計(jì)
簡(jiǎn)要闡述了高速PCB設(shè)計(jì)的主要內(nèi)容, 并結(jié)合Cadence軟件介紹其解決方案比較了傳統(tǒng)高速設(shè)計(jì)方法與以Cadence為代表的現(xiàn)代高速PCB設(shè)計(jì)方法的主要差異指出在進(jìn)行高速設(shè)計(jì)過(guò)程中必須借助于
2011-11-21 16:53:580
高速PCB設(shè)計(jì)誤區(qū)與對(duì)策
理論研究和實(shí)踐都表明,對(duì)高速電子系統(tǒng)而言,成功的PCB設(shè)計(jì)是解決系統(tǒng)EMC問(wèn)題的重要措施之一.為了滿足EMC標(biāo)準(zhǔn)的要求,高速PCB設(shè)計(jì)正面臨新的挑戰(zhàn),在高速PCB設(shè)計(jì)中,設(shè)計(jì)者需要糾正或放棄
2011-11-23 10:25:410
高速PCB設(shè)計(jì)指南(21IC pcb區(qū)精華)
2012-05-10 12:35:250
高速PCB設(shè)計(jì)指南
2012-06-13 10:44:530
高速PCB設(shè)計(jì)指南之一
2013-07-09 06:24:310
高速PCB設(shè)計(jì)指南之二
2013-07-09 06:25:250
高速PCB設(shè)計(jì)指南之三
2013-07-09 06:25:410
高速PCB設(shè)計(jì)指南之四
2013-07-09 06:26:000
高速PCB設(shè)計(jì)指南之五
2013-07-09 06:26:290
高速PCB設(shè)計(jì)指南之六
2013-07-09 06:26:420
高速PCB設(shè)計(jì)指南之七
2013-07-09 06:26:560
高速PCB設(shè)計(jì)指南之八
2013-07-09 06:27:110
闡述高速PCB設(shè)計(jì)指南
2014-11-27 11:42:260
高速PCB設(shè)計(jì)指南(規(guī)則總結(jié)、原因分析以及設(shè)計(jì)技巧)
要使電子電路獲得最佳性能,元器件的布且及導(dǎo)線的布設(shè)是很重要的。為了設(shè)計(jì)質(zhì)量好、造價(jià)低的PCB.應(yīng)遵循以下的規(guī)則和設(shè)計(jì)技巧。比如在高速PCB設(shè)計(jì)中,線路板特性阻抗的控制和多負(fù)載情況下的拓?fù)浣Y(jié)構(gòu)的設(shè)計(jì),直接決定著產(chǎn)品的成功還是失敗。
2017-11-06 17:21:002151
高速pcb設(shè)計(jì)指南(史上最全設(shè)計(jì)資料)
此高速pcb設(shè)計(jì)指南可以說(shuō)是史上最全設(shè)計(jì)資料,詳細(xì)講解使用pcb-板設(shè)計(jì)高速系統(tǒng)的一般原則,包括:
電源分配系統(tǒng)及其對(duì)boardinghouse產(chǎn)生的影響
傳輸線極其相關(guān)設(shè)計(jì)準(zhǔn)則
串?dāng)_(crosstalk)極其消除
電磁干擾
2017-11-07 13:43:280
史上最全的高速PCB設(shè)計(jì)指南資料免費(fèi)下載
如今,許多系統(tǒng)設(shè)計(jì)中最重要的因素就是速度問(wèn)題。66MHz到200MHz處理器是很普通的;233-266MHz的處理器也變得輕易就可得到。對(duì)于高速度的要求主要來(lái)自: a) 要求系統(tǒng)在令用戶感到舒適的、很短時(shí)間內(nèi)就能完成復(fù)雜的任務(wù)。 b) 元件供應(yīng)商有能力提供高度速的設(shè)備。
2019-01-28 08:00:000
高速PCB設(shè)計(jì)技巧有哪些
高速PCB設(shè)計(jì)是指信號(hào)的完整性開始受到PCB物理特性(例如布局,封裝,互連以及層堆疊等)影響的任何設(shè)計(jì)。而且,當(dāng)您開始設(shè)計(jì)電路板并遇到諸如延遲,串?dāng)_,反射或發(fā)射之類的麻煩時(shí),您將進(jìn)入高速PCB設(shè)計(jì)領(lǐng)域。
2020-06-19 09:17:091537
高速PCB設(shè)計(jì)指南
隨著高速 PCB 設(shè)計(jì)的引入,電路建筑行業(yè)正在為設(shè)計(jì)師,工程師和 PCB 制造而改變。如果您需要有關(guān) PCB 技術(shù)的復(fù)習(xí)知識(shí),需要知道如何設(shè)計(jì) PCB ,或者是電路初學(xué)者,我們的綜合指南將為您提
2020-10-23 19:42:123522
高速PCB的合計(jì)指南(中文版)
很完整的高速PCB設(shè)計(jì)指南,內(nèi)容全面,值得專家們收藏下載。謝謝!請(qǐng)不要用于商業(yè)用途!
2023-02-14 16:51:490
高速PCB設(shè)計(jì)指南---PCB的可靠性設(shè)計(jì)
在電子設(shè)備中,接地是控制干擾的重要方法。如能將接地和屏蔽正確結(jié)合起來(lái)使用,可解決大部分干擾問(wèn)題。電子設(shè)備中地線結(jié)構(gòu)大致有系統(tǒng)地、機(jī)殼地(屏蔽地)、數(shù)字地(邏輯地)和模擬地等。
2023-12-15 16:30:0782
評(píng)論
查看更多