資料介紹
PCI-Express(peripheral component interconnect express)是一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),它原來的名稱為“3GIO”,是由英特爾在2001年提出的,旨在替代舊的PCI,PCI-X和AGP總線標(biāo)準(zhǔn)。
PCIe屬于高速串行點(diǎn)對(duì)點(diǎn)雙通道高帶寬傳輸,所連接的設(shè)備分配獨(dú)享通道帶寬,不共享總線帶寬,主要支持主動(dòng)電源管理,錯(cuò)誤報(bào)告,端對(duì)端的可靠性傳輸,熱插拔以及服務(wù)質(zhì)量(QOS)等功能
下面是關(guān)于PCIE PCB設(shè)計(jì)的規(guī)范:
1、從金手指邊緣到PCIE芯片管腳的走線長(zhǎng)度應(yīng)限制在4英寸(約100MM)以內(nèi)。
2、PCIE的PERP/N,PETP/N,PECKP/N是三個(gè)差分對(duì)線,注意保護(hù)(差分對(duì)之間的距離、差分對(duì)和所有非PCIE信號(hào)的距離是20MIL,以減少有害串?dāng)_的影響和電磁干擾(EMI)的影響。芯片及PCIE信號(hào)線反面避免高頻信號(hào)線,最好全GND)。
3、差分對(duì)中2條走線的長(zhǎng)度差最多5MIL。2條走線的每一部分都要求長(zhǎng)度匹配。差分線的線寬7MIL,差分對(duì)中2條走線的間距是7MIL。
4、當(dāng)PCIE信號(hào)對(duì)走線換層時(shí),應(yīng)在靠近信號(hào)對(duì)過孔處放置地信號(hào)過孔,每對(duì)信號(hào)建議置1到3個(gè)地信號(hào)過孔。PCIE差分對(duì)采用25/14的過孔,并且兩個(gè)過孔必須放置的相互對(duì)稱。
5、PCIE需要在發(fā)射端和接收端之間交流耦合,差分對(duì)的兩個(gè)交流耦合電容必須有相同的封裝尺寸,位置要對(duì)稱且要擺放在靠近金手指這邊,電容值推薦為0.1uF,不允許使用直插封裝。
6、SCL等信號(hào)線不能穿越PCIE主芯片。
合理的走線設(shè)計(jì)可以信號(hào)的兼容性,減小信號(hào)的反射和電磁損耗。PCI-E 總線的信號(hào)線采用高速串行差分通信信號(hào),因此,注重高速差分信號(hào)對(duì)的走線設(shè)計(jì)要求和規(guī)范,確保PCI-E 總線能進(jìn)行正常通信。
PCI-E是一種雙單工連接的點(diǎn)對(duì)點(diǎn)串行差分低電壓互聯(lián)。每個(gè)通道有兩對(duì)差分信號(hào):傳輸對(duì)Txp/Txn,接收對(duì)Rxp/Rxn。該信號(hào)工作在2.5 GHz并帶有嵌入式時(shí)鐘。嵌入式時(shí)鐘通過消除不同差分對(duì)的長(zhǎng)度匹配簡(jiǎn)化了布線規(guī)則。
隨著PCI-E串行總線傳輸速率的不斷增加,降低互連損耗和抖動(dòng)預(yù)算的設(shè)計(jì)變得格外重要。在整個(gè)PCI-E背板的設(shè)計(jì)中,走線的難度主要存在于PCI-E的這些差分對(duì)。圖1提供了PCI-E高速串行信號(hào)差分對(duì)走線中主要的規(guī)范,其中A、B、C和D四個(gè)方框中表示的是常見的四種PCI-E差分對(duì)的四種扇入扇出方式,其中以圖中A所示的對(duì)稱管腳方式扇入扇出效果最好,D為較好方式,B和C為可行方式。接下來本文將對(duì)PCI-E LVDS信號(hào)走線時(shí)的注意事項(xiàng)進(jìn)行總結(jié):
圖1 PCI-E 差分線布線規(guī)范
(1)對(duì)于插卡或插槽來說,從金手指邊緣或者插槽管腳到PCI-E Switch 管腳的走線長(zhǎng)度應(yīng)限制在4英寸以內(nèi)。另外,長(zhǎng)距離走線應(yīng)該在PCB上走斜線。
(2)避免參考平面的不連續(xù),譬如分割和空隙。
(3)當(dāng) LVDS 信號(hào)線變化層時(shí),地信號(hào)的過孔應(yīng)放得靠近信號(hào)過孔,對(duì)每對(duì)信號(hào)的一般要求是至少放1 至3個(gè)地信號(hào)過孔,并且永遠(yuǎn)不要讓走線跨過平面的分割。
(4)應(yīng)盡量避免走線的彎曲,避免在系統(tǒng)中引入共模噪聲,這將影響差分對(duì)的信號(hào)完整性和EMI。所有走線的彎曲角度應(yīng)該大于等于135度,差分對(duì)走線的間距保持20mil以上,彎曲帶來的走線最短應(yīng)該大于1.5倍走線的寬度。
當(dāng)一段蛇形線用來和另外一段走線來進(jìn)行長(zhǎng)度匹配,如圖2所示,每段長(zhǎng)彎折的長(zhǎng)度必須至少有15mil(3倍于5mil的線寬)。蛇形線彎折部分和差分線的另一條線的最大距離必須小于正常差分線距的2倍。
圖2蛇形走線
(5)差分對(duì)中兩條數(shù)據(jù)線的長(zhǎng)度差距需在5mil以內(nèi),每一部分都要求長(zhǎng)度匹配。在對(duì)差分線進(jìn)行長(zhǎng)度匹配時(shí),匹配設(shè)計(jì)的位置應(yīng)該靠近長(zhǎng)度不匹配所在的位置,如圖3所示。但對(duì)傳輸對(duì)和接收對(duì)的長(zhǎng)度匹配沒有做具體要求,即只要求差分線內(nèi)部而不是不同的差分對(duì)之間要求長(zhǎng)度匹配。在扇出區(qū)域可以允許有5mil和10mil的線距。50mil內(nèi)的走線可以不需要參考平面。長(zhǎng)度匹配應(yīng)靠近信號(hào)管腳,并且長(zhǎng)度匹配將能通過小角度彎曲設(shè)計(jì)。
圖3 PCI-E差分對(duì)長(zhǎng)度匹配設(shè)計(jì)
為了最小化長(zhǎng)度的不匹配,左彎曲的數(shù)量應(yīng)該盡可能的和右彎曲的數(shù)量相等。當(dāng)一段蛇形線用來和另外一段走線來進(jìn)行長(zhǎng)度匹配,每段長(zhǎng)彎折的長(zhǎng)度必須大于三倍線寬。蛇形線彎折部分和差分線的另一條線的最大距離必須小于正常差分線距的兩倍。并且,當(dāng)采用多重彎曲布線到一個(gè)管腳進(jìn)行長(zhǎng)度匹配時(shí)非匹配部分的長(zhǎng)度應(yīng)該小于等于45mil。
(6)PCI-E 需要在發(fā)射端和接收端之間交流耦合,并且耦合電容一般是緊靠發(fā)射端。
差分對(duì)兩個(gè)信號(hào)的交流耦合電容必須有相同的電容值,相同的封裝尺寸,并且位置對(duì)稱。如果可能的話,傳輸對(duì)差分線應(yīng)該在頂層走線。電容值必須介于 75nF到200nF之間,最好是100nF。推薦使用 0402 的貼片封裝,0603 的封裝也是可接受的,但是不允許使用插件封裝。差分對(duì)的兩個(gè)信號(hào)線的電容器輸入輸出走線應(yīng)當(dāng)對(duì)稱的。盡量減少追蹤分離匹配,差分對(duì)走線分離到管腳的的長(zhǎng)度也應(yīng)盡量短。
本文轉(zhuǎn)載自: 志博PCB
免責(zé)聲明:本文為轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請(qǐng)聯(lián)系小編進(jìn)行處理。
(mbbeetchina)
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 華為印制電路板PCB設(shè)計(jì)規(guī)范下載 257次下載
- PCB設(shè)計(jì)檢查規(guī)范指南資料下載
- 機(jī)械工程規(guī)范導(dǎo)入到PCB設(shè)計(jì)工具,如何實(shí)現(xiàn)?資料下載
- PCB設(shè)計(jì):智能標(biāo)簽電路資料下載
- 如何利用PCB設(shè)計(jì)改善散熱資料下載
- PCB設(shè)計(jì)6問6答資料下載
- 6塊LED組成的燈條PCB設(shè)計(jì) 52次下載
- PCB設(shè)計(jì):為什么要繞等長(zhǎng)?資料下載
- PCB設(shè)計(jì)應(yīng)考慮到的6點(diǎn)因素資料下載
- 100條PCB設(shè)計(jì)制作術(shù)語匯總資料下載
- 8條規(guī)則,講講PCB設(shè)計(jì)走線資料下載
- 一個(gè)內(nèi)存條的6層PCB設(shè)計(jì) 0次下載
- PCB設(shè)計(jì)教程之PCB設(shè)計(jì)經(jīng)驗(yàn)詳談資料免費(fèi)下載 0次下載
- 華為PCB設(shè)計(jì)規(guī)范資料下載 0次下載
- 華為公司PCB設(shè)計(jì)規(guī)范 0次下載
- PCIe 7.0規(guī)范何時(shí)最終確定? 723次閱讀
- 解讀PCB設(shè)計(jì)規(guī)范 1995次閱讀
- 開關(guān)電源PCB設(shè)計(jì)參考 2523次閱讀
- 如何改善PCB設(shè)計(jì)的基本問題和技巧? 2893次閱讀
- 如何避免PCB設(shè)計(jì)時(shí)出現(xiàn)各種錯(cuò)誤 1321次閱讀
- 高速PCB設(shè)計(jì)中高速信號(hào)與高速PCB設(shè)計(jì)須知 1.1w次閱讀
- 如何避免PCB設(shè)計(jì)時(shí)出現(xiàn)不必要的錯(cuò)誤 1184次閱讀
- PCB設(shè)計(jì)中為什么需要先進(jìn)行扇孔 9394次閱讀
- PCB設(shè)計(jì)的六個(gè)檢查階段 3535次閱讀
- PCB設(shè)計(jì)教程之電源PCB設(shè)計(jì)的詳細(xì)資料分析 5141次閱讀
- PCB設(shè)計(jì)規(guī)范要領(lǐng) 4745次閱讀
- PCB設(shè)計(jì)中如何設(shè)置格點(diǎn)_pcb設(shè)計(jì)中格點(diǎn)的設(shè)置方法 1.2w次閱讀
- 一文解讀鋁基板pcb制作規(guī)范及設(shè)計(jì)規(guī)則 2w次閱讀
- PCB設(shè)計(jì)經(jīng)驗(yàn)總結(jié) 6358次閱讀
- 【收藏】268條PCB Layout及電路設(shè)計(jì)規(guī)范 5007次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費(fèi)下載
- 0.00 MB | 1491次下載 | 免費(fèi)
- 2單片機(jī)典型實(shí)例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實(shí)例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識(shí)別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費(fèi)
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機(jī)和 SG3525的程控開關(guān)電源設(shè)計(jì)
- 0.23 MB | 4次下載 | 免費(fèi)
- 8基于AT89C2051/4051單片機(jī)編程器的實(shí)驗(yàn)
- 0.11 MB | 4次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費(fèi)
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費(fèi)
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費(fèi)
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費(fèi)
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費(fèi)
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費(fèi)
- 8開關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21539次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537793次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191183次下載 | 免費(fèi)
- 7十天學(xué)會(huì)AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183277次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138039次下載 | 免費(fèi)
評(píng)論
查看更多