電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>接口/總線/驅(qū)動(dòng)>什么是pci總線

什么是pci總線

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

一文看懂PCI總線與PXI總線有什么區(qū)別

本文主要詳解PCI總線與PXI總線有什么區(qū)別,首先介紹了PCI 總線結(jié)構(gòu)圖、特點(diǎn)及PCI總線性能,其次闡述了PXI總線的特性,最后介紹了PCI總線與PXI總線的區(qū)別。
2018-05-24 09:15:2313958

PCI總線信號(hào)及功能說明

PCIe總線是繼承了PCI總線而設(shè)計(jì)而來的,理解PCIe總線先從學(xué)習(xí)PCI的知識(shí)切入。PCI(Peripheral ComponentInterconnect)總線的誕生與 PC(Personal
2022-09-08 14:26:304173

PCI總線PCB設(shè)計(jì)要求

PCI總線PCB布線有什么要求嗎?
2015-10-23 15:46:31

PCI總線指導(dǎo)

本帖最后由 eehome 于 2013-1-5 10:06 編輯 最近用PCI9052、IDT7025,DSP2812設(shè)計(jì)PCI總線,看了很多論文也找不出好的設(shè)計(jì)方案,希望各位指導(dǎo)一下。特別是電平轉(zhuǎn)換,主從選擇、防沖突、高速通信。。。謝謝各位了。
2012-05-13 19:43:27

PCI總線接口芯片9050及其應(yīng)用

1、引言PCI總線是目前應(yīng)用最廣泛。最流行的一種高速同步總線,具有32bit總線寬度,總線時(shí)鐘頻率為0~3MHZ,最大傳輸速率可以達(dá)到132Mbyte/s,遠(yuǎn)遠(yuǎn)大于ISA總線5Mbyte/s的速度
2018-11-29 14:52:52

PCI總線接口芯片9054及其應(yīng)用

PCI總線接口芯片9054及其應(yīng)用【摘 要】PCI9054是PLX公司推出的一種PCI主模式橋芯片。本文主要介紹了它的特性、功能及應(yīng)用,說明了以PCI9054作為接口芯片,開發(fā)PCI總線擴(kuò)展卡的硬件
2008-10-09 11:23:38

PCI總線接口芯片9054及其應(yīng)用

概述 PCI9054是由美國(guó)PLX公司生產(chǎn)的先進(jìn)的PCI I/O加速器,采用了先進(jìn)的PLX數(shù)據(jù)流水線結(jié)構(gòu)技術(shù),是32位、33MHz的PCI總線主I/O加速器;符合PCI本地總線規(guī)范2.2版,突發(fā)傳輸
2018-12-05 10:12:42

PCI總線標(biāo)準(zhǔn)協(xié)議(中文版)

本帖最后由 eehome 于 2013-1-5 09:46 編輯 PCI總線標(biāo)準(zhǔn)協(xié)議(中文版)
2012-08-20 21:56:38

PCI總線特性及信號(hào)說明

、EISA總線遠(yuǎn)遠(yuǎn)不能適應(yīng)而成為整個(gè)系統(tǒng)的主要瓶頸。為此,1991年下半年,Intel公司首先提出PCI概念,并聯(lián)合IBM、Compaq、AST、HP Apple、NCR、DEC 等100多家公司共謀
2012-04-06 14:37:24

PCI總線特點(diǎn)是什么? 如何去設(shè)計(jì)PCI接口?

PCI總線特點(diǎn)是什么?PCI接口開發(fā)現(xiàn)狀如何?如何去設(shè)計(jì)PCI接口?
2021-04-29 07:09:04

PCI總線的主要功能是什么?

不同于ISA總線,PCI總線的地址總線與數(shù)據(jù)總線是分時(shí)復(fù)用的。這樣做的好處是,一方面可以節(jié)省接插件的管腳數(shù),另一方面便于實(shí)現(xiàn)突發(fā)數(shù)據(jù)傳輸。在做數(shù)據(jù)傳輸時(shí),由一個(gè)PCI設(shè)備做發(fā)起者(主控
2019-10-16 09:02:10

PCI總線的信號(hào)是如何去定義的

PCI總線的信號(hào)定義PCI總線是一條共享總線,在一條PCI總線上可以掛接多個(gè)PCI設(shè)備。這些PCI設(shè)備通過一系列信號(hào)與PCI總線相連,這些信號(hào)由地址/數(shù)據(jù)信號(hào)、控制信號(hào)、仲裁信號(hào)、中斷信號(hào)...
2022-02-16 06:48:12

PCI總線硬件

最近用PCI9052、IDT7025,DSP2812設(shè)計(jì)PCI總線,看了很多論文也找不出好的設(shè)計(jì)方案,希望各位指導(dǎo)一下。特別是電平轉(zhuǎn)換,主從選擇、防沖突、高速通信。。。謝謝各位了。
2012-05-13 19:45:44

PCI總線鎖定

PCI總線鎖定上傳視頻本詞條由“科普中國(guó)”科學(xué)百科詞條編寫與應(yīng)用工作項(xiàng)目 審核 。PCI是Peripheral Component Interconnect(外設(shè)部件互連標(biāo)準(zhǔn))的縮寫,它是目前
2021-11-24 07:20:59

pci總線的含義是什么

pci總線的含義是什么90年代,隨著圖形處理技術(shù)和多媒體技術(shù)的廣泛應(yīng)用,在以Windows為代表的圖形用戶接口(GUI)進(jìn)入PC機(jī)之后,要求有高速的圖形描繪能力和I/O處理能力。這不僅要求圖形適配卡
2008-12-09 13:46:13

PCIe總線PCI總線有哪些不同之處呢

PCIe是什么?PCIe的架構(gòu)是由哪些部分組成的?PCIe總線PCI總線有哪些不同之處呢?
2021-10-26 08:10:07

arm9擴(kuò)展pci總線

那位兄弟用arm9擴(kuò)展過pci總線嗎?請(qǐng)教一下,都看些什么資料,謝謝指導(dǎo)。 買什么樣的開發(fā)板合適?
2010-10-21 13:25:30

labview基于pci總線的數(shù)據(jù)采集程序

labview基于pci總線的數(shù)據(jù)采集程序,通過caen公司的v2718插件對(duì)其它的插件進(jìn)行數(shù)據(jù)的讀取
2016-02-27 23:37:53

基于PCI總線的CAN卡該如何去設(shè)計(jì)?

基于PCI總線的CAN卡該如何去設(shè)計(jì)?
2021-06-02 06:14:34

基于PCI總線的CPLD實(shí)現(xiàn)

近年來隨著計(jì)算機(jī)技術(shù)的發(fā)展,PCI局部總線已逐步取代ISA總線成為家用電腦的標(biāo)準(zhǔn)總線PCI總線具有總線主控能力,在33 MHz時(shí)鐘的工作條件下,突發(fā)傳輸速率峰值可達(dá)132 MB·s-1;其次它擁有
2019-05-29 05:00:02

基于FPGA的PCI總線接口設(shè)計(jì)

基于FPGA的PCI總線接口設(shè)計(jì)
2017-09-30 09:12:46

基于FPGA的PCI總線接口設(shè)計(jì)

基于FPGA的PCI總線接口設(shè)計(jì)
2020-03-15 11:43:10

如何利用FPGA去設(shè)計(jì)PCI總線的接口電路?

PCI總線是什么?有什么特點(diǎn)?如何利用FPGA去設(shè)計(jì)PCI總線的接口電路?設(shè)計(jì)PCI總線接口時(shí)應(yīng)注意哪些問題?
2021-05-31 06:37:24

如何利用FPGA設(shè)計(jì)PCI總線的接口電路?

什么是PCI總線?它有什么特點(diǎn)?如何利用FPGA設(shè)計(jì)PCI總線的接口電路?設(shè)計(jì)PCI總線接口時(shí)應(yīng)注意哪些問題?
2021-04-29 06:10:31

如何利用雙端口RAM去實(shí)現(xiàn)PCI總線接口?

如何利用雙端口RAM去實(shí)現(xiàn)PCI總線接口?
2021-05-06 06:30:53

如何實(shí)現(xiàn)單片機(jī)與PCI總線接口的并行通信?

如何實(shí)現(xiàn)單片機(jī)與PCI總線接口的并行通信?
2021-04-29 07:14:26

怎么實(shí)現(xiàn)基于IP內(nèi)核的PCI總線接口設(shè)計(jì)?

怎么實(shí)現(xiàn)基于IP內(nèi)核的PCI總線接口設(shè)計(jì)?
2021-05-27 06:34:05

求一款在PCI總線上利用FPGA技術(shù)設(shè)計(jì)PCI總線接口的設(shè)計(jì)方案

PCI總線特點(diǎn)及開發(fā)現(xiàn)狀PCI接口配置空間的實(shí)現(xiàn)求一款在PCI總線上利用FPGA技術(shù)設(shè)計(jì)PCI總線接口的設(shè)計(jì)方案
2021-04-15 06:17:20

求一種基于PCI總線的高速噪聲檢測(cè)系統(tǒng)

本文介紹了一種基于PCI總線的高速噪聲檢測(cè)系統(tǒng),介紹了采用PCI 9052作為PCI總線接口芯片的數(shù)據(jù)采集部分的設(shè)計(jì)原理,并說明了數(shù)據(jù)采集卡的高速采樣和速率可變的實(shí)現(xiàn)原理,給出了底層硬件同上層軟件的連接實(shí)現(xiàn)。
2021-04-09 06:21:14

淺談PCI總線的中斷機(jī)制

PCI總線的中斷機(jī)制PCI總線使用INTA#、INTB#、INTC#和INTD#信號(hào)向處理器發(fā)出中斷請(qǐng)求。這些中斷請(qǐng)求信號(hào)為低電平有效,并與處理器的中斷控制器連接。在PCI體系結(jié)構(gòu)中,這些...
2022-02-16 06:31:43

熱插拔PCI總線

DN155- 熱插拔PCI總線
2019-05-28 12:21:24

請(qǐng)問怎樣去測(cè)量PCI總線的I/O寫時(shí)序波形?

PCI總線是什么?PCI總線的功能有哪些?怎樣去測(cè)量PCI總線的I/O寫時(shí)序波形?如何去測(cè)量夏華狀元一族主板PCI寫周期的時(shí)序波形?
2021-04-15 06:22:17

請(qǐng)問怎樣去設(shè)計(jì)PCI總線接口電路?

PCI9030是什么?PCI9030主要有哪些特點(diǎn)?設(shè)計(jì)PCI總線接口有哪些步驟流程?
2021-04-15 06:57:46

采用PCI總線流水式高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

采用PCI總線流水式高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)摘要:目前基于PCI總線的高速數(shù)據(jù)采集系統(tǒng),大多采用高速A/D,CPLD或FPGA,FIFO或雙端口RAM以及通用PCI接口來設(shè)計(jì),其通用性、靈活性差,不能
2009-10-30 15:09:49

PCI總線仲裁參考設(shè)計(jì)Verilog代碼

PCI總線仲裁參考設(shè)計(jì),Quicklogic提供 This application note describes a fully PCI-compliant Master/Slaveinterface. It utilizes thePCI burst transfer mode for
2008-05-20 10:48:5584

pci總線標(biāo)準(zhǔn)|pci總線規(guī)范下載

PCI總線漸漸地取代了ISA總線。它有許多優(yōu)點(diǎn),比如即插即用(Plug and Play)、中斷共享等。在這里我們對(duì)PCI總線做一個(gè)深入的介紹?!   臄?shù)據(jù)寬度上看,PCI總線有32bit、64bi
2008-06-16 14:24:07147

pci總線協(xié)議

pci總線協(xié)議: This document contains the formal specifications of the protocol, electrical
2008-12-09 14:00:2936

基于PCI總線流水式高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

目前基于PCI總線的高速數(shù)據(jù)采集系統(tǒng),大多采用高速A/D,CPLD或FPGA,FIFO或雙端口RAM以及通用PCI接口來設(shè)計(jì),其通用性、靈活性差,不能很好地發(fā)揮PCI總線的性能。針對(duì)這些不足,在分析
2009-03-16 18:02:0510

PCI總線及其接口芯片的應(yīng)用

介紹 PCI 總線的特點(diǎn),對(duì)現(xiàn)有的 PCI 總線的接口設(shè)計(jì)方法進(jìn)行分析;介紹 PCI 接口芯片CY7C09449PV的結(jié)構(gòu)及其與數(shù)字信號(hào)處理器TMS320C32之間接口電路的設(shè)計(jì),提出一種基于PCI和 C32的數(shù)據(jù)
2009-04-08 09:53:4226

基于PCI總線的開放性接口設(shè)計(jì)

采用可編程邏輯器件CPLD,分四個(gè)模塊——控制寄存器模塊、PCI控制器狀態(tài)機(jī)模塊、SRAM 控制器模塊和仲裁器模塊,分別完成通信并解析PCI總線PCI狀態(tài)的控制和翻轉(zhuǎn)、負(fù)責(zé)SRAM接口數(shù)
2009-06-01 14:25:2216

基于FPGA的PCI總線接口設(shè)計(jì)

基于FPGA的PCI總線接口設(shè)計(jì)::PCI是一種高性能的局部總線規(guī)范,可實(shí)現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡(jiǎn)要介紹了PCI總線的特點(diǎn)、信號(hào)與命令,提出了一種利用高速FPGA實(shí)現(xiàn)PCI總線
2009-06-25 08:17:1848

PCI總線傳輸?shù)慕K止方式探析

PCI總線傳輸?shù)慕K止方式探析:探討了PCI 總線傳輸?shù)慕K止方式。PCI 總線的主設(shè)備和目標(biāo)設(shè)備都可以終止PCI 傳輸。主設(shè)備和目標(biāo)設(shè)備在終止一次傳輸?shù)耐瑫r(shí)還以信號(hào)的電平組合告知主
2009-06-28 19:32:0722

基于PCI總線的高速數(shù)據(jù)采集接口的設(shè)計(jì)與實(shí)現(xiàn)

PCI 總線接口控制器的設(shè)計(jì)是基于PCI總線的應(yīng)用設(shè)計(jì)的關(guān)鍵所在。本文在介紹PCI9054接口控制器的基礎(chǔ)上,給出了一種通用的高速數(shù)據(jù)采集接口的設(shè)計(jì),并提出了一種新的包括PCI9054單
2009-07-30 15:33:1318

基于VxWorks的PCI總線驅(qū)動(dòng)設(shè)計(jì)

本文在結(jié)合嵌入式實(shí)時(shí)操作系統(tǒng)VxWorks 和PCI總線的特點(diǎn)的基礎(chǔ)上,介紹了PCI總線驅(qū)動(dòng)設(shè)計(jì)的過程,并從充分應(yīng)用VxWorks 卓越的實(shí)時(shí)性和PCI總線靈活的擴(kuò)展性的角度出發(fā),給出了有一定
2009-08-10 09:02:3624

基于PCI總線的多串口通信適配卡設(shè)計(jì)

提供了一種8 路串口轉(zhuǎn)換PCI 總線的設(shè)計(jì)方案。運(yùn)用專用芯片XR17D158 和UART 串口電平轉(zhuǎn)換芯片MAX3238 實(shí)現(xiàn)多路串口和PCI 總線接口轉(zhuǎn)換,并著重介紹了XR17D158 芯片的寄存器配置和8 路UART
2009-08-13 09:53:2966

基于PCI總線的新型數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

本文對(duì)基于PCI 總線的數(shù)據(jù)采集系統(tǒng)硬件及軟件設(shè)計(jì)作了詳細(xì)的說明,設(shè)計(jì)出的數(shù)據(jù)采集系統(tǒng)可以應(yīng)用于諸如數(shù)字示波器、數(shù)字頻譜儀和語音識(shí)別等領(lǐng)域。系統(tǒng)采用了PCI 總線作為
2009-08-15 10:48:2021

基于PCI總線的數(shù)據(jù)采集接口設(shè)計(jì)

PCI 總線是先進(jìn)的高性能32/64 位局部總線,成為微機(jī)總線標(biāo)準(zhǔn)。PCI 總線接口設(shè)計(jì)較其它總線接口設(shè)計(jì)復(fù)雜,本文討論了接口設(shè)計(jì)的方案,選擇CH365 作為接口芯片,描述了數(shù)據(jù)采集
2009-08-19 10:19:5527

基于PCI總線的高速數(shù)據(jù)采集卡的設(shè)計(jì)

本文介紹了一種基于PCI 總線的高速數(shù)據(jù)采集卡的設(shè)計(jì)方案,該方案具有高速度、低成本的優(yōu)點(diǎn)。并給出了PCI 總線控制器的實(shí)現(xiàn)和具體的硬件電路設(shè)計(jì),最后介紹了用Windriver 編寫
2009-08-31 11:51:3319

基于PCI總線的驅(qū)動(dòng)程序設(shè)計(jì)

PCI總線是一種先進(jìn)的局部總線,目前已經(jīng)成為局部總線的新標(biāo)準(zhǔn)。文章主要介紹了WDM驅(qū)動(dòng)程序模型的組成以及工作原理,并且對(duì)其特點(diǎn)做了詳細(xì)的描述。然后給出了一種基于PCI總線
2009-09-02 16:58:0117

PCI總線仲裁器的設(shè)計(jì)及實(shí)現(xiàn)

本文簡(jiǎn)要介紹了PCI 總線的仲裁機(jī)制, 完成了PCI 總線仲裁器核心的設(shè)計(jì)、實(shí)現(xiàn)。通過ModelSim 進(jìn)行了軟件仿真,最后在XILINX 公司的FPGA 上加以了驗(yàn)證。
2009-09-03 08:18:2927

RJ45與PCI總線接口原理圖

RJ45與PCI總線接口原理圖
2009-10-27 18:24:25232

PCI總線目標(biāo)控制器的設(shè)計(jì)

本文在PCI2.2 總線規(guī)范的基礎(chǔ)上,給出了一種PCI 總線目標(biāo)控制器的設(shè)計(jì)方案。重點(diǎn)從控制邏輯和數(shù)據(jù)通路的建立上闡述了目標(biāo)控制器的設(shè)計(jì):用狀態(tài)機(jī)實(shí)現(xiàn)總線訪問操作的復(fù)雜時(shí)
2009-12-12 16:58:2533

PCI總線從設(shè)備控制器的設(shè)計(jì)與實(shí)現(xiàn)

本文重點(diǎn)分析了PCI 總線設(shè)備控制器的設(shè)計(jì)方案。以PCI 總線協(xié)議的分析和理解為基礎(chǔ),對(duì)PCI 總線設(shè)備控制器進(jìn)行了功能分析和結(jié)構(gòu)劃分,對(duì)PCI 總線從設(shè)備控制器的設(shè)計(jì)思路和各個(gè)
2010-01-13 16:57:3749

PCI總線協(xié)議的FPGA實(shí)現(xiàn)及驅(qū)動(dòng)設(shè)計(jì)

PCI總線協(xié)議的FPGA實(shí)現(xiàn)及驅(qū)動(dòng)設(shè)計(jì) 摘要! 采用FPGA技術(shù)! 在公司的flex6000系列芯片上實(shí)現(xiàn)了從設(shè)備模式pci總線的簡(jiǎn)化協(xié)議!并給出了WIndowsx 系統(tǒng)下的虛擬設(shè)備驅(qū)動(dòng)程序
2010-03-12 14:30:2736

#硬聲創(chuàng)作季 33.3-PCI總線

pci總線PCI總線/接口技術(shù)
Mr_haohao發(fā)布于 2022-09-15 22:22:19

PCI總線至UTOPIA接口控制的CPLD設(shè)計(jì)實(shí)現(xiàn)

摘 要: 本文采用Altera的CPLD實(shí)現(xiàn)了PCI總線至UTOPIA接口的邏輯轉(zhuǎn)換控制,為低成本實(shí)現(xiàn)ATM終端奠定了基礎(chǔ)。
2006-03-11 13:16:50864

PCI總線接口定義圖

PCI總線接口定義圖 為32位總線,且可擴(kuò)展為64位,有124個(gè)腳(實(shí)際上去掉4個(gè)定位卡有120引腳),AD線有32條,工作頻率為33MHZ/66MHZ,最大傳輸速率133MB/S???/div>
2008-05-31 14:19:103705

PCI總線原理

PCI總線原理 PCI總線的特點(diǎn):數(shù)據(jù)總線32位,可擴(kuò)充到64位。可進(jìn)行突發(fā)(burst)式傳輸。總線操作與處
2008-12-09 11:30:0513510

基于PCI總線的GP-IB接口電路設(shè)計(jì)

基于PCI總線的GP-IB接口電路設(shè)計(jì) 摘要:?主要介紹作為從設(shè)備如何根據(jù)PCI總線協(xié)議設(shè)計(jì)PCI總線接口電路,從而實(shí)現(xiàn)基于PCI總線的GP-IB接口電路設(shè)計(jì),重點(diǎn)闡述PCI
2008-12-26 15:14:361168

PCI總線定義

PCI總線定義 PCI 是 Peripheral Component Interconnect 的縮寫。接口卡的外觀:PCI 標(biāo)準(zhǔn) 32位/64位 接口卡
2009-02-12 10:37:581455

基于PCI總線數(shù)字信號(hào)處理機(jī)的硬件設(shè)計(jì)

基于PCI總線數(shù)字信號(hào)處理機(jī)的硬件設(shè)計(jì) 以INTEL公司為主推出的PCI總線規(guī)范。采用PCI總線設(shè)備所具有的配置空間以及PCI總線通過橋接電路與CPU相連的技
2009-03-30 12:21:39566

基于PCI總線的高速噪聲檢測(cè)系統(tǒng)

文章介紹了一種基于PCI總線的高速噪聲檢測(cè)系統(tǒng),介紹了采用PCI 9052作為PCI總線接口芯片的數(shù)據(jù)采集部分的設(shè)計(jì)原理,并說明了數(shù)據(jù)采集卡的高速采樣和速率可變的實(shí)現(xiàn)原理,給出了底層
2009-06-16 07:59:44659

基于FPGA的PCI總線接口設(shè)計(jì)

摘 要 :PCI是一種高性能的局部總線規(guī)范,可實(shí)現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡(jiǎn)要介紹了PCI總線的特點(diǎn)、信號(hào)與命令,提出了一種利用高速FPGA實(shí)現(xiàn)PCI總線接口的
2009-06-20 13:13:28936

基于EPLD的PCI總線仲裁器的設(shè)計(jì)與實(shí)現(xiàn)

摘 要: 以自行研制開發(fā)的PCI高速總線背板為背景,系統(tǒng)地論述了PCI總線的仲裁機(jī)制、總線的缺省占用、仲裁信號(hào)協(xié)定及優(yōu)先級(jí)仲裁算法,給出了采用EPLD實(shí)現(xiàn)仲裁器功能的編程設(shè)計(jì)
2009-06-20 13:32:20961

#硬聲創(chuàng)作季 計(jì)算機(jī)組成原理:60.黃莉6.6PCI總線

pci總線PCI總線計(jì)算機(jī)原理
Mr_haohao發(fā)布于 2022-10-16 18:35:08

#微處理器與嵌入式系統(tǒng)設(shè)計(jì) PCI總線

嵌入式pci總線PCI總線
電子技術(shù)那些事兒發(fā)布于 2022-10-20 22:39:08

基于PCI總線多通道數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

基于PCI總線多通道數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 摘 要:基于PCI總線的高速數(shù)據(jù)采集系統(tǒng)是近年來數(shù)據(jù)采集及其傳輸技術(shù)的一個(gè)發(fā)展方向。文中
2009-10-22 17:52:101312

基于PCI總線的CAN卡的設(shè)計(jì)與實(shí)現(xiàn)

基于PCI總線的CAN卡的設(shè)計(jì)與實(shí)現(xiàn) 現(xiàn)場(chǎng)總線CAN(Controller Area Network控制器局域網(wǎng)絡(luò))以其高性能、高可靠性及獨(dú)特的設(shè)計(jì),越來越受到人們的重視和青睞,
2009-10-25 10:54:58816

什么是主板POST/PCI總線/SCSI

什么是主板POST/PCI總線/SCSI  POST:POST(Power-On-Self-Test:上電自檢)是BIOS功能的一個(gè)主要部分。它負(fù)責(zé)完成對(duì)CPU、主板、內(nèi)存、軟硬
2010-02-05 11:42:241140

PCI總線目標(biāo)接口芯片PCI9052及其應(yīng)用

PCI總線目標(biāo)接口芯片PCI9052及其應(yīng)用 摘要:PCI9052是PLX公司繼PCI9050之后新推出的一種低成本的PCI總線目標(biāo)接口芯片,它傳輸速率高,數(shù)據(jù)吞吐量大,
2010-03-03 19:21:582492

PCI總線接口芯片CH365

  PCI總線接口芯片CH365   一、概述   CH365是一個(gè)連接
2010-11-08 17:43:045334

PCI總線底視圖匯總

PCI總線: 為32位總線,且可擴(kuò)展為64位,有124個(gè)腳(實(shí)際上去掉4個(gè)定位卡有120引腳),AD線有32條,工作頻率為33MHZ/66MHZ,最大傳輸速率133MB/S。總線寬度32位(5V
2010-12-17 17:58:06745

PCI總線傳輸?shù)慕K止方式

探討了PCI 總線傳輸?shù)慕K止方式。PCI 總線的主設(shè)備和目標(biāo)設(shè)備都可以終止PCI 傳輸。主設(shè)備和目標(biāo)設(shè)備在終止一次傳輸?shù)耐瑫r(shí)還以信號(hào)的電平組合告知主設(shè)備其不同的終止?fàn)顟B(tài)。主設(shè)備啟
2011-05-18 16:43:4628

一種DSP與PCI總線的接口設(shè)計(jì)

本文介紹的DSP與PCI總線的接 接方案靈活簡(jiǎn)單,減小了布板的復(fù)雜度,簡(jiǎn)化了PCI總線要求的時(shí)序,縮短了開發(fā)周期。采用該方案設(shè)計(jì)的數(shù)據(jù)處理系統(tǒng)工作穩(wěn)定,已應(yīng)用在低頻信號(hào)檢測(cè)領(lǐng)域
2011-08-19 16:11:061660

pcb layout中PCI總線布局布線的看法

在pcb layout中我們可以從下面的幾點(diǎn)來分析一下PCI,PCI總線的布線有什么殊要求,如何做好PCI總線的布線,首先,PCI系統(tǒng)是一個(gè)同步時(shí)序的體統(tǒng),而且是Common clock方式進(jìn)行的。
2011-11-09 15:48:377914

PCI總線IP核(華為的商用)

Xilinx FPGA工程例子源碼:PCI總線IP核(華為的商用)
2016-06-07 14:54:5730

基于PCI總線的DSP系統(tǒng)應(yīng)用程序的更新

基于PCI總線的DSP系統(tǒng)應(yīng)用程序的更新
2017-10-19 11:48:246

PCI總線規(guī)范與其接口

PCI總線規(guī)范與其接口
2017-10-31 09:09:1418

PCI總線的應(yīng)用資料

PCI總線的應(yīng)用資料
2017-10-31 09:10:569

PCI總線的ARINC429接口卡設(shè)計(jì)

PCI總線的ARINC429接口卡設(shè)計(jì)
2017-10-31 10:13:0125

如何設(shè)計(jì)一種以PCI總線為核心的微弱數(shù)據(jù)信號(hào)采集電路?

PCI9054是PLX公司生產(chǎn)的32位,33MHz的PCI總線通用橋接芯片,具有最高132MB/S的突發(fā)傳輸速率,可以將PCI總線復(fù)雜的邏輯控制轉(zhuǎn)換為簡(jiǎn)易的本地總線的邏輯控制。設(shè)計(jì)通過對(duì)PCI總線
2018-08-01 10:52:001171

PCI總線與PXI總線之間的特點(diǎn),性能比較

PCI總線是一種樹型結(jié)構(gòu),并且獨(dú)立于CPU總線,可以和CPU總線并行操作。PCI總線上可以掛接PCI設(shè)備和PCI橋片,PCI總線上只允許有一個(gè)PCI主設(shè)備,其他的均為PCI 從設(shè)備,而且讀寫操作只能在主從設(shè)備之間進(jìn)行,從設(shè)備之間的數(shù)據(jù)交換需要通過主設(shè)備中轉(zhuǎn)。
2018-06-07 15:02:003581

DN155-熱插拔PCI總線

DN155-熱插拔PCI總線
2021-04-25 09:34:5812

基于PCI總線的信號(hào)定義

PCI總線的信號(hào)定義 PCI總線是一條共享總線,在一條PCI總線上可以掛接多個(gè)PCI設(shè)備。這些PCI設(shè)備通過一系列信號(hào)與PCI總線相連,這些信號(hào)由地址/數(shù)據(jù)信號(hào)、控制信號(hào)、仲裁信號(hào)、中斷信號(hào)等多種
2021-07-18 09:55:321981

PCI總線的存儲(chǔ)器讀寫總線事務(wù)

PCI總線的存儲(chǔ)器讀寫總線事務(wù) 總線的基本任務(wù)是實(shí)現(xiàn)數(shù)據(jù)傳送,將一組數(shù)據(jù)從一個(gè)設(shè)備傳送到另一個(gè)設(shè)備,當(dāng)然總線也可以將一個(gè)設(shè)備的數(shù)據(jù)廣播到多個(gè)設(shè)備。在處理器系統(tǒng)中,這些數(shù)據(jù)傳送都要依賴一定的規(guī)則
2021-07-18 10:06:122274

簡(jiǎn)述PCI總線的中斷機(jī)制

PCI總線的中斷機(jī)制 PCI總線使用INTA#、INTB#、INTC#和INTD#信號(hào)向處理器發(fā)出中斷請(qǐng)求。這些中斷請(qǐng)求信號(hào)為低電平有效,并與處理器的中斷控制器連接。在PCI體系結(jié)構(gòu)中,這些中斷信號(hào)
2021-07-18 10:10:402450

怎樣把PCI總線速度鎖定

怎樣把PCI總線速度鎖定? PCI總線速度鎖定是指限制PCI總線傳輸速度的方法。當(dāng)系統(tǒng)中出現(xiàn)某些硬件兼容性問題或者不穩(wěn)定性問題時(shí),鎖定PCI總線速度可能是一個(gè)有效的解決方案。在本文中,我們將詳細(xì)介紹
2023-09-02 15:12:391194

已全部加載完成