小弟最近在做一個數(shù)字下變頻和脈沖壓縮的仿真,現(xiàn)在一點頭緒都沒有,有沒有大神指教一下方向的。希望大神不吝賜教,或者是有源代碼能分享一下,跪謝了。
2017-03-11 10:50:24
分享一個不錯的高性能數(shù)字ANC主動降噪方案
2021-06-17 10:55:27
可滿足高性能數(shù)字接收機(jī)動態(tài)性能要求的ADC和射頻器件有哪些?
2021-05-28 06:45:13
影響,測量精度不高;而數(shù)字式頻譜分析儀由于其基于數(shù)字濾波器,故而形狀因子小,頻率分辨率高,穩(wěn)定性好,可以獲得很窄的分析帶寬,而測量精度較高;而且由于它基于高速ADC技術(shù)、數(shù)字信號處理技術(shù)、FFT分析等進(jìn)行
2019-06-05 06:30:45
近年來,軟件無線電已經(jīng)成為通信領(lǐng)域一個新的發(fā)展方向,數(shù)字下變頻技術(shù)(Digital Down Converter-DDC)是軟件無線電的核心技術(shù)之一,也是計算量最大的部分?;贔PGA的DDC
2019-10-12 08:17:00
基于FPGA設(shè)計了一高速數(shù)字下變頻系統(tǒng),在設(shè)計中利用并行NCO和多相濾波相結(jié)合的方法有效的降低了數(shù)據(jù)的速率,以適合數(shù)字信號處理器件的工作頻率。
2019-09-26 07:06:35
采用ADC(LTC2208)、FPGA和SDRAM(HY57V561620)設(shè)計高速的數(shù)據(jù)采集及正交下變頻系統(tǒng),其中數(shù)據(jù)采樣速率90MSPS;實現(xiàn)70M中頻的數(shù)字正交下變頻…………請求大牛的幫助啊,我是小菜鳥,這方面還需要你們的大力提攜啊,萬分感謝
2014-04-01 10:44:33
數(shù)字上變頻/下變頻(DUC/DDC)是數(shù)字中頻設(shè)計的重要組成部分,其功能是將基帶信號經(jīng)過內(nèi)插濾波后變到中頻的頻率,或者將中頻的信號經(jīng)過抽取濾波后降到基帶的頻率上。
2019-08-21 06:24:03
數(shù)字上變頻/下變頻(DUC/DDC)是數(shù)字中頻設(shè)計的重要組成部分,其功能是將基帶信號經(jīng)過內(nèi)插濾波后變到中頻的頻率,或者將中頻的信號經(jīng)過抽取濾波后降到基帶的頻率上。本文的主要目的就是介紹多天線多載波數(shù)字上下變頻的FPGA實現(xiàn)方法,以及Altera提供的一種數(shù)字信號處理的工具,DSP BUILDER。
2019-09-25 08:22:51
數(shù)字上變頻/下變頻(DUC/DDC, digital up convert/ digital down convert)是數(shù)字中頻設(shè)計的重要組成部分,其功能是將基帶信號經(jīng)過內(nèi)插濾波后變到中頻的頻率
2019-08-09 06:52:39
如何成功實現(xiàn)高性能數(shù)字無線電?
2021-05-24 06:25:47
軟硬件相結(jié)合的方式進(jìn)行,把計算量最大的數(shù)字下變頻和抽取系統(tǒng)用專門的硬件芯片實現(xiàn),其原理仍然通過多類濾波器的分組級聯(lián)實現(xiàn)。盡管目前的硬件DDC芯片已經(jīng)可以達(dá)到很高的性能要求,但終究與軟件無線電的思想相悖
2009-10-23 10:26:53
IF。該高性能雙平衡混頻器可用于上變頻或下變頻。該混頻器采用2 mm × 3 mm、12引腳小型QFN封裝,提供23 dBm IIP3和14 dBm P1dB。采用3.3 V電源供電時,混頻器功耗為132
2021-01-08 07:58:43
針對頻分復(fù)用(FDM) 應(yīng)用進(jìn)行額外濾波。高性能GSPS ADC現(xiàn)將數(shù)字下變頻(DDC)功能在信號鏈中進(jìn)一步提升,以使其位于基于賽靈思FPGA的設(shè)計解決方案的ADC之中。該方案為高速系統(tǒng)架構(gòu)師提供了多種
2019-07-29 07:14:03
,因為關(guān)于樣本的信息要到ADC處理完信號之后才能確定?,F(xiàn)在,高性能GSPS ADC讓數(shù)字下變頻(DDC)功能在信號鏈中前移,進(jìn)駐到ADC內(nèi)部。這就給高速系統(tǒng)架構(gòu)師提供了多種新的設(shè)計選擇。然而,這一功能
2018-10-26 11:16:21
的全部帶寬,因為關(guān)于樣本的信息要到ADC處理完信號之后才能確定。 現(xiàn)在,高性能GSPS ADC讓數(shù)字下變頻(DDC)功能在信號鏈中前移,進(jìn)駐到ADC內(nèi)部。這就給高速系統(tǒng)架構(gòu)師提供了多種新的設(shè)計選擇
2018-08-06 06:40:16
本文介紹了一種應(yīng)用于數(shù)字化中頻頻譜分析儀的數(shù)字下變頻電路,整個電路基于FPGA實現(xiàn),結(jié)構(gòu)簡單,易于編程實現(xiàn)。
2021-04-15 06:21:22
RF:2.401GHz~2.473GHz IF: 中頻輸出大概在70M左右射頻輸入頻率范圍如上所示。求助下變頻芯片推薦
2012-03-14 19:01:37
、處理并消耗功率傳輸寬帶頻譜的效率很低。沒有必要在后期處理中使用大量FPGA收發(fā)器來抽取和過濾寬帶數(shù)據(jù)。高性能GSPS ADC讓數(shù)字下變頻(DDC)進(jìn)駐到ADC內(nèi)部。減少JESD204B ADC輸出通道數(shù)可以最大限度地降低數(shù)據(jù)速率和系統(tǒng)布局的復(fù)雜度。
2019-07-22 08:41:38
簡要闡述數(shù)字下變頻器的發(fā)展和更新
2021-05-19 06:22:14
高性能和高可用性鏈路的需求。電信通的運營經(jīng)理說:“我們在這期間出現(xiàn)的機(jī)會數(shù)量感到驚訝?!拔覀冄芯苛艘恍┨娲桨?,但是在考慮產(chǎn)品的成本和可用性的同時,快速提供所需的額外帶寬的唯一方法是使用Mimosa
2017-03-13 10:50:42
數(shù)字濾波器的實現(xiàn)一般有哪幾條途徑?寬帶無線通信的數(shù)字上下變頻是什么?濾波器的輸入數(shù)據(jù)流有什么特點?
2021-04-14 06:21:44
GC5016及其結(jié)構(gòu)是什么?怎樣去設(shè)計GC5016數(shù)字上下變頻系統(tǒng)的硬件部分?怎樣去設(shè)計GC5016數(shù)字上下變頻系統(tǒng)的軟件部分?
2021-05-24 06:49:59
傳遞函數(shù)在目標(biāo)窄帶內(nèi)具有低陷的非平坦形狀。在此帶中,CTSD ADC的工作性能最高,并且SNRFS達(dá)到最大。
ad6676是一款新型CTSD IF接收器子系統(tǒng),在20-160MHz可調(diào)諧頻帶上,其噪聲
2023-12-11 08:14:37
討論了軟件無線電接收機(jī)中
數(shù)字下變頻處理技術(shù)中的CIC抽取濾波器結(jié)構(gòu)原理,
分析了CIC濾波器級聯(lián)ISOP濾波器進(jìn)行抽取濾波的設(shè)計技術(shù)。驗證了ISOP濾波器對CIC濾波器帶內(nèi)衰減補(bǔ)償?shù)挠?/div>
2009-05-26 20:44:2121 本文介紹了數(shù)字下變頻的組成結(jié)構(gòu),并通過一個具體的實例,給出了FPGA 實現(xiàn)的具體過程。
2009-11-30 14:11:5234 FPGA在軟件無線電中的工程應(yīng)用之數(shù)字上下變頻篇
2010-02-09 11:10:3659 在微型SAR 實時成像樣機(jī)的設(shè)計中,對雷達(dá)回波在中頻進(jìn)行采樣,然后采用數(shù)字下變頻技術(shù)實現(xiàn)正交解調(diào),可以減少系統(tǒng)的復(fù)雜性,提高雷達(dá)的數(shù)字化程度和性能。該文針對微型SAR 方
2010-02-09 11:59:4517 介紹了一種基于新型FPGA的高速數(shù)字下變頻的實現(xiàn)方法,它充分利用數(shù)字下變頻的優(yōu)化算法以及FPGA領(lǐng)域的新技術(shù),去除由于數(shù)據(jù)速率過高而造成的各種瓶頸,極大地減少了計算量和FPG
2010-07-02 16:49:2421 數(shù)字下變頻是軟件無線電系統(tǒng)的重要組成部分,主要完成對信號的混頻、濾波、抽取和整形等工作,包括數(shù)字混頻模塊和抽取濾波模塊。在數(shù)字下變頻系統(tǒng)實現(xiàn)方案中,輸入的模擬
2010-11-02 15:26:2748 基于FPGA芯片Stratix II EP2S60F672C4設(shè)計了一個適用于寬帶數(shù)字接收機(jī)的帶寬可變的數(shù)字下變頻器(VB-DDC)。該VB-DDC結(jié)合傳統(tǒng)數(shù)字下變頻結(jié)構(gòu)與多相濾波結(jié)構(gòu)的優(yōu)點,實現(xiàn)了對輸入中頻信
2010-11-11 15:56:5457 針對傳統(tǒng)正交數(shù)字下變頻器結(jié)構(gòu)計算效率低,首先介紹一種基于混頻器后置的改進(jìn)方法,該方法只能使得
2010-11-25 17:06:3936
數(shù)字接收機(jī)中高性能ADC和射頻器件的動態(tài)性能要求
今天的基站系統(tǒng)不得不
2006-05-07 13:41:541369 數(shù)字下變頻器中坐標(biāo)變換模塊的ASIC實現(xiàn)
1.引言 數(shù)字下變頻(DDC)技術(shù)是軟件無線電接收機(jī)的核心技術(shù)。其基本功能是從輸人的寬帶高速數(shù)字信
2007-08-15 16:32:541249 ATV信號下變頻器
該射頻
2009-09-14 10:41:452206 高性能∑-ΔADC-MAX1403的原理及應(yīng)用
MAX1403是一種18位、過采樣的ADC芯片,它利用∑-Δ調(diào)制器和數(shù)字濾流器可實現(xiàn)真正的16位轉(zhuǎn)換精度
2009-12-07 22:02:21914 數(shù)字下變頻是軟件無線電系統(tǒng)的重要組成部分,主要完成對信號的混頻、 濾波、抽取和整形等工作,包括數(shù)字混頻模塊和抽取濾波模塊。在數(shù)字下變頻系 統(tǒng)實現(xiàn)方案中,輸入的模擬中
2011-03-29 10:02:4796 電路功能與優(yōu)勢 本電路提供一種高性能、雙通道IF采樣接收機(jī);在基站術(shù)語中,它也稱為主接收機(jī)和分集接收機(jī)。該下變頻接收機(jī)使用153.6 MHz的單IF頻率,內(nèi)置一個雙通道下變頻混頻器
2011-03-31 09:48:1928 本文以某雷達(dá)對抗偵察數(shù)字接收機(jī)為例,介紹一種基于TI公司的DSP TMS320C6416的數(shù)字下變頻器。
2011-08-09 11:15:542425 寬帶短波信道模擬器是一種運用仿真技術(shù)對真實的短波信道進(jìn)行模擬的儀器。首先指出數(shù)字下變頻在寬帶短波信道模擬器中的作用。然后,闡述了數(shù)字下變頻中的數(shù)控振蕩器、CIC 濾波器
2011-09-15 18:30:211669 闡述了雷達(dá)中頻正交采樣的原理,研究了使用System Generator實現(xiàn)數(shù)字下變頻的一種自頂向下的新型設(shè)計方法。在Simulink中進(jìn)行了功能仿真驗證.
2012-02-09 15:13:4846 FPGA在軟件無線電中的工程應(yīng)用之數(shù)字上下變頻篇
2016-04-25 09:38:108 基于FPGA的DDC數(shù)字下變頻設(shè)計,有興趣的同學(xué)可以下載學(xué)習(xí)
2016-04-27 16:18:1259 一種基于流水線DA算法的數(shù)字下變頻器_周云
2017-01-07 22:14:032 數(shù)字下變頻程序,可直接用于項目
2017-08-30 08:45:2423 功能模塊并組成模塊庫。在具體應(yīng)用時,優(yōu)化配置各個模塊來滿足具體無線通信系統(tǒng)性能的要求。 數(shù)字下變頻技術(shù)在移動通信、數(shù)字廣播、電視等領(lǐng)域具有重要應(yīng)用價值。
2017-11-22 09:09:565706 高性能GSPSADC為基于賽靈思FPGA的設(shè)計解決方案帶來板載DDC功能 寬帶每秒數(shù)千兆個樣本(GSPS)模數(shù)轉(zhuǎn)換器(ADC) 為高速采集系統(tǒng)帶來眾多性能優(yōu)勢。這些ADC在高采樣率和輸入帶寬下提供
2017-11-22 18:44:01343 數(shù)字上變頻/下變頻(DUC/DDC)是數(shù)字中頻設(shè)計的重要組成部分,其功能是將基帶信號經(jīng)過內(nèi)插濾波后變到中頻的頻率,或者將中頻的信號經(jīng)過抽取濾波后降到基帶的頻率上。本文的主要目的就是介紹多天線多載波數(shù)字
2017-11-25 02:31:01259 下變頻率芯片GC5016同時實現(xiàn)寬帶和窄帶信號的變頻;采用FPGA實現(xiàn)對寬/窄帶數(shù)據(jù)的接收和存儲,存儲后數(shù)據(jù)使用高性能 DSP 芯片C6455實現(xiàn)對這些數(shù)據(jù)的處理。文中詳細(xì)介紹了該系統(tǒng)的軟硬件設(shè)計方法。
2017-12-05 09:49:313044 數(shù)字上變頻/下變頻(DUC/DDC)是數(shù)字中頻設(shè)計的重要組成部分,其功能是將基帶信號經(jīng)過內(nèi)插濾波后變到中頻的頻率,或者將中頻的信號經(jīng)過抽取濾波后降到基帶的頻率上。本文的主要目的就是介紹多天線多載波數(shù)字上下變頻的FPGA實現(xiàn)方法,以及Altera提供的一種數(shù)字信號處理的工具,DSP BUILDER。
2019-03-13 15:16:581743 重新思考快速寬頻ADC中的數(shù)字下變頻
2018-04-23 10:41:121 本文介紹了基于0.18μm CMOS工藝的802.11a無線局域網(wǎng)1GHz頻段正交下變頻電路的設(shè)計方法。該設(shè)計采用源級退化和電流注入的方法對傳統(tǒng)的吉爾伯特混頻單元進(jìn)行改進(jìn),實現(xiàn)了高性能下變頻器。
2019-05-23 08:28:002499 數(shù)字上變頻/下變頻(DUC/DDC)是數(shù)字中頻設(shè)計的重要組成部分,其功能是將基帶信號經(jīng)過內(nèi)插濾波后變到中頻的頻率,或者將中頻的信號經(jīng)過抽取濾波后降到基帶的頻率上。本文的主要目的就是介紹多天線多載波數(shù)字
2018-09-15 04:57:002800 高性能RX和DPD集成RF前端,包括LNA、μW下變頻器、LO和14位四通道ADC,具有相位同步功能,可為大型數(shù)據(jù)轉(zhuǎn)換器陣列提供時鐘
2019-06-14 06:01:003355 整個軟件無線電系統(tǒng)的穩(wěn)定性產(chǎn)生直接影響。采用專用DDC器件完成數(shù)字下變頻,雖具有抽取比大、性能穩(wěn)定等優(yōu)點,但價格昂貴,靈活性不強(qiáng),不能充分體現(xiàn)軟件無線電的優(yōu)勢。FPGA工藝發(fā)展迅速,處理能力大大
2020-08-06 15:31:17728 系統(tǒng)先將射頻信號模擬混頻至統(tǒng)一的中頻信號,使用ADC器件對其采樣,采樣后的中頻信號經(jīng)過數(shù)字下變頻器即圖中的DDC模塊變?yōu)榈退俚幕鶐盘栐偎屯鵇SP進(jìn)行實時信號處理它在整個軟件無線電系統(tǒng)中的主要作用
2020-09-01 16:02:007 研究了高倍抽取的數(shù)字下變頻設(shè)計,重點分析了基于級聯(lián)積分梳狀濾波器和級聯(lián)半帶濾波器的多級抽樣頻率算法。并提出了用最新的Systemgenerator軟件實現(xiàn)FPGA 的設(shè)計、仿真方案,縮短了開發(fā)周期
2020-11-05 17:04:5514 數(shù)字上/下變頻器簡介:VersaCOMM?可重構(gòu)數(shù)字轉(zhuǎn)換器
2021-05-12 20:53:040 AD6636:150 MSPS、寬帶、數(shù)字下變頻器(DDC)數(shù)據(jù)表
2021-05-27 20:46:494 基于FPGA的DDC(數(shù)字下變頻)設(shè)計與實現(xiàn)(電源技術(shù)審稿費多少)-該文檔為基于FPGA的DDC(數(shù)字下變頻)設(shè)計與實現(xiàn)講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
2021-09-15 12:04:2228 基于FPGA的數(shù)字下變頻器(DDC)的設(shè)計(ups電源技術(shù)轉(zhuǎn)讓)-基于FPGA的數(shù)字下變頻器(DDC)的設(shè)計.適合新手學(xué)習(xí)參考
2021-09-16 11:43:5237 在本文的第一部分“數(shù)字下變頻器——第1部分”中,我們探討了行業(yè)對更高頻率RF頻段采樣的推動,以及數(shù)字下變頻器(DDC)如何實現(xiàn)這種類型的無線電架構(gòu)。討論了與AD9680系列產(chǎn)品中的DDC相關(guān)的幾個技術(shù)方面。
2023-01-05 14:28:211997 應(yīng)用設(shè)計的上/下變頻器,它由混頻器、內(nèi)部LO以及可選的中頻和射頻濾波器組成,內(nèi)部LO具有出色的相位噪聲性能。虹科TYMTEK UD Box可以被配置為上變頻器、下變頻器或兩者同時進(jìn)行。 虹科上/下變頻器TYMTEK
2023-04-10 10:12:080 下變頻器(Downconverter)用于將高頻信號轉(zhuǎn)換為較低頻率的信號。輸入信號的幅度(即信號的電壓或功率級別)會對下變頻的影響產(chǎn)生以下幾個方面的影響。
2023-06-07 10:18:25544 回想一下示例中,AD9680-500的工作輸入時鐘為491.52 MHz,模擬輸入頻率為150.1 MHz。AD9680設(shè)置為使用數(shù)字下變頻器(DDC),具有實輸入、復(fù)數(shù)輸出、155 MHzNCO
2023-06-30 15:18:00717 在本例中,我們將介紹AD9680-500,其工作輸入時鐘為491.52 MHz,模擬輸入頻率為150.1 MHz。AD9680將設(shè)置為使用數(shù)字下變頻器(DDC),具有實際輸入、復(fù)數(shù)輸出、155
2023-06-30 15:20:25747 電子發(fā)燒友網(wǎng)站提供《數(shù)字下變頻在人工智能引擎上的實現(xiàn)應(yīng)用說明.pdf》資料免費下載
2023-09-13 15:06:310
評論
查看更多