電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>采用CPLD的MAX1032采樣控制的實(shí)現(xiàn)方法

采用CPLD的MAX1032采樣控制的實(shí)現(xiàn)方法

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴

評論

查看更多

相關(guān)推薦

采用CPLD器件MAX7128實(shí)現(xiàn)溫度控制系統(tǒng)的應(yīng)用設(shè)計(jì)

復(fù)雜,分離元件較多,結(jié)構(gòu)較為封閉等問題。隨著CPLD器件的大規(guī)模運(yùn)用,采用CPLD器件可簡化控制系統(tǒng)的硬件結(jié)構(gòu)。本文設(shè)計(jì)了一種以8051單片機(jī)為核心的溫度控制系統(tǒng),該系統(tǒng)的控制部分由CPLD來完成,針對不同的控制對象可采用不同的控制算法,因此該控制系統(tǒng)具有結(jié)構(gòu)開放、成本低廉、性能可靠等特點(diǎn)。
2020-11-17 10:42:091819

14位逐次逼近型模數(shù)轉(zhuǎn)換器ADCMAX1032相關(guān)資料下載

14位逐次逼近型模數(shù)轉(zhuǎn)換器ADCMAX1032資料下載內(nèi)容主要介紹了:MAX1032引腳功能MAX1032內(nèi)部方框圖MAX1032功能和特性MAX1032工作原理
2021-03-26 06:27:18

1032

1032
2023-03-28 13:16:45

CPLD和Sram控制液晶屏,請問CPLD和液晶屏還有Sram是一個(gè)什么樣的邏輯關(guān)系

最近想做一個(gè)液晶屏驅(qū)動(dòng)板,采用CPLD+Sram的方案,性價(jià)比高,芯片也不貴,做好驅(qū)動(dòng)板之后,可以用單片機(jī)控制驅(qū)動(dòng)板來最終實(shí)現(xiàn)控制液晶屏顯示,CPLD采用EPM240Sram采用
2019-02-25 20:28:54

MAX1032

MAX1032 - 8- and 4-Channel, ?±3 x VREF Multirange Inputs, Serial 14-Bit ADCs - Maxim Integrated Products
2022-11-04 17:22:44

采用CPLD實(shí)現(xiàn)32 bit 33 MHzPCI從設(shè)備接口

充分利用了邏輯資源,還能使系統(tǒng)設(shè)計(jì)顯得更加緊湊。文中主要介紹了采用CPLD實(shí)現(xiàn)32 bit 33MHzPCI從設(shè)備接口的設(shè)計(jì)方法,該從設(shè)備接口模塊遵從PCI規(guī)范2.2版,實(shí)現(xiàn)了資源的自動(dòng)配置,支持突發(fā)傳輸
2019-06-20 05:00:03

采用CPLD實(shí)現(xiàn)ADS8323與高速FIFO接口電路

FIFO芯片。芯片的存儲(chǔ)空間是2K×9 bit,讀寫時(shí)間最小是10ns。其主要的控制管腳功能如表1所示。3.接口電路的CPLD實(shí)現(xiàn)通過上面的介紹,可以大致歸納出接口電路需要實(shí)現(xiàn)的主要功能如下:(1)將A/D
2019-05-23 05:01:08

DSP芯片和外圍電路怎么實(shí)現(xiàn)賽車剎車系統(tǒng)?

本文在硬件電路設(shè)計(jì)上采用DSP芯片和外圍電路構(gòu)成速度捕獲電路,電機(jī)驅(qū)動(dòng)控制采用控制芯片和外圍電路構(gòu)成了電流采樣、過流保護(hù)、壓力調(diào)節(jié)等電路,利用CPLD實(shí)現(xiàn)無刷直流電機(jī)的轉(zhuǎn)子位置信號的邏輯換相。在
2020-03-10 08:06:22

LMV1032UP-25/NOPB和LMV1032UR-25/NOPB有什么區(qū)別?

Hi TI,產(chǎn)品采用LMV1032-25進(jìn)行MIC的信號放大,我在官網(wǎng)上看到有兩個(gè)型號,LMV1032UP-25/NOPB和LMV1032UR-25/NOPB,請問兩者有什么區(qū)別?還有兩個(gè)型號的封裝為DSBGA(YPC)和DSBGA(YPD),請幫忙解釋一下,謝謝~
2019-08-09 10:04:41

MCU+CPLD/FPGA實(shí)現(xiàn)GPIO擴(kuò)展與控制的資料大合集

立題簡介:內(nèi)容:MCU+CPLD/FPGA實(shí)現(xiàn)GPIO擴(kuò)展與控制;來源:實(shí)際得出;作用:MCU+CPLD/FPGA實(shí)現(xiàn)GPIO擴(kuò)展與控制;仿真環(huán)境:Quartus II 11.0;日期
2021-11-04 07:42:16

CPLDMAX V 5M160ZE64燒錄問題

各位大俠,小弟CPLD/FPGA新手,遇到燒錄不保存問題,詳細(xì)描述如下:芯片型號:Altera MAX V 5M160ZE64Quartus版本:Quartus II 14.1問題描述:1
2015-07-21 10:40:23

【下載】《從零開始學(xué)CPLD和Verilog HDL編程技術(shù)》

、采用查找表的FPGA的工作原理第三節(jié) Altera系列CPLD介紹一、MAX7000系列器件簡介二、MAX7000系列器件的結(jié)構(gòu)三、MAX7000系列器件功能描述第四節(jié) Xilinx系列CPLD介紹······下載鏈接:`
2018-03-30 15:07:50

什么時(shí)候可以采用CPLD作為微控制器的輔助器件?

什么時(shí)候適合采用CPLD替代微控制器?什么時(shí)候可以采用CPLD作為微控制器的輔助器件?
2021-04-28 06:16:59

在DSP平臺(tái)下對多路交流信號采樣時(shí)采用的一種異步采樣方法介紹

本文介紹了一種在DSP平臺(tái)下對多路交流信號采樣時(shí)采用的一種異步采樣方法
2021-04-02 07:01:30

基于CPLD的SPI控制器的研究與實(shí)現(xiàn)

我要做基于CPLD的SPI控制器的研究與實(shí)現(xiàn),有沒有會(huì)的人,求教,有什么資料推薦點(diǎn)也行
2013-04-27 14:37:53

基于MAX+plusⅡ開發(fā)平臺(tái)的EDA設(shè)計(jì)方法

,系統(tǒng)設(shè)計(jì)之后還要進(jìn)行仿真。本系統(tǒng)采用MAX7000S 系列CPLD 芯片,應(yīng)用MAX+plus Ⅱ?qū)Ω鞣N文件從底層到頂層逐個(gè)編譯,再進(jìn)行邏輯仿真。其仿真波形如圖4 所示。仿真之后通過MAX + plus
2008-06-16 08:47:47

基于MAX+plusⅡ開發(fā)平臺(tái)的EDA設(shè)計(jì)方法

組成的。 本設(shè)計(jì)采用10 進(jìn)制計(jì)數(shù)器74160 組件和6 進(jìn)制計(jì)數(shù)器組成。 數(shù)字系統(tǒng)分塊后,需要選擇正確描述系統(tǒng)邏輯功能的方式。 對于所選用的CPLD ,需要用相應(yīng)的設(shè)計(jì)開發(fā)軟件。 如MAX
2008-06-24 13:48:14

基于DSP+CPLD的無刷直流電機(jī)三環(huán)控制設(shè)計(jì)

與準(zhǔn)確性的要求。此處采用TMS320F2812型DSP為主控制芯片,采用EPM3128ATC100-10型CPLD實(shí)現(xiàn)BLDCM的邏輯換相與速度計(jì)算,實(shí)現(xiàn)控制系統(tǒng)的電流環(huán)、速度環(huán)、位置環(huán)的三環(huán)控制。2
2012-12-21 09:35:24

基于DSP和CPLD的空間瞬態(tài)光輻射信號實(shí)時(shí)識(shí)別處理

美國altera公司的max7000s系列cpld芯片epm7128slc84,利用cpld實(shí)現(xiàn)a/d 變速率采樣及其它邏輯控制。
2019-06-25 06:26:46

基于微機(jī)保護(hù)控制接口裝置實(shí)現(xiàn)CPLD抗干擾設(shè)計(jì)

使用方便性和編程的保密性均優(yōu)于FPGA。 微機(jī)保護(hù)系統(tǒng)中的數(shù)字組合邏輯電路和時(shí)序邏輯電路規(guī)模均不大,宜采用CPLD芯片實(shí)現(xiàn),有利于微機(jī)保護(hù)系統(tǒng)的微型化和智能化設(shè)計(jì)。 微機(jī)保護(hù)裝置控制接口設(shè)計(jì) 微機(jī)保護(hù)
2019-04-25 07:00:04

如何采用CPLD實(shí)現(xiàn)數(shù)字控制PWM信號?

直流電動(dòng)機(jī)的PWM控制原理是什么?如何采用CPLD實(shí)現(xiàn)數(shù)字控制PWM信號?如何利用CPLD技術(shù)實(shí)現(xiàn)了邏輯和時(shí)序的控制?
2021-05-07 06:03:34

如何采用CPLD實(shí)現(xiàn)數(shù)字濾波及抗干擾?

采用CPLD實(shí)現(xiàn)信號濾波及抗干擾的方法,看完你就懂了
2021-04-13 06:40:47

如何采用CPLD和單片機(jī)實(shí)現(xiàn)任意波形發(fā)生器的設(shè)計(jì)?

請問如何采用CPLD和單片機(jī)實(shí)現(xiàn)任意波形發(fā)生器的設(shè)計(jì)?
2021-04-22 06:29:10

如何采用CPLD技術(shù)來實(shí)現(xiàn)120MHz高速A/D采集卡的設(shè)計(jì)?

本文將詳細(xì)論述采用CPLD技術(shù)來實(shí)現(xiàn)120MHz高速A/D采集卡的設(shè)計(jì)方法,該采集卡具有包括負(fù)延遲觸發(fā)在內(nèi)的多種觸發(fā)方式,采用CPLD復(fù)雜可編程邏輯器件(又稱FPGA)EPM7128SQC100-7和AD公司的高速模數(shù)轉(zhuǎn)換器(A/D)AD9054BST-135來實(shí)現(xiàn)。
2021-04-30 06:27:01

如何采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)?

如何采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)?
2021-05-07 06:21:24

如何用CPLD器件實(shí)現(xiàn)DAGC運(yùn)算?

數(shù)字增益控制電路的原理是什么如何用CPLD器件實(shí)現(xiàn)DAGC運(yùn)算?數(shù)控衰減器在中頻電路中引入的沖擊振蕩問題數(shù)控衰減器的實(shí)現(xiàn)方法
2021-04-08 06:02:44

如何用單片機(jī)和CPLD實(shí)現(xiàn)步進(jìn)電機(jī)的控制

步進(jìn)電機(jī)原理是什么如何用單片機(jī)和CPLD實(shí)現(xiàn)步進(jìn)電機(jī)的控制
2021-04-29 07:03:56

怎么實(shí)現(xiàn)基于CPLD的雙屏結(jié)構(gòu)液晶控制器的設(shè)計(jì)?

液晶控制器原理是什么?怎么實(shí)現(xiàn)基于CPLD的雙屏結(jié)構(gòu)液晶控制器的設(shè)計(jì)?
2021-06-04 06:09:55

怎么實(shí)現(xiàn)基于CPLD的異步串行通訊控制器的設(shè)計(jì)?

本文在對異步串行通信協(xié)議進(jìn)行分析的基礎(chǔ)上,根據(jù)實(shí)際工程的需要,對異步串行通信控制器進(jìn)行了詳細(xì)設(shè)計(jì),并結(jié)合CPLD器件,采用VHDL語言,對設(shè)計(jì)方案進(jìn)行了實(shí)現(xiàn)和驗(yàn)證,通過最后時(shí)序仿真的波形圖得出
2021-05-28 06:53:11

怎么實(shí)現(xiàn)基于DSP芯片和CPLD的剎車控制系統(tǒng)設(shè)計(jì)?

本文在硬件電路設(shè)計(jì)上采用DSP 芯片和外圍電路構(gòu)成速度捕獲電路,電機(jī)驅(qū)動(dòng)控制采用控制芯片和外圍電路構(gòu)成了電流采樣、過流保護(hù)、壓力調(diào)節(jié)等電路,利用CPLD實(shí)現(xiàn)無刷直流電機(jī)的轉(zhuǎn)子位置信號的邏輯換相
2021-05-12 06:44:08

怎么采用CPLD實(shí)現(xiàn)開放式四軸運(yùn)動(dòng)控制器的設(shè)計(jì)?

本文提出了一種不采用在板處理器而以PC機(jī)微處理器為控制核心的開放式四軸運(yùn)動(dòng)控制器,該運(yùn)動(dòng)控制采用ALTERA公司的復(fù)雜可編程門陣列(CPLD)EPF6016實(shí)現(xiàn)硬件管理功能,硬件的功能可以通過軟件配置,而應(yīng)用層的功能如運(yùn)動(dòng)軌跡規(guī)劃和伺服控制等均由PC機(jī)完成。
2021-04-15 06:09:21

智能剎車控制系統(tǒng)的軟硬件怎么設(shè)計(jì)?

本文在硬件電路設(shè)計(jì)上采用DSP 芯片和外圍電路構(gòu)成速度捕獲電路,電機(jī)驅(qū)動(dòng)控制采用控制芯片和外圍電路構(gòu)成了電流采樣、過流保護(hù)、壓力調(diào)節(jié)等電路,利用CPLD實(shí)現(xiàn)無刷直流電機(jī)的轉(zhuǎn)子位置信號的邏輯換相
2019-08-12 08:15:55

步進(jìn)電機(jī)控制通常采用什么方法實(shí)現(xiàn)?

步進(jìn)電機(jī)控制通常采用什么方法實(shí)現(xiàn)?
2021-09-30 07:15:35

等效時(shí)間采樣技術(shù)的原理作用及采用FPGA器件實(shí)現(xiàn)系統(tǒng)的設(shè)計(jì)

成像技術(shù)中采集信號的周期是由發(fā)送信號的周期決定, 而對于其他復(fù)雜周期信號的周期獲得可以通過所采用方法獲得。等效時(shí)間采樣技術(shù)的原理作用及采用FPGA器件實(shí)現(xiàn)系統(tǒng)的設(shè)計(jì)圖2 系統(tǒng)方案框圖2.2 等效時(shí)間
2020-10-21 16:43:20

請教CPLD下載

會(huì)對電路的實(shí)現(xiàn)產(chǎn)生何種影響?是否可器件有關(guān)系?問題2,請問如圖一所示的試驗(yàn)電路,在MAX7000S及MAX3000A系列的CPLD中是否可以如此使用?如果不可以請問原因是什么?問題3,此電路下載
2011-11-22 09:22:54

請問如何實(shí)現(xiàn)CPLD遙控編程?

XC9500系列CPLD器件是什么?XC9500系列CPLD器件遙控編程的實(shí)現(xiàn)方法有哪些?如何實(shí)現(xiàn)CPLD遙控編程?
2021-04-27 07:15:42

基于CPLD 的步進(jìn)電機(jī)控制介紹

敘述基于CPLD 的步進(jìn)電機(jī)的控制,采用VHDL 語言實(shí)現(xiàn)控制,并在MAXPLUS2 下實(shí)現(xiàn)理想的仿真效果。該控制采用CPLD 作為核心器件,減少分立元件使用,在實(shí)時(shí)性和靈活性等性能上都有
2009-04-02 17:14:1936

基于CPLD的溫度采集系統(tǒng)的設(shè)計(jì)

本文介紹了一種基于CPLD的溫度采集系統(tǒng)的設(shè)計(jì)方法,設(shè)計(jì)分為溫度采集和LED顯示兩個(gè)功能模塊。與常用溫度采集系統(tǒng)相比,本設(shè)計(jì)采用高精度數(shù)字溫度傳感器MAX6627與CPLD控制芯片E
2009-07-07 13:44:5622

CPLD實(shí)現(xiàn)DSP與背板VME總線之間的連接

介紹了采用CPLD 實(shí)現(xiàn)DSP 芯片TMS320C6713 和背板VME 總線之間高速數(shù)據(jù)傳輸?shù)南到y(tǒng)設(shè)計(jì)方法。設(shè)計(jì)中采用VHDL 語言對CPLD 進(jìn)行編程。同時(shí)由于CPLD 的現(xiàn)場可編程特性,增強(qiáng)了整個(gè)系統(tǒng)
2009-08-15 08:39:2351

基于CPLD的彩燈控制

本文以MAX+PLUSⅡ軟件為開發(fā)平臺(tái),利用CPLD器件設(shè)計(jì)了一種新型彩燈控制器。該控制器具有控制路數(shù)多、功能可擴(kuò)展、圖案可控制等特點(diǎn)。近年來,出現(xiàn)了一系列生命力強(qiáng)、應(yīng)用廣
2009-08-17 10:50:4133

基于CPLD控制器冗余設(shè)計(jì)

冗余技術(shù)是控制系統(tǒng)實(shí)現(xiàn)高可靠性的有效方法之一。文章給出了一種具有冗余切換功能的嵌入式系統(tǒng)控制器結(jié)構(gòu),并且詳細(xì)介紹了冗余切換管理模塊的CPLD 實(shí)現(xiàn)方法,最后,仿真
2009-08-24 09:48:3714

基于CPLD的某BIT系統(tǒng)研制

介紹了基于CPLD 和EDA 技術(shù)的BIT(機(jī)內(nèi)測試)系統(tǒng)的實(shí)現(xiàn)。本系統(tǒng)以CPLD控制核心,在MAX+PLUSII 環(huán)境下采用VHDL 語言實(shí)現(xiàn)了系統(tǒng)接口及測頻電路。該系統(tǒng)具有集成度高、靈活性強(qiáng)、易于開
2009-09-03 09:30:519

基于CPLD的Flash讀取控制的設(shè)計(jì)與實(shí)現(xiàn)

        在使用Flash 存儲(chǔ)數(shù)據(jù)時(shí),有時(shí)需要對其設(shè)計(jì)讀寫控制邏輯。本文介紹了用VHDL 語言在CPLD內(nèi)部編程,實(shí)現(xiàn)對Flash 中數(shù)據(jù)的讀取控制的具體方法,并給出
2009-09-04 09:29:3635

CPLD在LED網(wǎng)絡(luò)控制器中的應(yīng)用

         提出了一種基于CPLD 和專用網(wǎng)絡(luò)芯片的高速網(wǎng)絡(luò)控制器的設(shè)計(jì)方法,并且在LED屏控制實(shí)現(xiàn)。采用具有TOE的AX11015 芯片實(shí)現(xiàn)網(wǎng)絡(luò)的高速傳輸,CP
2009-09-11 09:24:1615

基于CPLD的LED大屏幕視頻控制系統(tǒng)

本文討論了LED 大屏幕視頻控制器單元中的灰度掃描方法,提出了256 級灰度掃描時(shí)的實(shí)現(xiàn)方案,并用CPLD 器件實(shí)現(xiàn)控制電路。由于采用了EDA 工具,降低了設(shè)計(jì)難度,縮短了開發(fā)周朗
2009-12-03 16:25:3426

基于動(dòng)態(tài)跟蹤的CPLD振動(dòng)數(shù)據(jù)采集設(shè)計(jì)

提出了一種基于PLL 的采樣周期動(dòng)態(tài)跟蹤的整周期采樣設(shè)計(jì)方案,采用PLL 與CPLD 技術(shù)設(shè)計(jì)了鎖相環(huán)倍頻電路,實(shí)現(xiàn)采樣周期動(dòng)態(tài)跟蹤與整周期采樣點(diǎn)數(shù)滑動(dòng)可調(diào)。在旋轉(zhuǎn)機(jī)械軸振動(dòng)
2010-01-25 14:18:4014

嵌入式CPU外圍接口電路的CPLD實(shí)現(xiàn)

摘要:介紹了一種采用CPLD實(shí)現(xiàn)嵌入式CPU外圍電路的方法,將數(shù)據(jù)總線、譯碼單元、分頻電路及邏輯電路集成于一片CPLD,大大縮小了印制板的面積并提高了系統(tǒng)可靠性,同時(shí),由于CPLD
2010-05-10 09:23:4929

CPLD 實(shí)現(xiàn)GPIB控制器的設(shè)計(jì)

GPIB 控制器芯片是組建自動(dòng)測試系統(tǒng)的核心,在測試領(lǐng)域應(yīng)用廣泛。本文擬討論用ALTERA公司的低成本CPLD實(shí)現(xiàn) GPIB 控制器的功能。GPIB 控制器芯片的硬件設(shè)計(jì)主要分為狀態(tài)機(jī)的實(shí)現(xiàn)
2010-07-28 17:16:1222

利用CPLD實(shí)現(xiàn)對TH58NVG1S3A控制的研究

文中介紹了東芝公司的2Gbits NAND閃存芯片——TH58NVG1S3A的基本結(jié)構(gòu),闡述了如何利用CPLD芯片——ispLSI 1032E對其進(jìn)行控制,并且給出了部分軟件流程。
2010-08-06 16:31:1010

基于CPLD的清分機(jī)紙幣圖像采集系統(tǒng)

 介紹了基于CPLD的清分機(jī)紙幣圖像采集控制系統(tǒng)。采用接觸式傳感器(CIS)SV233A4W對高速運(yùn)行的鈔票進(jìn)行圖像采樣,并將采樣數(shù)據(jù)緩存到CPLD內(nèi)部RAM中,為后續(xù)的DSP等圖像處理模
2010-12-22 16:43:1638

基于CPLD的電梯控制器的設(shè)計(jì)

探討電梯控制技術(shù)的發(fā)展歷史和技術(shù)現(xiàn)狀,仔細(xì)研究CPLD器件的工作原理,開發(fā)流程以及VHDL語言的編程方法;采用單片CPLD器件,在MAX+plusⅡ軟件環(huán)境下,運(yùn)用VHDL語言設(shè)計(jì)一個(gè)16樓層單
2010-12-27 15:27:3556

CPLD實(shí)現(xiàn)嵌入式平臺(tái)上的實(shí)時(shí)圖像增強(qiáng)

摘要:提出了在嵌入式平臺(tái)上用CPLD實(shí)現(xiàn)實(shí)時(shí)圖像增強(qiáng)算法的解決方案,并加以實(shí)現(xiàn)。重點(diǎn)討論了經(jīng)過改進(jìn)的圖像增強(qiáng)算法以及使用CPLD實(shí)現(xiàn)的具體方法,介紹了所采用的嵌入式
2006-03-11 12:44:08708

PCI總線至UTOPIA接口控制CPLD設(shè)計(jì)實(shí)現(xiàn)

摘 要: 本文采用Altera的CPLD實(shí)現(xiàn)了PCI總線至UTOPIA接口的邏輯轉(zhuǎn)換控制,為低成本實(shí)現(xiàn)ATM終端奠定了基礎(chǔ)。
2006-03-11 13:16:50864

CPLD實(shí)現(xiàn)單片機(jī)與ISA總線并行通信

摘要:用ALTERA公司MAX7000系列CPLD芯片實(shí)現(xiàn)單片機(jī)與PC104 ISA總線接口之間的并行通信,給出系統(tǒng)設(shè)計(jì)方法及程序源代碼。包括通信軟件和AHDL設(shè)計(jì)部分。CPLD(Complex Programmable Logi
2006-05-26 21:52:11872

采用圖像傳感器的CPLD視覺系統(tǒng)設(shè)計(jì)方法

采用圖像傳感器的CPLD視覺系統(tǒng)設(shè)計(jì)方法 搭建一種低成本的嵌入式視覺系統(tǒng),系統(tǒng)由CMOS圖像傳感器、CPLD、ARM7微處理器以及SRAM構(gòu)成。其中,CPLD識(shí)別
2009-03-29 15:07:51400

高精度串行模數(shù)轉(zhuǎn)換器MAX1032的應(yīng)用

高精度串行模數(shù)轉(zhuǎn)換器MAX1032的應(yīng)用 MAX1032是Maxim公司最新推出的一種多通道、多量程、低功耗、分辨率為14位的串行輸出模數(shù)轉(zhuǎn)換器。該器件具有轉(zhuǎn)換速率高、功耗低、
2009-05-13 00:33:151010

MAX1032與DS87C520的連接電路圖

MAX1032與DS87C520的連接電路 以MAX1032在DS87C520中的應(yīng)用為例,介紹MAX1032與CPU的接口方法與軟件設(shè)計(jì)。 DS87C520中文資料介紹   達(dá)拉斯
2009-05-13 00:34:431893

MAX+PLUSⅡ開發(fā)Altera CPLD

【摘 要】 介紹利用MAX+PLUSⅡ軟件對Altera公司的CPLD進(jìn)行圖形設(shè)計(jì)、編譯以及在系統(tǒng)編程的基本方法和步驟。    關(guān)鍵詞:MAX
2009-05-15 21:56:09844

CPLD實(shí)現(xiàn)單片機(jī)與ISA總線并行通信

摘要:用ALTERA公司MAX7000系列CPLD芯片實(shí)現(xiàn)單片機(jī)與PC104 ISA總線接口之間的并行通信,給出系統(tǒng)設(shè)計(jì)方法及程序源代碼。包括通信軟件和AHDL設(shè)計(jì)部分。 關(guān)鍵詞:CPLD
2009-06-20 13:34:281116

采用CPLD的多次重觸發(fā)存儲(chǔ)測試系統(tǒng)解決方案

采用CPLD的多次重觸發(fā)存儲(chǔ)測試系統(tǒng)解決方案 概述:提出一種基于CPLD的多次重觸發(fā)存儲(chǔ)測試系統(tǒng)設(shè)計(jì)方案,詳細(xì)介紹系統(tǒng)硬件設(shè)計(jì)以及CPLD內(nèi)部控制
2010-03-17 11:37:51531

采用CPLD的多次重觸發(fā)存儲(chǔ)測試系統(tǒng)的實(shí)現(xiàn)

采用CPLD的多次重觸發(fā)存儲(chǔ)測試系統(tǒng)的實(shí)現(xiàn) 1 引言   多次重觸發(fā)技術(shù)應(yīng)用于多種場合,如一個(gè)30齒的齒輪,設(shè)齒輪嚙臺(tái)系數(shù)為1.2,若測量其中1齒多次嚙合
2010-03-25 09:04:36602

基于DSP芯片和CPLD的剎車控制系統(tǒng)設(shè)計(jì)

本文在硬件電路設(shè)計(jì)上采用DSP 芯片和外圍電路構(gòu)成速度捕獲電路,電機(jī)驅(qū)動(dòng)控制采用控制芯片和外圍電路構(gòu)成了電流采樣、過流保護(hù)、壓力調(diào)節(jié)等電路,利用CPLD實(shí)現(xiàn)無刷直流電機(jī)
2010-07-09 11:06:50998

基于CPLD的5種控制通路實(shí)現(xiàn)

同時(shí)實(shí)現(xiàn)了低成本、低功耗和高性能特性,MAX V CPLD 是市場上最有價(jià)值的器件。具 有業(yè)界第一種基于LUT 的非易失體系結(jié)構(gòu),并且是業(yè)界密度最大的CPLD,MAX V 器件 進(jìn)一步提高了性能( 高
2011-03-28 16:16:2563

基于CPLD的GPIB控制

采用低成本的 CPLD 器件替代了價(jià)格昂貴,且難以購買的 GPIB 控制芯片, 成功的實(shí)現(xiàn)了具有自主知識(shí)產(chǎn)權(quán)的 IP CORE,并且所有核心模塊完全采用 VHDL 語言實(shí)現(xiàn), 能夠在不同的開發(fā)環(huán)境上移
2011-07-02 11:32:332702

MAX1032,MAX1033數(shù)據(jù)資料

The MAX1032/MAX1033 multirange, low-power, 14-bit,successive-approximation, analog-to-digital
2011-08-10 10:05:0025

MAX1032/MAX1033低功耗14位逐次逼近型模數(shù)轉(zhuǎn)換器(ADC)

MAX1032/MAX1033是多量程、低功耗、14位逐次逼近型模數(shù)轉(zhuǎn)換器(ADC),采用+5V單電源供電,轉(zhuǎn)換速率高達(dá)115ksps
2011-08-10 10:07:191587

CPLD實(shí)現(xiàn)線陣CCD驅(qū)動(dòng)電路

采用MAXⅡ器件的EPM240T100C5N為控制核心,以TCD1500C為例,設(shè)計(jì)了基于CPLD的線陣CCD驅(qū)動(dòng)電路,完成了硬件電路的原理圖的設(shè)計(jì),并實(shí)現(xiàn)了軟件調(diào)試。通過QuartusⅡ軟件平臺(tái),對其進(jìn)行了模擬仿真。實(shí)
2011-11-03 15:24:40129

基于CPLD的TFT-LCD控制器的設(shè)計(jì)

文章介紹了一種基于CPLD的TFT-LCD控制器的設(shè)計(jì)和實(shí)現(xiàn)方法。增加片外SRAM,以提供顯示緩存。并使用CPLD實(shí)現(xiàn)兩大主要功能,一是產(chǎn)生TFT-LCD要求的時(shí)序信號,二是協(xié)調(diào)TFT-LCD和MCU對SRAM的讀寫
2011-12-27 15:11:4875

基于CPLD的機(jī)載雷達(dá)控保系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

基于cpld技術(shù)的機(jī)載小型化控制與保護(hù),采用了lattice 公司的isplsi1032-60lg可編程邏輯器件,工作溫度范圍從-55℃到125℃,抗振等性能較好;在設(shè)計(jì)過程中,應(yīng)用數(shù)字處理技術(shù)實(shí)現(xiàn)了對雷達(dá)發(fā)射機(jī)的實(shí)時(shí)與
2012-11-29 20:49:473677

基于IGBT的100kHz逆變電源控制CPLD實(shí)現(xiàn)

基于IGBT的100kHz逆變電源控制CPLD實(shí)現(xiàn)
2016-03-30 10:01:3736

利用CPLD來替代微控制器的設(shè)計(jì)

隨著低功耗 CPLD 的出現(xiàn),低功耗電子產(chǎn)品設(shè)計(jì)人員現(xiàn)在有新的選擇來實(shí)現(xiàn)以前由微控制器完成的多種功能。本白皮書討論什么時(shí)候適合采用 CPLD 來替代微控制器,什么時(shí)候可以采用 CPLD 作為微控制器的輔助器件。
2017-09-12 14:04:336

基于數(shù)據(jù)預(yù)測和采樣率反饋控制的動(dòng)態(tài)采樣方法

基于固定采樣率的無線傳感網(wǎng)(WSN)壓縮感知(cs)在收集隨時(shí)間變化的數(shù)據(jù)時(shí)難以獲得滿意的數(shù)據(jù)恢復(fù)精度。針對該問題,提出了一種基于數(shù)據(jù)預(yù)測和采樣率反饋控制的動(dòng)態(tài)采樣方法。首先,匯聚節(jié)點(diǎn)通過分析當(dāng)前
2017-12-07 11:01:310

利用CPLD替代微控制器的6種方法

的應(yīng)用代碼庫,無處不在的微控制器幾乎能夠用在所有便攜式應(yīng)用中。然而,隨著低功耗CPLD的出現(xiàn),設(shè)計(jì)人員有了新的選擇來實(shí)現(xiàn)以前由微控制器完成的功能。 本白皮書討論什么時(shí)候適合采用CPLD來替代微控制器,什么時(shí)候可以采用CPLD作為
2018-03-22 11:15:219

采用CPLD器件與單片機(jī)實(shí)現(xiàn)數(shù)字電壓表的設(shè)計(jì)

設(shè)計(jì)了基于CPLD的數(shù)字電壓表,采用CPLD器件作為核心處理電路,用單片機(jī)進(jìn)行控制,能較好地減小外界干擾,提高分辨率。該數(shù)字電壓表能夠自動(dòng)轉(zhuǎn)換量程,從而可提高數(shù)字電壓表的性能。
2019-04-23 08:28:002030

如何使用CPLD實(shí)現(xiàn)Watchdog功能

  CPLD實(shí)現(xiàn)Watchdog 功能,通過對寄存器的操作,實(shí)現(xiàn)Watchdog各項(xiàng)功能。CPLD 內(nèi)部Watchdog 模塊邏輯框圖如下所示。
2019-06-12 15:59:3310

采用CPLD技術(shù)實(shí)現(xiàn)PCI從設(shè)備接口的設(shè)計(jì)

也增加了電路板面積。采用Complex Programmable Logic Device(CPLD實(shí)現(xiàn)突出的優(yōu)點(diǎn)就在于其靈活的可編程性,這使得硬件電路的升級只需改進(jìn)軟件就可實(shí)現(xiàn),大大提高了硬件平臺(tái)
2020-03-20 09:54:041268

DC1032A-模式

DC1032A-模式
2021-05-07 16:09:406

DC1032A DC1032A評估板

電子發(fā)燒友網(wǎng)為你提供ADI(ti)DC1032A相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有DC1032A的引腳圖、接線圖、封裝手冊、中文資料、英文資料,DC1032A真值表,DC1032A管腳等資料,希望可以幫助到廣大的電子工程師們。
2021-08-13 16:00:03

c語言實(shí)現(xiàn)串口通信_(tái)MCU+CPLD/FPGA實(shí)現(xiàn)對GPIO擴(kuò)展與控制

立題簡介:內(nèi)容:MCU+CPLD/FPGA實(shí)現(xiàn)GPIO擴(kuò)展與控制;來源:實(shí)際得出;作用:MCU+CPLD/FPGA實(shí)現(xiàn)GPIO擴(kuò)展與控制;仿真環(huán)境:Quartus II 11.0;日期
2021-10-29 10:21:112

CPLDMAX系列器件庫

CPLDMAX系列器件庫max-13.0.1.232
2022-12-21 17:26:114

實(shí)現(xiàn)高精度的溫度采樣方法

本文通過UCC217XX-Q1給出一些方法,用于實(shí)現(xiàn)高精度的溫度采樣。
2022-12-22 11:34:321961

MAX1032BEUG+T 數(shù)據(jù)采集 - 模數(shù)轉(zhuǎn)換器(ADC)

電子發(fā)燒友網(wǎng)為你提供Maxim(Maxim)MAX1032BEUG+T相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有MAX1032BEUG+T的引腳圖、接線圖、封裝手冊、中文資料、英文資料,MAX1032BEUG+T真值表,MAX1032BEUG+T管腳等資料,希望可以幫助到廣大的電子工程師們。
2023-01-10 18:20:31

利用MAX II CPLD實(shí)現(xiàn)LCD控制

電子發(fā)燒友網(wǎng)站提供《利用MAX II CPLD實(shí)現(xiàn)LCD控制器.pdf》資料免費(fèi)下載
2023-11-10 09:36:390

foc單電阻采樣時(shí)序的軟件實(shí)現(xiàn)

FOC(Field-Oriented Control,磁場定向控制)是一種用于交流電機(jī)控制方法,在許多應(yīng)用中被廣泛采用。FOC單電阻采樣時(shí)序是FOC控制中的一種方法,可以通過軟件實(shí)現(xiàn)。本文將詳細(xì)
2023-12-28 14:46:59378

已全部加載完成