電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>基于FPGA的多通道HDLC收發(fā)電路設(shè)計(jì)

基于FPGA的多通道HDLC收發(fā)電路設(shè)計(jì)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

RS-485自收發(fā)電路的參考設(shè)計(jì)

ADM2483是一款集成了信號(hào)通道隔離和RS-485收發(fā)器的芯片。以單芯片實(shí)現(xiàn)了對(duì)RS-485接口的隔離,電路連接簡(jiǎn)單,設(shè)計(jì)方便,性能上遠(yuǎn)高于繁瑣的光耦隔離485電路設(shè)計(jì)。
2011-01-20 07:53:3919230

風(fēng)力發(fā)電機(jī)對(duì)蓄電池的充電電路設(shè)計(jì)

風(fēng)力發(fā)電機(jī)對(duì)蓄電池的充電電路設(shè)計(jì),用一個(gè)二極管的電路,最簡(jiǎn)單的電路是在風(fēng)力發(fā)電機(jī)與蓄電池之間插入一個(gè)二極管,就可實(shí)現(xiàn)充電。
2012-01-12 10:00:4917438

以太網(wǎng)收發(fā)電路設(shè)計(jì)方案詳解

太網(wǎng)收發(fā)電路由RJ45接口、耦合變壓器、以太網(wǎng)收發(fā)器,以及收發(fā)器與調(diào)制驅(qū)動(dòng)電路、接收解調(diào)電路之間的接口組成,其中以太網(wǎng)收發(fā)器是核心單元,直接決定了系統(tǒng)的工作性能。
2015-01-23 10:01:3013283

RS-485自動(dòng)收發(fā)電路中偏置電阻與終端電阻的選用

RS-485自動(dòng)收發(fā)電路比帶控制腳電路在應(yīng)用上少一個(gè)I/O腳,在主控資源緊張時(shí)會(huì)更受歡迎。那么自動(dòng)收發(fā)電路是怎么實(shí)現(xiàn)自動(dòng)收發(fā)功能以及在選用偏置電阻與終端電阻時(shí)需考慮什么因素呢?
2024-01-23 11:24:14960

485通信非自動(dòng)收發(fā)電路/485通信自動(dòng)收發(fā)電路解析,絕對(duì)實(shí)用

485通信非自動(dòng)收發(fā)電路/485通信自動(dòng)收發(fā)電路解析,絕對(duì)實(shí)用
2022-02-21 06:42:28

FPGA CPLFPGA CPLD 數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享

FPGA CPLFPGA CPLD 數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享摘要:在數(shù)字電路的設(shè)計(jì)中,時(shí)序設(shè)計(jì)是一個(gè)系統(tǒng)性能的主要標(biāo)志,在高層次設(shè)計(jì)方法中,對(duì)時(shí)序控制的抽象度也相應(yīng)
2012-08-11 10:17:18

FPGACPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享

FPGACPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享
2012-08-07 21:46:49

FPGA的IRIG-B(DC)碼產(chǎn)生電路設(shè)計(jì)

FPGA的IRIG-B(DC)碼產(chǎn)生電路設(shè)計(jì)FPGA的IRIG-B(DC)碼產(chǎn)生電路設(shè)計(jì).doc
2012-08-11 10:34:15

FPGA的并行通道激勵(lì)信號(hào)產(chǎn)生模塊

FPGA的并行通道激勵(lì)信號(hào)產(chǎn)生模塊FPGA的并行通道激勵(lì)信號(hào)產(chǎn)生模塊.docx
2012-08-11 10:35:50

HDLC的DSP與FPGA實(shí)現(xiàn)

5個(gè)連“1”則在其后插入1個(gè)“0”,數(shù)據(jù)發(fā)送結(jié)束后發(fā)送幀尾“7E”。FPGA設(shè)計(jì)FPGA中實(shí)現(xiàn)的主要是鏈路層協(xié)議完成HDLC數(shù)據(jù)接口的收發(fā),并完成與DSP的數(shù)據(jù)交互,該電路由接口模塊interface
2011-03-17 10:23:56

通道電路規(guī)劃的辦法

支持通道規(guī)劃,錦利177-0883-0068 簡(jiǎn)化具有多個(gè)完全相同的子模塊的電路的規(guī)劃作業(yè)。下面我們將經(jīng)過(guò)多路濾波器的規(guī)劃,介紹通道電路規(guī)劃辦法。
2020-10-28 06:52:56

通道ADC方案設(shè)計(jì)的問(wèn)題

有沒(méi)有通道(數(shù)量在100以上,也可能上千通道)ADC采樣的一個(gè)方案?目前能想到的方案(1)模擬信號(hào)先經(jīng)過(guò)數(shù)字開關(guān),然后選通,再到ADC采樣口。(2)有沒(méi)有通道ADC的cpu(類似于fpga)的CPU?希望大家能給點(diǎn)建議。
2019-03-18 09:17:54

通道ARINC429總線數(shù)據(jù)接收和發(fā)送的實(shí)現(xiàn)

,每?jī)蓚€(gè)數(shù)據(jù)字之間的時(shí)間間隔可調(diào),每一個(gè)收發(fā)通道能單獨(dú)定義字間隔長(zhǎng)度,每個(gè)通道校驗(yàn)方式可單獨(dú)定義為奇校驗(yàn)或偶校驗(yàn),數(shù)據(jù)發(fā)送可以選擇單幀發(fā)送或自動(dòng)重復(fù)發(fā)送(重復(fù)發(fā)送某一幀)?! ≌麄€(gè)接口板由調(diào)制電路、解調(diào)
2019-06-13 05:00:06

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)
2012-05-23 19:49:45

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)
2012-08-20 15:37:36

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)分享

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)
2019-01-03 14:19:28

一種基于FPGA通道頻率測(cè)量系統(tǒng)的實(shí)現(xiàn)方法介紹

設(shè)計(jì)了一種通道頻率測(cè)量系統(tǒng)。系統(tǒng)由模擬開關(guān)、信號(hào)調(diào)理電路、FPGA、總線驅(qū)動(dòng)電路構(gòu)成,實(shí)現(xiàn)對(duì)頻率信號(hào)的分壓、放大、濾波、比較、測(cè)量,具備回路自測(cè)試功能,可與主設(shè)備進(jìn)行數(shù)據(jù)交互,具有精度高、可擴(kuò)展
2019-06-27 07:23:11

三相全控橋整流電路發(fā)電路設(shè)計(jì)

本帖最后由 gk320830 于 2015-3-5 11:48 編輯 三相全控橋整流電路發(fā)電路設(shè)計(jì)
2012-08-20 13:55:44

什么是觸發(fā)電路?觸發(fā)電路的基本作用是什么?

什么是觸發(fā)電路?觸發(fā)電路的基本作用是什么?為了保證整流電路按正常規(guī)律工作,相控觸發(fā)電路必須滿足哪些要求?
2021-07-11 07:43:31

免調(diào)試調(diào)頻收發(fā)電路

免調(diào)試調(diào)頻收發(fā)電路原理圖 
2009-11-26 09:40:30

基于FPGA通道采樣系統(tǒng)設(shè)計(jì)資料

基于FPGA通道采樣系統(tǒng)設(shè)計(jì)資料
2012-08-20 11:43:23

基于FPGA通道綜合測(cè)試系統(tǒng)設(shè)計(jì)

實(shí)物測(cè)試結(jié)果圖。實(shí)測(cè)結(jié)果驗(yàn)證了系統(tǒng)功能實(shí)現(xiàn)的正確性,PC端可循環(huán)發(fā)送命令,FPGA端接收并解析命令進(jìn)行相應(yīng)的控制(開關(guān)切換、信號(hào)采集等),然后將數(shù)據(jù)回饋到PC端,實(shí)現(xiàn)了通道綜合測(cè)試系統(tǒng)的設(shè)計(jì)。圖 11
2018-08-07 10:08:19

基于DSP+FPGA視頻通道的切換控

場(chǎng)景進(jìn)行監(jiān)控,不僅視頻的視野范圍有限,而且不能對(duì)同一個(gè)物體的不同方位進(jìn)行監(jiān)控。這里提出了一種通道視頻監(jiān)控系統(tǒng),通過(guò)對(duì)不同視頻通道穩(wěn)定、可靠地切換控制,實(shí)現(xiàn)監(jiān)控不同場(chǎng)景。該系統(tǒng)不僅彌補(bǔ)了傳統(tǒng)監(jiān)控視頻范圍
2012-12-12 17:00:21

基于單片機(jī)的三相全控橋整流電路發(fā)電路設(shè)計(jì)

基于單片機(jī)的三相全控橋整流電路發(fā)電路設(shè)計(jì)
2012-08-20 13:53:30

基于單片機(jī)的晶閘管觸發(fā)電路設(shè)計(jì)

基于單片機(jī)的晶閘管觸發(fā)電路設(shè)計(jì)
2012-08-20 13:37:26

如何利用軟件編程與FPGA來(lái)共同實(shí)現(xiàn)HDLC協(xié)議?

HDLC的ASIC芯片使用簡(jiǎn)易,功能針對(duì)性強(qiáng),性能可靠,適合應(yīng)用于特定用途的大批量產(chǎn)品中。
2019-11-07 06:05:03

如何在MPC860板的SCC2通道上實(shí)現(xiàn)HDLC的驅(qū)動(dòng)程序?

HDLC是什么?如何在MPC860板的SCC2通道上實(shí)現(xiàn)HDLC的驅(qū)動(dòng)程序?
2021-06-03 07:18:54

實(shí)用的數(shù)控可控硅觸發(fā)電路設(shè)計(jì)

實(shí)用的數(shù)控可控硅觸發(fā)電路設(shè)計(jì)一種實(shí)用的數(shù)控可控硅觸發(fā)電路,由于采用了石英晶體振蕩器作計(jì)數(shù)脈沖振蕩源,并用光電耦合器將觸發(fā)電路和主電路之間進(jìn)行隔離,因而該電路具有可靠性和控制精度高,抗干擾能力強(qiáng)的特點(diǎn)。
2009-12-17 11:00:24

射頻收發(fā)電路求助

我現(xiàn)在在做一個(gè)射頻識(shí)別的車輛不停自動(dòng)進(jìn)出小區(qū)的門禁系統(tǒng)轎車上的射頻收發(fā)電路不會(huì)設(shè)計(jì)?。?!也不會(huì)用MATLAB仿真 幫幫忙啊~~~
2012-12-25 16:18:48

怎么實(shí)現(xiàn)以FPGA為核心器件的并行通道信號(hào)產(chǎn)生模塊?

本文以并行通道信號(hào)產(chǎn)生模型為依據(jù),設(shè)計(jì)并實(shí)現(xiàn)了以FPGA為核心器件的并行通道信號(hào)產(chǎn)生模塊,主要包括FPGA系統(tǒng)設(shè)計(jì)和通道波形產(chǎn)生模塊設(shè)計(jì)。通過(guò)模塊測(cè)試后發(fā)現(xiàn),該模塊具備產(chǎn)生高質(zhì)量并行通道激勵(lì)信號(hào)的能力。
2021-04-29 06:17:38

怎么實(shí)現(xiàn)基于TRF6900單片機(jī)射頻收發(fā)電路設(shè)計(jì)?

怎么實(shí)現(xiàn)基于TRF6900單片機(jī)射頻收發(fā)電路設(shè)計(jì)?
2021-05-19 06:20:38

怎么設(shè)計(jì)通道HDLC收發(fā)電路?

上有很多專用的HDLC芯片,但這些芯片大多控制復(fù)雜,通道數(shù)目有限;另一方面,專用芯片的使用會(huì)有效增大PCB板面積,不利于設(shè)備的小型化,而且?guī)?lái)高成本等問(wèn)題。
2019-08-13 08:23:34

無(wú)線收發(fā)電路設(shè)計(jì)原理圖

無(wú)線收發(fā)電路設(shè)計(jì)原理圖 采用nRF905無(wú)線接收芯片設(shè)計(jì)的原理圖
2008-06-30 22:21:20

晶閘管觸發(fā)電路設(shè)計(jì)

晶閘管三相觸發(fā)電路設(shè)計(jì)。求指導(dǎo)。
2015-04-06 16:44:02

晶閘管觸發(fā)電路設(shè)計(jì)

晶閘管觸發(fā)電路的國(guó)內(nèi)外情況是什么樣的呢。在論壇看不到==。還有三相的觸發(fā)電路設(shè)計(jì),需要討論整流電路么。求指導(dǎo)。
2015-04-06 16:32:54

有人設(shè)計(jì)過(guò)防水型超聲波收發(fā)電路嗎?

手頭上的超聲波是防水型的收發(fā)分體的,頻率是40KHz,需要用到中周變壓器,網(wǎng)上有一些,但是因?yàn)闆](méi)有儀器可以檢測(cè),所以求可用的收發(fā)電路
2016-04-22 11:33:37

求STR71x系列軟件庫(kù),帶hdlc.c和hdlc.h文件的

求STR71x系列軟件庫(kù),官網(wǎng)是下載的不帶hdlc.c和hdlc.h文件的,要用到HDLC功能,,求大神給一個(gè)軟件庫(kù),,794732628@qq.com,,,,,,謝謝
2015-12-05 12:53:51

求一種基于FPGAHDLC協(xié)議控制器設(shè)計(jì)方案

求一種基于FPGAHDLC協(xié)議控制器設(shè)計(jì)方案
2021-04-30 06:53:06

求,無(wú)線電收發(fā)電路

朋友們,誰(shuí)有無(wú)線電收發(fā)電路圖阿,給我發(fā)點(diǎn)過(guò)來(lái),本人正在研究無(wú)線電路,簡(jiǎn)單的就好,不要太復(fù)雜,
2015-12-15 21:27:18

詳解485通信自動(dòng)收發(fā)電路

上邊是頑童哥一直在用的485通信自動(dòng)收發(fā)電路,不但要把電路送給你,還要把電路原理給你講明白了。實(shí)測(cè)波特率9...
2022-03-02 06:00:23

請(qǐng)問(wèn)怎樣去設(shè)計(jì)通道HDLC收發(fā)電路

一種基于FPGA通道HDLC收發(fā)電路設(shè)計(jì)
2021-05-07 06:36:43

采用FPGA實(shí)現(xiàn)誘發(fā)電位儀系統(tǒng)設(shè)計(jì)

FPGA芯片上的設(shè)計(jì)方案,并結(jié)合ADSl258模/數(shù)轉(zhuǎn)換芯片,使得系統(tǒng)具有16通道,每個(gè)通道24位采樣精度和400 kHz采樣率的高性能,而且電路結(jié)構(gòu)簡(jiǎn)單。1 系統(tǒng)總體設(shè)計(jì)本文提出的誘發(fā)電位儀包括了刺激
2019-05-16 07:00:09

數(shù)字信號(hào)OOK ASK無(wú)線收發(fā)電路設(shè)計(jì)

介紹一種采用TX6000 單片發(fā)射器芯片、RX6000 單片接收器芯片構(gòu)成的數(shù)字信號(hào)OOK/ASK 無(wú)線收發(fā)電路
2009-05-14 14:24:0433

通道 8位D A轉(zhuǎn)換器AD7226在電路設(shè)計(jì)中的應(yīng)用

通道 8位D A轉(zhuǎn)換器AD7226在電路設(shè)計(jì)中的應(yīng)用:
2009-06-12 14:51:2996

以太網(wǎng)到多路E1適配電路設(shè)計(jì)FPGA實(shí)現(xiàn)

以太網(wǎng)到多路E1適配電路設(shè)計(jì)FPGA實(shí)現(xiàn) 摘要:介紹了一種基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的以太網(wǎng)數(shù)據(jù)-多路E1反向復(fù)用器同步電路設(shè)計(jì),分析了FPGA具體實(shí)現(xiàn)過(guò)程中的一些常
2009-11-13 20:59:0022

基于MPC860的HDLC通道驅(qū)動(dòng)程序的設(shè)計(jì)與實(shí)現(xiàn)

闡述了MPC860芯片及其SCC接口的基本工作原理,介紹了在SCC通道上實(shí)現(xiàn)HDLC協(xié)議的基本設(shè)計(jì)思想及具體實(shí)現(xiàn),并給出了主要功能函數(shù)的設(shè)計(jì)流程。
2010-07-02 17:01:1217

基于FPGA的多通道HDLC通信系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

為了滿足某測(cè)控平臺(tái)的設(shè)計(jì)要求,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的六通道HDLC并行通信系統(tǒng)。該系統(tǒng)以FPGA為核心,包括FPGA、DSP、485轉(zhuǎn)換接口等部分。給出了系統(tǒng)的電路設(shè)計(jì)、關(guān)鍵模塊及軟件
2010-09-30 16:49:3043

WTB網(wǎng)絡(luò)HDLCFPGA中的實(shí)現(xiàn)

在WTB底層協(xié)議的研究中,其基本幀格式與ISO3309的HDLC要求一致,故設(shè)計(jì)了一種基于FPGAHDLC編解碼器。重點(diǎn)介紹了協(xié)議和實(shí)現(xiàn)方法,給出了相應(yīng)的Verilog代碼,通過(guò)硬件下載與標(biāo)準(zhǔn)的WTB
2010-12-11 16:07:2526

基于FPGAHDLC轉(zhuǎn)E1傳輸控制器的實(shí)現(xiàn)

摘要:本文介紹了一種用FPGA實(shí)現(xiàn)的HDLC轉(zhuǎn)E1的協(xié)議控制器,能實(shí)現(xiàn)將速率為N×64Kbps(N=1~124)的HDLC數(shù)據(jù)分接至M路(M=1~4)E1信道中傳輸,并允許各路E1的最大時(shí)延為64ms。
2006-03-11 13:16:051364

通道PWM輸出,基于FPGA設(shè)計(jì) 可擴(kuò)展任意頻率

FPGA設(shè)計(jì)通道總線/接口技術(shù)
奔跑的小鑫發(fā)布于 2022-09-27 20:45:48

DS31256 -256通道、高吞吐率HDLC控制器

DS31256 -256通道、高吞吐率HDLC控制器 概述 DS31256是一款256通道高層數(shù)據(jù)鏈路控制器(HDLC),
2009-04-21 23:17:111235

UHFFM/FSK無(wú)線電收發(fā)電路設(shè)計(jì)?

 介紹了一種采用CMX017/018單片UHFFM/FSK發(fā)射芯片和接收芯片的無(wú)線電收發(fā)電路。     關(guān)鍵詞:UHF,F(xiàn)M/FSK,無(wú)線電發(fā)射器,
2009-05-10 13:34:082111

基于AD7543和FPGA的數(shù)/模轉(zhuǎn)換電路設(shè)計(jì)

基于AD7543和FPGA的數(shù)/模轉(zhuǎn)換電路設(shè)計(jì) 引 言   數(shù)/模轉(zhuǎn)換(D/A)電路,是數(shù)字系統(tǒng)中常用的電路之一,其主要作用是把數(shù)字信號(hào)轉(zhuǎn)換成模擬信
2009-11-17 09:57:191843

基于MPC860的HDLC通道驅(qū)動(dòng)程序的設(shè)計(jì)與實(shí)現(xiàn)

基于MPC860的HDLC通道驅(qū)動(dòng)程序的設(shè)計(jì)與實(shí)現(xiàn) 摘 要: 闡述了MPC860芯片及其SCC接口的基本工作原理,介紹了在SCC通道上實(shí)現(xiàn)HDLC協(xié)議的基本設(shè)計(jì)思想及具體實(shí)現(xiàn),并給出了
2010-01-14 10:41:56903

什么是PPP-HDLC

什么是PPP-HDLC   英文原義:PPP in HDLC Framing 中文釋義:HDLC分組的PPP協(xié)議 注  解:HDLC協(xié)議是一個(gè)面向比特
2010-02-23 13:37:50899

通道紅外遙控電路設(shè)計(jì)及應(yīng)用

通道紅外遙控電路設(shè)計(jì)及應(yīng)用 單通道紅外遙控發(fā)射電路如圖1所示。在發(fā)射電路中使用了一片高速CMOS型四重二輸入“與非”門74HC00。其中“與非”門3、4組成載波振蕩
2010-02-26 14:03:081763

TR3001收發(fā)器在ask模式時(shí)的收發(fā)電路

TR3001收發(fā)器在ask模式時(shí)的收發(fā)電路
2010-07-18 10:41:041110

TR3001收發(fā)器在OOK模式時(shí)的收發(fā)電路

TR3001收發(fā)器在OOK模式時(shí)的收發(fā)電路
2010-07-18 10:42:521171

基于DSP和FPGAHDLC協(xié)議通訊電路設(shè)計(jì)

摘要:為了實(shí)現(xiàn)高速HDLC通訊協(xié)議,設(shè)計(jì)了DSP+FPGA結(jié)構(gòu)的485通訊接口,接口包括DSP、FPGA、485轉(zhuǎn)換等硬件電路,以及DSP與FPGA之間的數(shù)據(jù)交換程序和FPGA內(nèi)部狀態(tài)機(jī);其中DSP用于實(shí)現(xiàn)數(shù)據(jù)控制,FPGA用于實(shí)現(xiàn)HDLC通訊協(xié)議,DSP與FPGA之間采用XINTF方式,通過(guò)雙FI
2011-02-25 17:24:3498

PCB設(shè)計(jì)與應(yīng)用:通道層次原理圖設(shè)計(jì)方法#PCB

PCB設(shè)計(jì)通道通道
學(xué)習(xí)硬聲知識(shí)發(fā)布于 2022-11-10 17:06:58

PCB設(shè)計(jì)與應(yīng)用:通道層次電路PCB設(shè)計(jì)#PCB

PCB設(shè)計(jì)通道通道
學(xué)習(xí)硬聲知識(shí)發(fā)布于 2022-11-10 17:07:51

基于FPGAHDLC協(xié)議控制器

為了實(shí)現(xiàn)軍航管制系統(tǒng)中雷達(dá)數(shù)據(jù)的可靠傳輸,根據(jù) HDLC 協(xié)議的幀結(jié)構(gòu)和循環(huán)冗余校驗(yàn)(CRC)原理,提出了一種新型的基于并行機(jī)制的HDLC協(xié)議控制器,討論采用FPGA新技術(shù)實(shí)現(xiàn)HDLC協(xié)議幀的構(gòu)成
2011-07-20 16:17:5093

HDLC協(xié)議RS485總線控制器的FPGA實(shí)現(xiàn)

介紹了HDLC協(xié)議RS485總線控制器的FPGA實(shí)現(xiàn)
2012-02-14 14:59:36100

基于FPGA的超聲波傳感器前端電路設(shè)計(jì)

基于FPGA的超聲波傳感器前端電路設(shè)計(jì)..
2016-01-04 17:03:5514

基于FPGA的慣性平臺(tái)測(cè)試保護(hù)電路設(shè)計(jì)

基于FPGA的慣性平臺(tái)測(cè)試保護(hù)電路設(shè)計(jì)..
2016-01-04 17:03:557

基于FPGA的光電系統(tǒng)同步自適應(yīng)電路設(shè)計(jì)與實(shí)現(xiàn)

基于FPGA的光電系統(tǒng)同步自適應(yīng)電路設(shè)計(jì)與實(shí)現(xiàn)
2016-01-04 17:03:5510

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn),有需要的下來(lái)看看
2016-05-20 11:16:3546

無(wú)線激光圖像傳輸收發(fā)電路的設(shè)計(jì)與實(shí)現(xiàn)

無(wú)線激光圖像傳輸收發(fā)電路的設(shè)計(jì)與實(shí)現(xiàn),感興趣的小伙伴們可以看一看。
2016-09-14 17:17:0730

基于FPGA的串口通信電路設(shè)計(jì)

基于FPGA的串口通信電路設(shè)計(jì)
2017-01-24 17:30:1333

數(shù)字電路設(shè)計(jì)方案中DSP與FPGA的比較與選擇

數(shù)字電路設(shè)計(jì)方案中DSP與FPGA的比較與選擇
2017-01-18 20:39:1315

新手如何學(xué)習(xí)FPGA外圍硬件電路設(shè)計(jì)

在論壇里有人發(fā)帖子,問(wèn)關(guān)于FPGA的硬件電路問(wèn)題,我想涉及到這個(gè)問(wèn)題的基本都是硬件工程師或者在讀學(xué)生,所以我介紹一下我是怎么學(xué)習(xí)FPGA的硬件電路設(shè)計(jì)的吧!
2017-02-11 12:55:1125430

基于FPGA的壓電陀螺數(shù)字化檢測(cè)電路設(shè)計(jì)_李國(guó)斌

基于FPGA的壓電陀螺數(shù)字化檢測(cè)電路設(shè)計(jì)_李國(guó)斌
2017-03-19 19:07:170

DSP和FPGAHDLC協(xié)議通訊電路設(shè)計(jì)

DSP和FPGAHDLC協(xié)議通訊電路設(shè)計(jì)
2017-10-19 14:46:117

基于DSP與FPGA實(shí)現(xiàn)的HDLC

引言 HDLC(高級(jí)數(shù)據(jù)鏈路控制)廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實(shí)施HDLC的一般方法通常是采用ASIC器件或軟件編程等。 HDLC的ASIC芯片使用簡(jiǎn)易,功能針對(duì)性
2017-10-25 16:52:150

基于DSP與FPGA實(shí)現(xiàn)的HDLC系統(tǒng)

HDLC(高級(jí)數(shù)據(jù)鏈路控制)廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實(shí)施HDLC的一般方法通常是采用ASIC器件或軟件編程等。 HDLC的ASIC芯片使用簡(jiǎn)易,功能針對(duì)性強(qiáng),性能
2017-10-26 16:50:591

三星ARM處理器S3C4510B的HDLC通道使用及編程

收發(fā)方式下的工作過(guò)程 三星16/32位ARM處理器S3C4510B是目前在國(guó)內(nèi)應(yīng)用非常廣泛的一種性價(jià)比很高的ARM處理器,本文在介紹S3C4510B中HDLC通道結(jié)構(gòu)特點(diǎn)的基礎(chǔ)上,詳細(xì)說(shuō)明了4510中HDLC通道在DMA收發(fā)方式下的工作過(guò)程,使用方法和編程中的一些注意事項(xiàng)。
2018-04-05 11:44:001128

基于FPGA的調(diào)焦電路設(shè)計(jì)方案資料下載

基于FPGA的調(diào)焦電路設(shè)計(jì)方案資料下載
2018-05-07 15:53:089

采用FPGA與P2C70F672C8芯片實(shí)現(xiàn)多通道HDLC收發(fā)電路設(shè)計(jì)

FPGA能對(duì)任意數(shù)據(jù)寬度的信號(hào)進(jìn)行處理,內(nèi)部的功能模塊可以并行處理。因此,采用FPGA技術(shù)設(shè)計(jì)HDLC協(xié)議控制器可以均衡整個(gè)系統(tǒng)的負(fù)荷,實(shí)現(xiàn)多通道的高性能HDLC協(xié)議控制器,保證通信的可靠性。同時(shí)
2018-12-30 11:00:002975

FPGA的原理及電路設(shè)計(jì)應(yīng)用的講解

中國(guó)大學(xué)MOOC 本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)用和進(jìn)階應(yīng)用。
2019-08-06 06:08:003083

數(shù)字設(shè)計(jì)FPGA應(yīng)用:FPGA串口(A、B)電路設(shè)計(jì)

中國(guó)大學(xué)MOOC 本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)用和進(jìn)階應(yīng)用。
2019-12-02 07:08:002118

設(shè)計(jì)和實(shí)現(xiàn)HDLC協(xié)議規(guī)范的多通道通信卡的資料免費(fèi)下載

為滿足實(shí)際工作需要,設(shè)計(jì)實(shí)現(xiàn)了一款基于PCI總線并符合HDLC協(xié)議規(guī)范的多通道通信卡。首先,介紹了該通信卡的設(shè)計(jì)思路和系統(tǒng)組成;其次,敘述了PCI總線接口設(shè)計(jì)的關(guān)鍵技術(shù)和簡(jiǎn)化HDLC協(xié)議的FPGA
2019-09-23 08:00:003

基于RS-485接口的信號(hào)隔離自收發(fā)電路設(shè)計(jì)

ADM2483是一款集成了信號(hào)通道隔離和RS-485收發(fā)器的芯片。以單芯片實(shí)現(xiàn)了對(duì)RS-485接口的隔離,電路連接簡(jiǎn)單,設(shè)計(jì)方便,性能上遠(yuǎn)高于繁瑣的光耦隔離485電路設(shè)計(jì)。
2019-11-12 16:21:465175

FPGA電路設(shè)計(jì) 這些技巧需要了解

FPGA設(shè)計(jì)有別于DSP和ARM系統(tǒng),相比之下較為靈活和自由。主要是設(shè)計(jì)構(gòu)思好專用管腳的電路,通用I/O的連接可以自身定義。因而,FPGA電路設(shè)計(jì)中會(huì)有一些獨(dú)特的方法能夠參照。
2020-03-20 15:53:361531

FPGA的硬件電路設(shè)計(jì)教程和FPGA平臺(tái)資料簡(jiǎn)介

本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA的硬件電路設(shè)計(jì)教程和FPGA平臺(tái)資料簡(jiǎn)介包括了:FPGA技術(shù)概述;主流FPGA器件介紹;VIRTEX-5 FPGA電路設(shè)計(jì);V4LX160 FPGA平臺(tái)介紹;
2020-07-06 18:11:22158

淺談FPGA設(shè)計(jì)中分頻電路設(shè)計(jì)

通常情況下,時(shí)鐘的分頻在FPGA設(shè)計(jì)中占有重要的地位,在此就簡(jiǎn)單列出分頻電路設(shè)計(jì)的思考思路。
2020-07-10 17:18:032192

如何使用FPGA實(shí)現(xiàn)HDLC協(xié)議控制器

,解析模塊及其內(nèi)部的CRC碼生成,檢驗(yàn)?zāi)K的方法。在FPGA內(nèi)部采用硬件描述語(yǔ)言(HDL)并行設(shè)計(jì)多通道的高級(jí)數(shù)據(jù)鏈路控制(HDLC)協(xié)議控制器,該協(xié)議控制器有效利用FPGA的片內(nèi)硬件資源,實(shí)現(xiàn)了并行解析和生成多通道HDLC協(xié)議報(bào)文,提高了數(shù)據(jù)通信系統(tǒng)中的多通道
2020-11-04 18:04:1015

毫米波多通道收發(fā)電路與和差網(wǎng)絡(luò)高密度集成技術(shù)

相控陣天線的收發(fā)組件與和差網(wǎng)絡(luò)通常是兩個(gè)獨(dú)立的模塊,模塊間通過(guò)接插件進(jìn)行電連接,成本較高且集成度低。文中提出了毫米波多通道收發(fā)電路與和差網(wǎng)絡(luò)一體化集成技術(shù),將多通道收發(fā)組件與和差網(wǎng)絡(luò)高密度集成在同一
2020-12-29 04:57:0013

如何使用FPGA實(shí)現(xiàn)無(wú)線激光圖像傳輸收發(fā)電路的設(shè)計(jì)

設(shè)計(jì)并實(shí)現(xiàn)了激光發(fā)射與接收電路模塊,每個(gè)模塊主要由激光收發(fā)電路、數(shù)據(jù)處理器、存儲(chǔ)器和視頻轉(zhuǎn)換電路等4部分組成,具有體積小、使用靈活的特點(diǎn)。重點(diǎn)介紹了622 Mbit/s高速激光收發(fā)電路的設(shè)計(jì)。研究
2021-04-01 10:55:0516

FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.

FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.(電源技術(shù)發(fā)展怎么樣)-FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享? ? ? ? ? ? ? ? ? ??
2021-09-18 10:58:0351

小型化射頻收發(fā)前端的電路設(shè)計(jì)

電子發(fā)燒友網(wǎng)站提供《小型化射頻收發(fā)前端的電路設(shè)計(jì).pdf》資料免費(fèi)下載
2023-11-08 09:17:491

FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享

電子發(fā)燒友網(wǎng)站提供《FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.pdf》資料免費(fèi)下載
2023-11-21 11:03:123

已全部加載完成