企業(yè)號介紹

全部
  • 全部
  • 產(chǎn)品
  • 方案
  • 文章
  • 資料
  • 企業(yè)

深圳(耀創(chuàng))電子科技有限公司

耀創(chuàng)電子至今積累有20多年的EDA工程服務(wù)經(jīng)驗,已經(jīng)在中國為數(shù)百家客戶提供了EDA產(chǎn)品以及解決方案

291 內(nèi)容數(shù) 54w+ 瀏覽量 45 粉絲

深圳(耀創(chuàng))電子科技有限公司文章

  • 技術(shù)資訊 I 電子電路板中的穩(wěn)態(tài)與瞬態(tài)熱傳遞淺析2022-06-03 01:20

    本文要點在穩(wěn)態(tài)熱傳遞中,溫度是不隨時間變化的。在瞬態(tài)熱傳遞中,溫度是隨時間變化的。通過對電路板進行穩(wěn)態(tài)熱傳遞分析,而獲得的熱通量和溫度場圖像,可以幫助設(shè)計師優(yōu)化散熱片的幾何形狀和位置。當把石子投進池塘?xí)r,水面會激起層層漣漪,之后又漸漸恢復(fù)平靜。在這個例子中,靜止的水面代表了池塘的穩(wěn)定狀態(tài),而漣漪則代表了一種瞬時狀態(tài)。所有熱傳遞過程都會先經(jīng)歷瞬態(tài),最終到達穩(wěn)態(tài)
    電子電路 2010瀏覽量
  • Allegro設(shè)計小技巧 | 如何手動在PCB中添加、刪除元器件2022-06-03 01:17

    在PCB設(shè)計過程中,一般情況下PCB中的元器件以及連接關(guān)系都是從原理圖導(dǎo)入,PCB一般是不允許去修改或者添加元器件的,本文簡單介紹一下,PCB中是可以手動添加或者刪除元器件的。具體的操作步驟如下所示:01第一步勾選允許元器件編輯與網(wǎng)絡(luò)的選項,才可以進行進行編輯,進入用戶參數(shù)設(shè)置,選擇logic,將logiceditenabled選項勾選上,如圖1所示;圖1邏
    pcb PCB 16877瀏覽量
  • 技術(shù)資訊 | PSpice中SPWM方波信號的生成2022-06-03 01:15

    一、SPWM原理SPWM是以正弦波作為逆變器輸出的期望波形,以頻率比期望波高得多的等腰三角波作為載波(Carrierwave),并用頻率和期望波相同的正弦波作為調(diào)制波(ModulationWave),等調(diào)制波與載波相交時,由它們的交點確定逆變器開關(guān)器件的通斷時刻,從而獲得在正弦調(diào)制波的半個周期內(nèi)呈兩邊窄中間寬的一系列等幅不等寬的矩形波。二、SPWM分類從調(diào)制
    信號 3152瀏覽量
  • 行業(yè)資訊 I TÜV 萊茵測試中心的愛立信蜂窩網(wǎng)絡(luò)2022-05-28 01:15

    今年3月末,我們到訪了德國TÜV萊茵測試中心。TÜV的全稱是“TechnischerÜberwachungsverein”,即技術(shù)檢驗協(xié)會。TÜV主要包括三家大型機構(gòu),分別是TÜV北德、TÜV萊茵和TÜV南德,還有一些比較小的獨立機構(gòu):TÜV圖林根、TÜV薩爾州和TÜV奧地利。目前,他們開展了很多汽車方面的技術(shù)驗證工作;但最初早在汽車發(fā)明問世之前,TÜV以檢
    網(wǎng)絡(luò) 496瀏覽量
  • Allegro小技巧 | 如何設(shè)置差分線能夠有效減少報錯2022-05-28 01:13

    在PCB設(shè)計過程中,差分信號是比較重要的信號,一般設(shè)置差分信號到其它信號的間距是20mil,但是設(shè)置完差分信號到其它信號的間距之后,差分對內(nèi)PN之間不滿足20mil的間距,會報錯,如1所示:圖1差分信號對內(nèi)報錯示意圖如圖2所示,差分信號到其它信號的間距是20mil,但是差分按照阻抗線寬走線,間距是8mil,所以出現(xiàn)DRC的錯誤。本文向大家介紹如何將所有的差分
    PCB設(shè)計 8209瀏覽量
  • 技術(shù)資訊 | 在高速設(shè)計中如何消除寄生電容?2022-05-28 01:11

    本文要點寄生電容的定義寄生電容影響電路機理消除寄生電容的方法當你想到寄生蟲時,你可能會想到生物學(xué)上的定義——一種生活在宿主身上或在宿主體內(nèi)的有機體,從宿主身上吸取食物。從這個意義上說,寄生蟲可能是巨大的麻煩或?qū)е聡乐氐慕】祮栴}。當然,作為一個PCB設(shè)計人員,您可能知道另一種寄生蟲—寄生電容。雖然您不必擔心電路中的生物寄生,但了解如何消除寄生電容可以幫助提高P
    電容 3775瀏覽量
  • 技術(shù)資訊 | 如何快速直觀地對電路板進行故障排除?2022-05-24 03:05

    點擊上方“藍字”,輕松關(guān)注我們?nèi)绻玫揭粔K電路板后發(fā)現(xiàn)它不能按預(yù)期工作,這種情況會令人十分抓狂。一些設(shè)計師會用萬用表測量電路板周圍的電壓,而另一些設(shè)計師則會檢查設(shè)計文件中的footprint和零件編號,看看制造商是否在生產(chǎn)過程中出現(xiàn)了錯誤。無論在這種情況下的最初反應(yīng)是什么,幾乎每個設(shè)計師都認為,電路板故障排除是一個耗時的過程。電路板缺陷位于何處?在進行電路板
    電路板 Ar 928瀏覽量
  • 技術(shù)資訊 I 如何減少接地噪聲2022-05-24 03:02

    本文要點接地噪聲是PCB上可能出現(xiàn)的多類信號干擾的總稱,所有這些干擾類型都會影響PCB的工作方式。接地噪聲會帶來信號完整性問題和性能問題,最終會導(dǎo)致PCB出現(xiàn)故障。采用新型基板和銅連接器制作PCB可以大大減少噪音和電串擾的數(shù)量。PCB的功能取決于許多不同的因素,包括物理布局、使用的材料以及隨時間變化的元件壓力。PCB元件之間的電氣干擾,也被稱為接地噪聲,在P
    pcb PCB 881瀏覽量
  • Allegro小技巧 | 如何使用Allegro精準定位刪除Out of data shape銅皮框2022-05-24 03:00

    點擊上方藍色字關(guān)注我們~通常我們在設(shè)計完成之后,需要對所有的銅皮進行smooth處理,在進行smooth處理的時候,有時會因為鋪銅的錯誤操作,出現(xiàn)一塊或者幾塊銅皮不能更新,出現(xiàn)Outofdatashape的問題,如圖1所示。圖1無法更新銅皮示意圖這種情況,是因為重新鋪銅之前沒刪干凈原來的銅皮或者是一塊銅皮完全被包含在另一塊銅皮里造成的,那塊小的銅會被擠得消失
    allegro 3511瀏覽量
  • 技術(shù)資訊 I 如何在IC封裝中使用”設(shè)計同步分析”流程解決信號完整性問題2022-05-24 02:58

    如今IC封裝的設(shè)計周期越來越短,我們必須盡早發(fā)現(xiàn)并糾正布線問題,仿真愈發(fā)成為設(shè)計周期中不可或缺的一部分。Layout工程師希望采用一種快速而準確的方法,通過觀察附近信號引起的阻抗值變化和高耦合度來發(fā)現(xiàn)layout錯誤。但遺憾的是,Layout工程師通常沒有機會使用昂貴而復(fù)雜的信號完整性工具。此外,在項目期限已經(jīng)很緊張的情況下,他們幾乎沒有時間學(xué)習(xí)一種復(fù)雜的新
    IC 封裝 仿真 1173瀏覽量