企業(yè)號介紹

全部
  • 全部
  • 產(chǎn)品
  • 方案
  • 文章
  • 資料
  • 企業(yè)

深圳(耀創(chuàng))電子科技有限公司

耀創(chuàng)電子至今積累有20多年的EDA工程服務(wù)經(jīng)驗,已經(jīng)在中國為數(shù)百家客戶提供了EDA產(chǎn)品以及解決方案

291 內(nèi)容數(shù) 54w+ 瀏覽量 45 粉絲

深圳(耀創(chuàng))電子科技有限公司文章

  • 產(chǎn)品資訊 I Cadence 收購數(shù)據(jù)中心數(shù)字孿生先驅(qū) Future Facilities2022-09-03 02:43

    7月22日,Cadence宣布完成對FutureFacilities的收購。FutureFacilities是一家利用基于物理學(xué)的3D數(shù)字孿生為數(shù)據(jù)中心的設(shè)計和運營提供電子冷卻分析和能源性能優(yōu)化解決方案的領(lǐng)先供應(yīng)商?!缎袠I(yè)洞察I數(shù)據(jù)中心爆炸式增長的背后,如何解決散熱問題?》一文在芯片和電路板的較低層面上談到了數(shù)據(jù)中心的散熱問題。但是,在設(shè)計中通常不能通過使較
    Cadence 798瀏覽量
  • 實例下載 | 如何在Orcad Capture和Allegro PCB軟件中實現(xiàn)模塊電路設(shè)計以及復(fù)用2022-09-03 02:39

    點擊上方藍色字關(guān)注我們~使用OrcadCapture軟件和Allegro軟件進行PCB設(shè)計的時候,電路圖中有很多電路相同的模塊,使用模塊復(fù)用的操作方法可以提高工作效率、減少工作量,同時也可以使得電路板的設(shè)計整體上顯的整體美觀。今天我們使用一個小模塊的電源電路作為例子來講解設(shè)計過程和方法。1、建立原理圖文件2、建立元件庫MP1495元件符號3、繪制芯片的原理圖
    電路設(shè)計 2697瀏覽量
  • 2022 Sigrity Aurora SPB 17.4 版本更新 I 支持 Clarity 和 PowerSI 引擎直接集成2022-08-27 02:44

    Allegro和Sigrity軟件最新發(fā)布了一系列的產(chǎn)品更新(SPB17.4QIR4release)。我們將通過實例講解、視頻演示讓您深入了解AllegroPCBEditor、AllegroSystemCapture、AllegroPackageDesignerPlus(本期內(nèi)容)、SigrityAurora(本期內(nèi)容)、SigritySystemSI、Si
    SPB 2467瀏覽量
  • 技術(shù)資訊 | 如何使用輸入電容防止 DC-DC 轉(zhuǎn)換電路振蕩2022-08-27 02:42

    點擊上方藍色字關(guān)注我們~簡介如圖所示,開關(guān)穩(wěn)壓電路的輸入端通常使用大電容,有助于提高電源負載功率的穩(wěn)定性。開關(guān)穩(wěn)壓電路(降壓、升壓、降壓-升壓、反激等)的最基本模型非常簡單,它們使用電感元件、隔離(在反激式轉(zhuǎn)換器的情況下)器件和用于穩(wěn)定功率輸出的電容器以及二極管等整流元件。如果您查看典型的開關(guān)穩(wěn)壓電路波形,這意味著一切都應(yīng)表現(xiàn)出所需的、具有低開關(guān)噪聲和在連續(xù)
    DC 2235瀏覽量
  • GD32 ARM 設(shè)計硬件全流程 I 第三期:外圍常用電路的原理分析計算優(yōu)化與原理圖接口設(shè)計技巧2022-08-27 02:39

    本系列課程采用了GD32E230芯片為核心的硬件設(shè)計基礎(chǔ),以CadenceAllegroSPB17.4版本為設(shè)計工具,涵蓋了從原理圖的設(shè)計構(gòu)思開始,到錯誤檢查、網(wǎng)絡(luò)表生產(chǎn)、封裝庫制作;同步進入PCB、3D模型制作、布局、規(guī)則、布線、文件輸出等全流程經(jīng)典操作。點擊圖片或在微信后臺回復(fù)關(guān)鍵詞“GD32”,了解完整課程詳情!1第三期:外圍常用電路的原理分析計算優(yōu)化
    ARM 1096瀏覽量
  • 行業(yè)資訊 I 剛?cè)峤Y(jié)合電路在醫(yī)療和醫(yī)療設(shè)備領(lǐng)域的應(yīng)用2022-08-23 17:51

    什么是剛?cè)峤Y(jié)合電路?如今的技術(shù)創(chuàng)新需要一種不同類型的電路。傳統(tǒng)的剛性電路板具有簡單的制造設(shè)計和易于切割的邊角,在規(guī)?;a(chǎn)時成本較低,因此備受青睞。然而,如今的設(shè)計技術(shù)往往需要更靈活的電路,以適應(yīng)不同的形狀參數(shù)。更小、更不顯眼的設(shè)備需要更緊湊的處理方案,因此,第一代電路板不符合要求。柔性電路具有適應(yīng)各種形狀的特性,能夠彎曲、折疊和扭曲。因此,柔性電路也可以做
    電路 555瀏覽量
  • 活動回顧 | 硬件設(shè)計與信號仿真項目技巧技術(shù)交流活動2022-08-23 17:49

    點擊上方藍色字關(guān)注我們~活動回顧08月13日,由耀創(chuàng)科技主辦的【硬件設(shè)計與信號仿真項目技巧交流活動】于科技園十二路12號曙光大廈圓滿結(jié)束。本次活動由李老師全程主導(dǎo),討論硬件電路的設(shè)計分析;電路的參數(shù)計算;電路的故障分析等,交流實例項目的問題及技巧研修分析問題等?;顒蝇F(xiàn)場活動現(xiàn)場大家積極討論共同創(chuàng)造了良好的學(xué)習(xí)氛圍輕松愉快~活動說明1、本次活動由耀創(chuàng)科技主辦,
    仿真 526瀏覽量
  • 2022 Sigrity Aurora SPB 17.4 版本更新 I 對未布線網(wǎng)絡(luò)的拓撲提取及建模2022-08-23 17:47

    Allegro和Sigrity軟件最新發(fā)布了一系列的產(chǎn)品更新(SPB17.4QIR4release)。我們將通過實例講解、視頻演示讓您深入了解AllegroPCBEditor、AllegroSystemCapture、AllegroPackageDesignerPlus(本期內(nèi)容)、SigrityAurora(本期內(nèi)容)、SigritySystemSI、Si
    網(wǎng)絡(luò) 1198瀏覽量
  • GD32 ARM 設(shè)計硬件全流程 I 第二期:使用 OrCAD Capture 17.4 進行原理圖設(shè)計的技巧及設(shè)計方法2022-08-23 17:45

    本系列課程采用了GD32E230芯片為核心的硬件設(shè)計基礎(chǔ),以CadenceAllegroSPB17.4版本為設(shè)計工具,涵蓋了從原理圖的設(shè)計構(gòu)思開始,到錯誤檢查、網(wǎng)絡(luò)表生產(chǎn)、封裝庫制作;同步進入PCB、3D模型制作、布局、規(guī)則、布線、文件輸出等全流程經(jīng)典操作。點擊圖片或在微信后臺回復(fù)關(guān)鍵詞“GD32”,了解完整課程詳情!1第二期:使用OrCADCapture1
    GD32 915瀏覽量
  • Cadence SPB17.4新特性 | OrCAD Capture2022-08-13 12:43

    新版本軟件主界面SPB17.4-2019版本中Capture變更軟件主界面為黑色(用戶可默認設(shè)置),黑色主界面可以增加軟件可視度,使軟件圖標(biāo)和文本更容易辨識。全新的圖標(biāo)設(shè)計明亮模式暗黑模式新的首頁17.4-2019中OrcadCapture的首頁重新進行了設(shè)計,更符合用戶習(xí)慣及整體軟件主題。創(chuàng)建流程SPB17.4版本新項目創(chuàng)建界面,不需要選擇創(chuàng)建項目類型,只
    CAD 3349瀏覽量