阻抗控制PCB
在高頻應用中,信號不會因為它們在PCB中的路徑而降級。
在PCB設計中通過疊層計算阻抗控制時需要注意的四個問題
在高速PCB設計過程中,堆棧設計和阻抗計算是邁向頂端的第一步。阻抗計算方法非常成熟,不同軟件的計算方法也沒有差別。阻抗計算和過程之間的一些“權衡”相對麻煩。主要目的是實現(xiàn)我們的阻抗控制目的,同時也確保處理方便,并最大限度地降低處理成本。
下面我們總結一下設計時阻抗計算的一些注意事項PCB層疊起來可以幫助您提高計算效率。
線寬相當寬,不太好。
因為在這個過程中有一個很薄的限制,所以寬度沒有限制,所以如果你為了調(diào)整阻抗調(diào)整的線寬而稍后達到極限,那么要增加它會很麻煩成本或放寬阻抗控制。因此,計算的相對寬度意味著目標阻抗略低,例如,單線阻抗為50歐姆。我們可以計算到49歐姆,并盡量不計算到51歐姆。
整體呈現(xiàn)趨勢
整體呈現(xiàn)出一種趨勢。在我們的設計中我們可能有多個阻抗控制目標,所以整體太大或太小,所以不要看起來類似于100歐姆太大,90歐姆太小而不能大而小。
考慮殘余銅率和膠水量
-
pcb
+關注
關注
4319文章
23099瀏覽量
397889 -
PCB設計
+關注
關注
394文章
4688瀏覽量
85629 -
可制造性設計
+關注
關注
10文章
2065瀏覽量
15554 -
華強pcb線路板打樣
+關注
關注
5文章
14629瀏覽量
43044 -
華秋DFM
+關注
關注
20文章
3494瀏覽量
4521
發(fā)布評論請先 登錄
相關推薦
評論