0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

最強移動處理器A13可容納百億個晶體管

電子工程師 ? 來源:郭婷 ? 2019-08-30 13:00 ? 次閱讀

據(jù)消息報道,美國時間 9 月 10 日上午10點(北京時間11 日凌晨),蘋果或?qū)⒂凇爸聞?chuàng)新” 秋季發(fā)布會上推出新一代 iPhone。

不過,據(jù)之前相關(guān)資料顯示, 2019 年新款 iPhone 在功能升級上不會有太大變化。

盡管相較于對新款 iPhone功能升級的期待度不高,新款 iPhone搭載的最新 A 系列處理器的許多優(yōu)勢卻得到大家的廣泛討論。

報道指出,這款采用臺積電內(nèi)含 EUV 技術(shù)加強版 7 納米制程打造的處理器,毋庸置疑的仍會是當(dāng)前市場上最強移動處理器。

據(jù)了解,這款代號預(yù)期為 A13 的移動處理器,依舊是交由晶圓代工龍頭臺積電來代工生產(chǎn)的,雖然臺積電在 7 納米的制程節(jié)點上沒有像過去 10 納米制程節(jié)點一樣,“一口氣”進入到下一節(jié)點,但在加強版 7 納米制程中,臺積電首次采用EUV 極紫外光刻技術(shù),將使得 A13 移動處理器較前一代處理器擁有更強的運算性能。

據(jù)臺積電公布的數(shù)據(jù)顯示,采用EUV 技術(shù)的加強版 7 納米制程,將使處理器在相同的區(qū)域的邏輯密度增加約 20%,且能降低電力耗能 10%。

另外,市場也有傳言說,除了采用了 EUV 技術(shù)的加強版 7 納米制程之外,臺積電還有優(yōu)化版的 7 納米制程。據(jù)了解,優(yōu)化版的 7 納米制程并不采用 EUV 極紫外光光刻技術(shù),而是仍沿用過去的 DUV 深紫外光刻技術(shù)。不過,在制程技術(shù)調(diào)整與優(yōu)化的情況下,使得處理器在相同的性能下,將可降低 10% 的電力功耗。

經(jīng)濟日報認為,雖然臺積電在 7 納米制程上有 3 個版本,但考慮到蘋果每次都是采用最新的制程,從而內(nèi)含 EUV 技術(shù)的加強版 7 納米制程就可確定是 A13 移動處理器的生產(chǎn)方式。

制程技術(shù)的精進使移動處理器性能提升的最大原因在于,增加了移動處理器內(nèi)的晶體管數(shù)量。蘋果上一代的 A12 移動處理器已經(jīng)將晶體管數(shù)量增加到了令人吃驚的 69 億個,比 A11 的 43 億個要增加60%。不過,A12 的面積大約是 83 平方毫米,比 A11 的 88 平方毫米還要小,甚至面積大小只有當(dāng)年 A10 處理器的三分之二。

因此,在市場原本預(yù)計持續(xù)提升制程與增加性能的情況下,蘋果的 A 系列移動處理器應(yīng)該還是會不斷的縮小面積。不過,現(xiàn)在有消息稱,為了要有容納接近或超過 100 億個驚人數(shù)量晶體管的空間,但是在制程節(jié)點并沒有往 5 納米節(jié)點提升的情況下,A13 移動處理器的面積可能不會縮小,反而較 A12 移動處理器要大上 25%,達到約 103 平方毫米,接近 A12X 的大小,也或?qū)⒊蔀榻谝詠砻娣e最大的 A 系列處理器。

與此同時, A13 移動處理器做能容納的更多的晶體管除了用在 CPUGPU 的運算上之外,最重要的就是將能提升設(shè)備的機器學(xué)習(xí)和圖像處理性能,也就是邊緣計算的AI能力。

2018 年,蘋果對 A12 處理器的神經(jīng)引擎的提升遠遠超過預(yù)期。其相較 A11 的神經(jīng)引擎每秒可以執(zhí)行 6 千億次運算,A12 的指令周期則是提高了 8 倍,達到每秒 5 萬億次。雖然,當(dāng)前不確定 A13 是否會有如此大的提升,但是通過設(shè)計改進和更多的晶體管數(shù)量的加入,新款 iPhone很可能達到 3 到 5 倍的性能提升,至每秒 20 萬億次的運算能力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19313

    瀏覽量

    230057
收藏 人收藏

    評論

    相關(guān)推薦

    晶體管反相的原理及應(yīng)用

    晶體管反相是一種常見的電子電路元件,在現(xiàn)代電子設(shè)備中起著至關(guān)重要的作用。它通過利用晶體管的放大特性和反相特性,實現(xiàn)了輸入信號和輸出信號的反相。本文將詳細探討晶體管反相
    的頭像 發(fā)表于 10-08 16:03 ?1393次閱讀

    晶體管對CPU性能的影響

    晶體管作為CPU(中央處理器)的基本構(gòu)成單元,對CPU的性能有著至關(guān)重要的影響。
    的頭像 發(fā)表于 09-13 17:22 ?817次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導(dǎo)體場效應(yīng)晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點、應(yīng)用場景等方面詳細闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?3785次閱讀

    CMOS晶體管的工作原理和結(jié)構(gòu)

    CMOS晶體管,全稱為互補金屬氧化物半導(dǎo)體晶體管,是現(xiàn)代電子設(shè)備中不可或缺的組成部分,尤其在計算機處理器和集成電路制造中扮演著核心角色。
    的頭像 發(fā)表于 09-13 14:08 ?2264次閱讀

    晶體管在CPU中的工作模式

    CPU(中央處理器)的晶體管是計算機系統(tǒng)的核心組件,它們的工作機制對于理解計算機如何執(zhí)行指令和處理數(shù)據(jù)至關(guān)重要。晶體管作為半導(dǎo)體器件,在CPU中扮演著微型電子開關(guān)的角色,通過控制電流的
    的頭像 發(fā)表于 09-11 09:28 ?1082次閱讀

    晶體管,場效應(yīng)是什么控制器件

    NPN型和PNP型兩種。晶體管的三主要引腳是發(fā)射極(Emitter)、基極(Base)和集電極(Collector)。 在NPN型晶體管中,發(fā)射極和集電極都是N型半導(dǎo)體,基極是P型半導(dǎo)體。當(dāng)在基極和發(fā)射極之間施加正向電壓時,N
    的頭像 發(fā)表于 08-01 09:14 ?569次閱讀

    什么是NPN晶體管?NPN晶體管的工作原理和結(jié)構(gòu)

    NPN晶體管是最常用的雙極結(jié)型晶體管,通過將P型半導(dǎo)體夾在兩N型半導(dǎo)體之間而構(gòu)成。 NPN 晶體管具有三端子:集電極、發(fā)射極和基極。 N
    的頭像 發(fā)表于 07-01 18:02 ?5291次閱讀
    什么是NPN<b class='flag-5'>晶體管</b>?NPN<b class='flag-5'>晶體管</b>的工作原理和結(jié)構(gòu)

    PNP晶體管符號和結(jié)構(gòu) 晶體管測試儀電路圖

    PNP晶體管是一種雙極性晶體管,用于電子電路中放大、開關(guān)和控制電流的器件。與NPN晶體管相對應(yīng),PNP晶體管的結(jié)構(gòu)特點在于其三不同的半導(dǎo)體
    的頭像 發(fā)表于 07-01 17:45 ?2678次閱讀
    PNP<b class='flag-5'>晶體管</b>符號和結(jié)構(gòu) <b class='flag-5'>晶體管</b>測試儀電路圖

    降壓開關(guān)穩(wěn)壓如何使用串聯(lián)晶體管

    例如降壓轉(zhuǎn)換可以將+12伏轉(zhuǎn)換為+5伏。 降壓開關(guān)穩(wěn)壓是一種直流-直流轉(zhuǎn)換,也是簡單、的開關(guān)穩(wěn)壓類型之一。當(dāng)在開關(guān)模式電源配置中使用時,降壓開關(guān)穩(wěn)壓器使用串聯(lián)
    發(fā)表于 06-18 14:19

    基于量子干涉技術(shù)的單分子晶體管問世

    隨著晶體管變得越來越小,以便在更小的占地面積內(nèi)容納更多的計算能力。一由英國、加拿大和意大利研究人員組成的團隊開發(fā)了一種利用量子效應(yīng)的單分子晶體管,利用量子干涉來控制電子流。
    的頭像 發(fā)表于 04-08 11:40 ?643次閱讀

    什么是達林頓晶體管?達林頓晶體管的基本電路

    達林頓晶體管(Darlington Transistor)也稱為達林頓對(Darlington Pair),是由兩或更多個雙極性晶體管(或其他類似的集成電路或分立元件)組成的復(fù)合結(jié)構(gòu)。通過這種結(jié)構(gòu),第一
    的頭像 發(fā)表于 02-27 15:50 ?5530次閱讀
    什么是達林頓<b class='flag-5'>晶體管</b>?達林頓<b class='flag-5'>晶體管</b>的基本電路

    晶體管摻雜和導(dǎo)電離子問題原因分析

    雙極性晶體管是利用兩種離子導(dǎo)電,空穴和自由電子,但是對于一實際存在的系統(tǒng),其整體上是呈現(xiàn)電中性的,當(dāng)其中的電子或者空穴移動形成電流時,與之對應(yīng)的空穴或者電子為什么不會一起隨著移動
    發(fā)表于 02-21 21:39

    晶體管Ⅴbe擴散現(xiàn)象是什么?

    晶體管并聯(lián)時,當(dāng)需要非常大的電流時,可以將幾個晶體管并聯(lián)使用。因為存在VBE擴散現(xiàn)象,有必要在每一晶體管的發(fā)射極上串聯(lián)一小電阻。電阻R用
    發(fā)表于 01-26 23:07

    在特殊類型晶體管的時候如何分析?

    ,則分析時則按照單獨的晶體管電路分析,與一般晶體管電路無差。 如果多發(fā)射極或多集電極的電路在非多極的一側(cè)全部短起來當(dāng)作一晶體管,那么此時的關(guān)系可以看作一
    發(fā)表于 01-21 13:47

    如何根據(jù)管腳電位判斷晶體管

    的基本結(jié)構(gòu)和工作原理 晶體管由三區(qū)域組成,分別是發(fā)射區(qū)(emitter)、基極區(qū)(base)和集電區(qū)(collector)。通過控制基極電流,可以控制集電區(qū)的電流,從而實現(xiàn)電信號的放大和控制。基極、發(fā)射極和集電極是晶體管的三
    的頭像 發(fā)表于 01-09 17:29 ?2642次閱讀