0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

XPE for UltraScale和UltraScale+器件的邏輯和信號(hào)功率估計(jì)

Xilinx視頻 ? 作者:郭婷 ? 2018-11-23 06:00 ? 次閱讀

了解XPE for UltraScale和UltraScale +器件的關(guān)鍵精度改進(jìn)之一。 從XPE 2015.4開(kāi)始,將“扇出”邏輯表示替換為“路由復(fù)雜度”算法,以解決邏輯與信號(hào)之間的功率相關(guān)性問(wèn)題。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    131283
  • 功率
    +關(guān)注

    關(guān)注

    14

    文章

    2068

    瀏覽量

    69884
  • 邏輯
    +關(guān)注

    關(guān)注

    2

    文章

    833

    瀏覽量

    29472
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    針對(duì)ZYNQ+ULTRASCALE的FPGA供電的一些疑問(wèn)求解答

    針對(duì)ZYNQ+ULTRASCALE的FPGA供電一些疑問(wèn)(比如XCZU15EG-FFVB1156I型號(hào)): 1:這個(gè)芯片的輸出配置可以通過(guò)I2C接口進(jìn)行配置,有個(gè)疑問(wèn),就是板子在SMT貼片回來(lái)以后
    發(fā)表于 12-02 08:02

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評(píng)估套件

    Zynq UltraScale+ MPSoC 器件,具有四核 Arm? Cortex-A53、雙核 Cortex-R5 實(shí)時(shí)處理器和基于 AMD/Xilinx 16nm FinFET+ 可編程邏輯
    的頭像 發(fā)表于 11-20 15:32 ?351次閱讀
    AMD/Xilinx Zynq? <b class='flag-5'>UltraScale+</b> ? MPSoC ZCU102 評(píng)估套件

    為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電

    電子發(fā)燒友網(wǎng)站提供《為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電.pdf》資料免費(fèi)下載
    發(fā)表于 09-25 10:54 ?0次下載
    為Xilinx? Zynq?<b class='flag-5'>UltraScale</b>?系列多處理器中的VCCINT_VCU軌供電

    使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電

    電子發(fā)燒友網(wǎng)站提供《使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電.pdf》資料免費(fèi)下載
    發(fā)表于 09-21 11:11 ?0次下載
    使用TPS65086x PMIC為Xilinx Zynq <b class='flag-5'>UltraScale</b> MPSoC供電

    一個(gè)更適合工程師和研究僧的FPGA提升課程

    設(shè)計(jì); ● UltraFast 設(shè)計(jì)方法; ● 使用UltraScaleUltraScale+架構(gòu)進(jìn)行設(shè)計(jì); ● FPGA 功耗最優(yōu)化; ● 使用 Vivado Design Suite 4
    發(fā)表于 06-05 10:09

    中高端FPGA如何選擇

    的因素,集成了我們上面所列舉的目前最先進(jìn)的硬核,但價(jià)格卻比Virtex Ultrascale+便宜很多。當(dāng)然,目前Achronix的FPGA中的邏輯資源數(shù)量相對(duì)Virtex Ultrascale+要少一些,I/O數(shù)量也自然少一些
    發(fā)表于 04-24 15:09

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD 已經(jīng)擁有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPGA 系列的推出使其不斷現(xiàn)代化。
    發(fā)表于 03-18 10:40 ?391次閱讀
    AMD推出全新Spartan <b class='flag-5'>UltraScale+</b> FPGA系列

    AMD 擴(kuò)展市場(chǎng)領(lǐng)先的 FPGA 產(chǎn)品組合,推出專為成本敏感型邊緣應(yīng)用打造的AMD Spartan UltraScale+ 系列

    UltraScale+ 器件能為邊緣端各種 I/O 密集型應(yīng)用提供成本效益與高能效性能,在基于 28 納米及以下制程技術(shù)的 FPGA 領(lǐng)域帶來(lái)業(yè)界極高的 I/O 邏
    發(fā)表于 03-07 15:17 ?502次閱讀

    AMD 擴(kuò)展市場(chǎng)領(lǐng)先的 FPGA 產(chǎn)品組合

    專為成本敏感型邊緣應(yīng)用打造的AMD Spartan UltraScale+ 系列 — 全新 FPGA 能為嵌入式視覺(jué)、醫(yī)療、工業(yè)互聯(lián)、機(jī)器人與視頻應(yīng)用提供高數(shù)量 I/O、功率效率以及卓越的安全
    的頭像 發(fā)表于 03-07 14:33 ?430次閱讀
    AMD 擴(kuò)展市場(chǎng)領(lǐng)先的 FPGA 產(chǎn)品組合

    AMD推出Spartan UltraScale+ FPGA系列產(chǎn)品

    AMD公司,全球知名的芯片巨頭,近日宣布推出全新的AMD Spartan UltraScale+ FPGA系列產(chǎn)品組合。這一新系列作為AMD成本優(yōu)化型FPGA、自適應(yīng)SoC產(chǎn)品家族的最新成員,特別針對(duì)成本敏感型邊緣應(yīng)用進(jìn)行了優(yōu)化,旨在提供更高的成本效益和能效性能。
    的頭像 發(fā)表于 03-07 10:15 ?705次閱讀

    為嵌入式應(yīng)用選擇AMD Spartan UltraScale+FPGA

    全新 AMD Spartan UltraScale+ FPGA 系列在價(jià)格、功耗、功能和尺寸之間取得了良好的平衡。了解該系列器件如何幫助設(shè)計(jì)人員以低成本推動(dòng) I/O 密集型應(yīng)用產(chǎn)品快速上市。
    的頭像 發(fā)表于 03-06 11:31 ?532次閱讀
    為嵌入式應(yīng)用選擇AMD Spartan <b class='flag-5'>UltraScale</b>+FPGA

    AMD 擴(kuò)展市場(chǎng)領(lǐng)先的 FPGA 產(chǎn)品組合,推出專為成本敏感型邊緣應(yīng)用打造的AMD Spartan UltraScale+ 系列

    UltraScale+ 器件能為邊緣端各種 I/O 密集型應(yīng)用提供成本效益與高能效性能,在基于 28 納米及以下制程技術(shù)的 FPGA 領(lǐng)域帶來(lái)業(yè)界極高的 I/O 邏
    發(fā)表于 03-06 11:17 ?377次閱讀

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD日前正式推出了全新的Spartan UltraScale+ FPGA系列,該系列作為AMD廣泛的成本優(yōu)化型FPGA和自適應(yīng)SoC產(chǎn)品組合的最新成員,專為邊緣端各種I/O密集型應(yīng)用設(shè)計(jì)。
    的頭像 發(fā)表于 03-06 11:09 ?830次閱讀

    采用UltraScale/UltraScale+芯片的DFX設(shè)計(jì)注意事項(xiàng)

    采用UltraScale/UltraScale+芯片進(jìn)行DFX設(shè)計(jì)時(shí),建議從以下角度對(duì)設(shè)計(jì)進(jìn)行檢查。
    的頭像 發(fā)表于 01-18 09:27 ?923次閱讀
    采用<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b>芯片的DFX設(shè)計(jì)注意事項(xiàng)

    1.25G突發(fā)時(shí)鐘數(shù)據(jù)恢復(fù)/ UltraScale中的2.5G PON應(yīng)用設(shè)備總結(jié)

    電子發(fā)燒友網(wǎng)站提供《1.25G突發(fā)時(shí)鐘數(shù)據(jù)恢復(fù)/ UltraScale中的2.5G PON應(yīng)用設(shè)備總結(jié).pdf》資料免費(fèi)下載
    發(fā)表于 01-14 09:56 ?0次下載
    1.25G突發(fā)時(shí)鐘數(shù)據(jù)恢復(fù)/ <b class='flag-5'>UltraScale</b>中的2.5G PON應(yīng)用設(shè)備總結(jié)