0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Virtex UltraScale器件上的150Gb/s操作演示

Xilinx視頻 ? 作者:郭婷 ? 2018-11-23 06:12 ? 次閱讀

UltraScale FPGA現(xiàn)在集成了Interlaken模塊,能夠通過12通道12.5Gb / s或6通道25Gb / s運(yùn)行高達(dá)150Gb / s的速率。 此演示顯示Virtex UltraScale器件上的150Gb / s操作。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21738

    瀏覽量

    603460
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    131283
  • 速率
    +關(guān)注

    關(guān)注

    0

    文章

    38

    瀏覽量

    18054
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    AFE4300按照該演示套件的用戶指南操作為什么不能在GUI捕獲信號(hào)呢?

    為什么按照該演示套件的用戶指南操作不能在GUI捕獲信號(hào)呢,我用的是開發(fā)板的模擬稱重,按照用戶指南的操作一點(diǎn)反應(yīng)都沒有,GUI上說th
    發(fā)表于 12-23 06:45

    ALINX 發(fā)布 AXVU13P:AMD Virtex UltraScale+ 高端 FPGA PCle 3.0 綜合開發(fā)平臺(tái)

    ALINX 正式發(fā)布 AMD Virtex UltraScale+ 系列 FPGA PCIe 3.0 綜合開發(fā)平臺(tái)?AXVU13P! 這款搭載 AMD 16nm 工藝 XCVU13P 芯片的高性能
    的頭像 發(fā)表于 12-20 16:46 ?203次閱讀
    ALINX 發(fā)布 AXVU13P:AMD <b class='flag-5'>Virtex</b> <b class='flag-5'>UltraScale</b>+ 高端 FPGA PCle 3.0 綜合開發(fā)平臺(tái)

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評(píng)估套件

    Zynq UltraScale+ MPSoC 器件,具有四核 Arm? Cortex-A53、雙核 Cortex-R5 實(shí)時(shí)處理器和基于 AMD/Xilinx 16nm FinFET+ 可編程邏輯
    的頭像 發(fā)表于 11-20 15:32 ?351次閱讀
    AMD/Xilinx Zynq? <b class='flag-5'>UltraScale</b>+ ? MPSoC ZCU102 評(píng)估套件

    DM642 EVM的音頻演示

    電子發(fā)燒友網(wǎng)站提供《DM642 EVM的音頻演示.pdf》資料免費(fèi)下載
    發(fā)表于 10-17 11:04 ?0次下載
    DM642 EVM<b class='flag-5'>上</b>的音頻<b class='flag-5'>演示</b>

    為兩個(gè)Xilinx(TM)LX240 Virtex-6(TM)器件供電

    電子發(fā)燒友網(wǎng)站提供《為兩個(gè)Xilinx(TM)LX240 Virtex-6(TM)器件供電.pdf》資料免費(fèi)下載
    發(fā)表于 10-10 10:51 ?0次下載
    為兩個(gè)Xilinx(TM)LX240 <b class='flag-5'>Virtex</b>-6(TM)<b class='flag-5'>器件</b>供電

    在第三代C2000器件實(shí)現(xiàn)EEPROM的模擬操作

    電子發(fā)燒友網(wǎng)站提供《在第三代C2000器件實(shí)現(xiàn)EEPROM的模擬操作.pdf》資料免費(fèi)下載
    發(fā)表于 09-09 10:59 ?0次下載
    在第三代C2000<b class='flag-5'>器件</b><b class='flag-5'>上</b>實(shí)現(xiàn)EEPROM的模擬<b class='flag-5'>操作</b>

    3568F-麒麟KylinOS國產(chǎn)操作系統(tǒng)演示案例

    :基于應(yīng)用場景對(duì)操作系統(tǒng)的要求,支持操作系統(tǒng)體積從MB級(jí)到GB 級(jí)靈活定制。 (8)生態(tài)豐富:兼容麒麟生態(tài)體系,繼承銀河麒麟通用產(chǎn)品150萬+軟硬件生態(tài),支 持多種行業(yè)應(yīng)用場景。 2固
    發(fā)表于 07-25 15:55

    三星Galaxy S25 Ultra 內(nèi)存將升級(jí)至16GB

    據(jù)報(bào)道,三星Galaxy S24 Ultra已現(xiàn)身市場,其存儲(chǔ)版本分別有256GB、512GB及1TB三款,但內(nèi)存皆為12GB。然而,最新傳聞稱三星將于明年推出的Galaxy
    的頭像 發(fā)表于 05-10 14:25 ?604次閱讀

    中高端FPGA如何選擇

    Ultrascale+也僅僅支持到PCIe Gen4,也只在最高端的FPGA中支持到58Gb的GTM,大多數(shù)Virtex Ultrascale+僅僅支持32.75
    發(fā)表于 04-24 15:09

    Achronix的FPGA有哪方面的優(yōu)勢(shì)?

    Achronix的Speedster7t支持PCIe Gen5和112G Serdes,而AMD的高端系列Virtex Ultrascale+也僅僅支持到PCIe Gen4,也只在最高端的FPGA中支持到58Gb的GTM,大多數(shù)
    發(fā)表于 03-18 10:55 ?335次閱讀
    Achronix的FPGA有哪方面的優(yōu)勢(shì)?

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD 已經(jīng)擁有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPGA 系列的推出使其不斷現(xiàn)代化。
    發(fā)表于 03-18 10:40 ?391次閱讀
    AMD推出全新Spartan <b class='flag-5'>UltraScale</b>+ FPGA系列

    為嵌入式應(yīng)用選擇AMD Spartan UltraScale+FPGA

    全新 AMD Spartan UltraScale+ FPGA 系列在價(jià)格、功耗、功能和尺寸之間取得了良好的平衡。了解該系列器件如何幫助設(shè)計(jì)人員以低成本推動(dòng) I/O 密集型應(yīng)用產(chǎn)品快速上市。
    的頭像 發(fā)表于 03-06 11:31 ?532次閱讀
    為嵌入式應(yīng)用選擇AMD Spartan <b class='flag-5'>UltraScale</b>+FPGA

    英睿達(dá)發(fā)布新款PCIe 5.0固態(tài)硬盤T705,順序讀取速度達(dá)14.5GB/s

    參數(shù)方面,T705的標(biāo)稱為14.5/12.7 GB/s順序讀寫速度及1550K / 1800K IOPS隨機(jī)讀寫性能,相較于前一代T700(數(shù)據(jù)為12.4/11.8 GB/s及1500
    的頭像 發(fā)表于 02-21 15:54 ?686次閱讀

    TLT507-Android操作系統(tǒng)演示案例

    TLT507-Android操作系統(tǒng)演示案例
    的頭像 發(fā)表于 01-26 14:57 ?1191次閱讀
    TLT507-Android<b class='flag-5'>操作</b>系統(tǒng)<b class='flag-5'>演示</b>案例

    采用UltraScale/UltraScale+芯片的DFX設(shè)計(jì)注意事項(xiàng)

    采用UltraScale/UltraScale+芯片進(jìn)行DFX設(shè)計(jì)時(shí),建議從以下角度對(duì)設(shè)計(jì)進(jìn)行檢查。
    的頭像 發(fā)表于 01-18 09:27 ?923次閱讀
    采用<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale</b>+芯片的DFX設(shè)計(jì)注意事項(xiàng)