0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Virtex UltraScale VU440 FPGA的功能演示

Xilinx視頻 ? 來源:郭婷 ? 2018-11-27 06:35 ? 次閱讀

特大型Virtex UltraScale VU440 FPGA擁有4M個邏輯單元,可在一塊芯片上容納10個ARM Cortex-A9 CPU

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21738

    瀏覽量

    603459
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    10863

    瀏覽量

    211797
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    131283
收藏 人收藏

    評論

    相關(guān)推薦

    ALINX 發(fā)布 AXVU13P:AMD Virtex UltraScale+ 高端 FPGA PCle 3.0 綜合開發(fā)平臺

    ALINX 正式發(fā)布 AMD Virtex UltraScale+ 系列 FPGA PCIe 3.0 綜合開發(fā)平臺?AXVU13P! 這款搭載 AMD 16nm 工藝 XCVU13P 芯片的高性能
    的頭像 發(fā)表于 12-20 16:46 ?203次閱讀
    ALINX 發(fā)布 AXVU13P:AMD <b class='flag-5'>Virtex</b> <b class='flag-5'>UltraScale</b>+ 高端 <b class='flag-5'>FPGA</b> PCle 3.0 綜合開發(fā)平臺

    ADS1299EEG-FE EEG前端性能演示套件

    電子發(fā)燒友網(wǎng)站提供《ADS1299EEG-FE EEG前端性能演示套件.pdf》資料免費下載
    發(fā)表于 12-18 17:27 ?0次下載
    ADS1299EEG-FE EEG前端性<b class='flag-5'>能演示</b>套件

    如何用MCU MSP430F5342鏈接控制ADS1298ECG模擬前端性能演示套件?

    RESP circuitry) 我希望用MCU MSP430F5342 鏈接控制“ADS1298ECG 模擬前端性能演示套件”, 請問1).兩邊(MSP430F5342端, 和ADS1298ECG 端)如何相連? 2). 必須使用兩個電源嗎?(因為兩個開發(fā)板) 可以使用一個嗎?
    發(fā)表于 12-18 07:26

    如何將ADC10D1500與Virtex-7fpga評估板連接,用哪個連接器?

    如何將ADC10D1500與Virtex-7fpga評估板連接,用哪個連接器?
    發(fā)表于 12-05 06:49

    針對ZYNQ+ULTRASCALEFPGA供電的一些疑問求解答

    針對ZYNQ+ULTRASCALEFPGA供電一些疑問(比如XCZU15EG-FFVB1156I型號): 1:這個芯片的輸出配置可以通過I2C接口進(jìn)行配置,有個疑問,就是板子在SMT貼片回來以后
    發(fā)表于 12-02 08:02

    中高端FPGA如何選擇

    上,就有300Mb的片上RAM空間,而從Virtex Ultrascale+,也僅僅是最高端的VU57P能與之抗衡,其他FPGA的RAM空間完全比不了。對于DDR Controller
    發(fā)表于 04-24 15:09

    Achronix的FPGA有哪方面的優(yōu)勢?

    Achronix的Speedster7t支持PCIe Gen5和112G Serdes,而AMD的高端系列Virtex Ultrascale+也僅僅支持到PCIe Gen4,也只在最高端的FPGA中支持到58Gb的GTM,大多數(shù)
    發(fā)表于 03-18 10:55 ?335次閱讀
    Achronix的<b class='flag-5'>FPGA</b>有哪方面的優(yōu)勢?

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD 已經(jīng)擁有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPGA 系列的推出使其不斷現(xiàn)代化。
    發(fā)表于 03-18 10:40 ?391次閱讀
    AMD推出全新Spartan <b class='flag-5'>UltraScale</b>+ <b class='flag-5'>FPGA</b>系列

    AMD 擴(kuò)展市場領(lǐng)先的 FPGA 產(chǎn)品組合,推出專為成本敏感型邊緣應(yīng)用打造的AMD Spartan UltraScale+ 系列

    全新 FPGA 能為嵌入式視覺、醫(yī)療、工業(yè)互聯(lián)、機(jī)器人與視頻應(yīng)用提供高數(shù)量 I/O、功率效率以及卓越的安全功能 — ? 2024 年 3 月 5 日,加利福尼亞州圣克拉拉—— AMD(超威,納斯達(dá)克
    發(fā)表于 03-07 15:17 ?502次閱讀

    AMD 擴(kuò)展市場領(lǐng)先的 FPGA 產(chǎn)品組合

    專為成本敏感型邊緣應(yīng)用打造的AMD Spartan UltraScale+ 系列 — 全新 FPGA 能為嵌入式視覺、醫(yī)療、工業(yè)互聯(lián)、機(jī)器人與視頻應(yīng)用提供高數(shù)量 I/O、功率效率以及卓越的安全功能
    的頭像 發(fā)表于 03-07 14:33 ?430次閱讀
    AMD 擴(kuò)展市場領(lǐng)先的 <b class='flag-5'>FPGA</b> 產(chǎn)品組合

    AMD推出Spartan UltraScale+ FPGA系列產(chǎn)品

    AMD公司,全球知名的芯片巨頭,近日宣布推出全新的AMD Spartan UltraScale+ FPGA系列產(chǎn)品組合。這一新系列作為AMD成本優(yōu)化型FPGA、自適應(yīng)SoC產(chǎn)品家族的最新成員,特別針對成本敏感型邊緣應(yīng)用進(jìn)行了優(yōu)化
    的頭像 發(fā)表于 03-07 10:15 ?705次閱讀

    為嵌入式應(yīng)用選擇AMD Spartan UltraScale+FPGA

    全新 AMD Spartan UltraScale+ FPGA 系列在價格、功耗、功能和尺寸之間取得了良好的平衡。了解該系列器件如何幫助設(shè)計人員以低成本推動 I/O 密集型應(yīng)用產(chǎn)品快速上市。
    的頭像 發(fā)表于 03-06 11:31 ?532次閱讀
    為嵌入式應(yīng)用選擇AMD Spartan <b class='flag-5'>UltraScale+FPGA</b>

    AMD 擴(kuò)展市場領(lǐng)先的 FPGA 產(chǎn)品組合,推出專為成本敏感型邊緣應(yīng)用打造的AMD Spartan UltraScale+ 系列

    全新 FPGA 能為嵌入式視覺、醫(yī)療、工業(yè)互聯(lián)、機(jī)器人與視頻應(yīng)用提供高數(shù)量 I/O、功率效率以及卓越的安全功能 — ? 2024 年 3 月 5 日,加利福尼亞州圣克拉拉—— AMD(超威,納斯達(dá)克
    發(fā)表于 03-06 11:17 ?377次閱讀

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD日前正式推出了全新的Spartan UltraScale+ FPGA系列,該系列作為AMD廣泛的成本優(yōu)化型FPGA和自適應(yīng)SoC產(chǎn)品組合的最新成員,專為邊緣端各種I/O密集型應(yīng)用設(shè)計。
    的頭像 發(fā)表于 03-06 11:09 ?830次閱讀

    采用UltraScale/UltraScale+芯片的DFX設(shè)計注意事項

    采用UltraScale/UltraScale+芯片進(jìn)行DFX設(shè)計時,建議從以下角度對設(shè)計進(jìn)行檢查。
    的頭像 發(fā)表于 01-18 09:27 ?923次閱讀
    采用<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale</b>+芯片的DFX設(shè)計注意事項