0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

EMC設計規(guī)范 EMC測試有哪些規(guī)范

HOT-ic ? 2018-09-12 10:30 ? 次閱讀

電磁干擾的三要素是干擾源、干擾傳輸途徑、干擾接收器EMC就圍繞這些問題進行研究。最基本的干擾抑制技術是屏蔽、濾波、接地。它們主要用來切斷干擾的傳輸途徑。廣義的電磁兼容控制技術包括抑制干擾源的發(fā)射和提高干擾接收器的敏感度,但已延伸到其他學科領域。

本規(guī)范重點在單板的EMC設計上,附帶一些必須的EMC知識及法則。在印制電路板設計階段對電磁兼容考慮將減少電路在樣機中發(fā)生電磁干擾。問題的種類包括公共阻抗耦合、串擾、高頻載流導線產(chǎn)生的輻射和通過由互連布線和印制線形成的回路拾取噪聲等。

在高速邏輯電路里,這類問題特別脆弱,原因很多:

1、電源與地線的阻抗隨頻率增加而增加,公共阻抗耦合的發(fā)生比較頻繁;

2、信號頻率較高,通過寄生電容耦合到步線較有效,串擾發(fā)生更容易;

3、信號回路尺寸與時鐘頻率及其諧波的波長相比擬,輻射更加顯著。

4、引起信號線路反射的阻抗不匹配問題。

一、總體概念及考慮

1、五一五規(guī)則,即時鐘頻率到5MHz或脈沖上升時間小于5ns,則PCB板須采用多層板。

2、不同電源平面不能重疊。

3、公共阻抗耦合問題。

模型:

1b8cf548a7384059b64272c93587d925.jpeg

VN1=I2ZG為電源I2流經(jīng)地平面阻抗ZG而在1號電路感應的噪聲電壓。

由于地平面電流可能由多個源產(chǎn)生,感應噪聲可能高過模電的靈敏度或數(shù)電的抗擾度。

解決辦法:

模擬數(shù)字電路應有各自的回路,最后單點接地;

②電源線與回線越寬越好;

③縮短印制線長度;

④電源分配系統(tǒng)去耦。

4、減小環(huán)路面積及兩環(huán)路的交鏈面積。

5、一個重要思想是:PCB上的EMC主要取決于直流電源線的Z

45071916e34e49c89278f8c46174778c.jpeg

二、布局

下面是電路板布局準則:

4585d0cf83d7438abfe736f4a5461652.jpeg

1、 晶振盡可能靠近處理器

2、 模擬電路與數(shù)字電路占不同的區(qū)域

3、 高頻放在PCB板的邊緣,并逐層排列

4、 用地填充空著的區(qū)域

三、布線

1、電源線與回線盡可能靠近,最好的方法各走一面。

2、為模擬電路提供一條零伏回線,信號線與回程線小與5:1。

3、針對長平行走線的串擾,增加其間距或在走線之間加一根零伏線。

4、手工時鐘布線,遠離I/O電路,可考慮加專用信號回程線。

5、關鍵線路如復位線等接近地回線。

6、為使串擾減至最小,采用雙面#字型布線。

7、高速線避免走直角。

8、強弱信號線分開。

四、屏蔽

1、屏蔽 > 模型:

1761502e86804468969a5b0b84b7093e.jpeg

屏蔽效能SE(dB)=反射損耗R(dB)+吸收損耗A(dB)

高頻射頻屏蔽的關鍵是反射,吸收是低頻磁場屏蔽的關鍵機理。

2、工作頻率低于1MHz時,噪聲一般由電場或磁場引起,(磁場引起時干擾,一般在幾百赫茲以內(nèi)),1MHz以上,考慮電磁干擾。單板上的屏蔽實體包括變壓器、傳感器、放大器、DC/DC模塊等。更大的涉及單板間、子架、機架的屏蔽。

3、 靜電屏蔽不要求屏蔽體是封閉的,只要求高電導率材料和接地兩點。電磁屏蔽不要求接地,但要求感應電流在上有通路,故必須閉合。磁屏蔽要求高磁導率的材料做 封閉的屏蔽體,為了讓渦流產(chǎn)生的磁通和干擾產(chǎn)生的磁通相消達到吸收的目的,對材料有厚度的要求。高頻情況下,三者可以統(tǒng)一,即用高電導率材料(如銅)封閉并接地。

4、對低頻,高電導率的材料吸收衰減少,對磁場屏蔽效果不好,需采用高磁導率的材料(如鍍鋅鐵)。

5、磁場屏蔽還取決于厚度、幾何形狀、孔洞的最大線性尺寸。

6、磁耦合感應的噪聲電壓UN=jwB.A.coso=jwM.I1,(A為電路2閉合環(huán)路時面積;B為磁通密度;M為互感;I1為干擾電路的電流。降低噪聲電壓,有兩個途徑,對接收電路而言,B、A和COS0必須減??;對干擾源而言,M和I1必須減小。雙絞線是個很好例子。它大大減小電路的環(huán)路面積,并同時在絞合的另一根芯線上產(chǎn)生相反的電動勢。

7、防止電磁泄露的經(jīng)驗公式:縫隙尺寸 < λmin/20。好的電纜屏蔽層覆視率應為70%以上。

五、接地

1、300KHz以下一般單點接地,以上多點接地,混合接地頻率范圍50KHz~10MHz。另一種分法是:< 0.05λ單點接地;< 0.05λ多點接地。

2、好的接地方式:樹形接地

df5d2d8d3b034433864c9cf82d421530.jpeg

3、信號電路屏蔽罩的接地。

dd8884ec1c414626923570f1508cce6c.jpeg

接地點選在放大器等輸出端的地線上。

4、對電纜屏蔽層,L < 0.15λ時,一般均在輸出端單點接地。L<0.15λ時,則采用多點接地,一般屏蔽層按0.05λ或0.1λ間隔接地?;旌辖拥貢r,一端屏蔽層接地,一端通過電容接地。

5、對于射頻電路接地,要求接地線盡量要短或者根本不用接線而實現(xiàn)接地。最好的接地線是扁平銅編織帶。當?shù)鼐€長度是λ/4波長的奇數(shù)倍時,阻抗會很高,同時相當λ/4天線,向外輻射干擾信號。

6、單板內(nèi)數(shù)字地、模擬地有多個,只允許提供一個共地點。

7、接地還包括當用導線作電源回線、搭接等內(nèi)容。

六、濾波

1、選擇EMI信號濾波器濾除導線上工作不需要的高頻干擾成份,解決高頻電磁輻射與接收干擾。它要保證良好接地。分線路板安裝濾波器、貫通濾波器、連接器濾波器。從電路形式分,有單電容型、單電感型、L型、π型。π型濾波器通帶到阻帶的過渡性能最好,最能保證工作信號質(zhì)量。

一個典型信號的頻譜:

f9fd344844274a8c97ffc8f3165af9c4.jpeg

0557c7c731fa41179e0268f3a5bd5104.jpeg

2、選擇交直流電源濾波器抑制內(nèi)外電源線上的傳導和輻射干擾,既防止EMI進入電網(wǎng),危害其它電路,又保護設備自身。它不衰減工頻功率。DM(差摸)干擾在頻率 < 1MHz時占主導地位。CM在 > 1MHz時,占主導地位。

3、使用鐵氧體磁珠安裝在元件的引線上,用作高頻電路的去耦,濾波以及寄生振蕩的抑制。

4、盡可能對芯片的電源去耦(1-100nF),對進入板極的直流電源及穩(wěn)壓器和DC/DC轉(zhuǎn)換器的輸出進行濾波(uF)。

afa1590af96248feae57c458ab56f1c4.jpeg

Cmin≈△I△t/△Vmax △Vmax一般取2%的干擾電平。

注意減小電容引線電感,提高諧振頻率,高頻應用時甚至可以采取四芯電容。電容的選取是非常講究的問題,也是單板EMC控制的手段。

七、其它

單板的干擾抑制涉及的面很廣,從傳輸線的阻抗匹配到元器件的EMC控制,從生產(chǎn)工藝到扎線方法,從編碼技術到軟件抗干擾等。一個機器的孕育及誕生實際上是EMC工程。最主要需要工程師們設計中注入EMC意識。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • EMC設計
    +關注

    關注

    6

    文章

    257

    瀏覽量

    39463
  • EMC測試
    +關注

    關注

    10

    文章

    149

    瀏覽量

    27050
收藏 人收藏

    評論

    相關推薦

    照明產(chǎn)品中常見的EMC測試項目哪些

    電磁兼容性是指設備或系統(tǒng)在其電磁環(huán)境中符合要求運行并不對其環(huán)境中的任何設備產(chǎn)生無法忍受的電磁干擾的能力。除了白熾燈(包括鹵鎢燈在內(nèi)的所有白熾燈)且未裝有調(diào)光裝置或電子開關,無需進行EMC測試外,其他
    的頭像 發(fā)表于 11-07 11:56 ?452次閱讀
    照明產(chǎn)品中常見的<b class='flag-5'>EMC</b><b class='flag-5'>測試</b>項目<b class='flag-5'>有</b>哪些

    emc測試儀器哪些怎么用

    EMC(電磁兼容性)測試是確保電子、電氣產(chǎn)品或系統(tǒng)在電磁環(huán)境中能夠正常工作且不對其他設備產(chǎn)生干擾的重要測試。進行EMC測試需要使用專業(yè)的
    的頭像 發(fā)表于 10-24 14:59 ?529次閱讀

    EMC測試的常見問題

    EMC(電磁兼容性)測試是確保設備或系統(tǒng)在電磁環(huán)境中正常運行且不對其他設備產(chǎn)生干擾的關鍵環(huán)節(jié)。然而,在進行EMC測試時,常常會遇到一系列問題,這些問題可能源于設備的設計、制造、材料選擇
    的頭像 發(fā)表于 10-24 14:47 ?736次閱讀

    emc測試指標及測試方法介紹

    EMC(Electromagnetic Compatibility,電磁兼容性)測試是確保設備或系統(tǒng)在電磁環(huán)境中能夠正常工作且不對其他設備或系統(tǒng)造成不可接受的電磁干擾的重要方法。 一、EMC
    的頭像 發(fā)表于 10-22 14:50 ?2008次閱讀

    emc哪些測試方法和分類方法

    EMC(電磁兼容性)測試是確保設備或系統(tǒng)在電磁環(huán)境中能夠正常工作且不對其他設備或系統(tǒng)造成不可接受的電磁干擾的重要方法。EMC測試主要分為兩大類:EMI(電磁干擾)
    的頭像 發(fā)表于 10-21 17:09 ?748次閱讀

    pcb設計中有哪些常用設計規(guī)范

    在PCB(Printed Circuit Board,印刷電路板)設計中,常用的設計規(guī)范涉及多個方面,以確保電路板的性能、可靠性、可制造性和可維護性。以下是一些主要的設計規(guī)范: 一、電氣設計規(guī)范
    的頭像 發(fā)表于 09-02 14:51 ?1085次閱讀

    EMC測試及判定標準

    電子發(fā)燒友網(wǎng)站提供《EMC測試及判定標準.pdf》資料免費下載
    發(fā)表于 07-04 14:09 ?39次下載

    一文了解整車EMC測試

    EMC測試概述EMC測試基本概念EMC是指電磁兼容性,它是指電子設備在電磁環(huán)境下正常工作且不對周圍環(huán)境造成不良影響的能力。
    的頭像 發(fā)表于 04-12 08:37 ?1339次閱讀
    一文了解整車<b class='flag-5'>EMC</b><b class='flag-5'>測試</b>

    有無EMC設計差別可以多大?深圳比創(chuàng)達電子EMC

    emc
    jf_99355895
    發(fā)布于 :2024年04月07日 18:23:59

    為什么要做EMC設計?深圳比創(chuàng)達電子EMC

    EMC設計
    jf_99355895
    發(fā)布于 :2024年04月07日 18:21:02

    PCB layout在布線上的設計規(guī)范哪些?

    一站式PCBA智造廠家今天為大家講講pcb layout設計需要注意哪些細節(jié)?pcb layout設計規(guī)范。Printed Circuit Board (PCB)是一種電子零件,它是連接電子器件,如
    的頭像 發(fā)表于 02-23 09:19 ?878次閱讀

    emc是什么意思 EMC跟EPC區(qū)別

    。EMC的主要目標是防止不同設備或系統(tǒng)之間的電磁干擾(EMI)和互操作性問題。 與EMC密切相關的是EPC,EPC即是開放式產(chǎn)品技術規(guī)范(Electronic Product Code),是一種應用于全球
    的頭像 發(fā)表于 02-04 15:40 ?8540次閱讀

    汽車emc測試項目包括哪些 汽車電子emc測試標準

    汽車EMC測試項目是為了評估汽車電子設備在電磁環(huán)境下的抗干擾能力,以確保車輛的正常運行和安全性。以下是關于汽車EMC測試項目和測試標準的詳細
    的頭像 發(fā)表于 01-31 14:32 ?3088次閱讀

    emc測試是什么 emc測試設備有哪些

    EMC測試是電磁兼容性測試的簡稱,是評估電子設備在電磁環(huán)境中的抗擾能力的一項測試。主要包括輻射測試和傳導
    的頭像 發(fā)表于 01-25 15:59 ?4134次閱讀